blob: 133265e5b0e78ac27364ff2ad0aa14b6deaf7031 [file] [log] [blame]
Christian Riesch588c6782011-11-28 23:46:17 +00001/*
2 * Pinmux configurations for the DA850 SoCs
3 *
4 * Copyright (C) 2011 OMICRON electronics GmbH
5 *
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; either version 2 of the License, or
9 * (at your option) any later version.
10 *
11 * This program is distributed in the hope that it will be useful,
12 * but WITHOUT ANY WARRANTY; without even the implied warranty of
13 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
14 * GNU General Public License for more details.
15 *
16 * You should have received a copy of the GNU General Public License
17 * along with this program; if not, write to the Free Software
18 * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
19 */
20
21#include <common.h>
22#include <asm/arch/davinci_misc.h>
23#include <asm/arch/hardware.h>
24#include <asm/arch/pinmux_defs.h>
25
26/* SPI pin muxer settings */
27const struct pinmux_config spi1_pins_base[] = {
28 { pinmux(5), 1, 2 }, /* SPI1_CLK */
29 { pinmux(5), 1, 4 }, /* SPI1_SOMI */
30 { pinmux(5), 1, 5 }, /* SPI1_SIMO */
31};
32
33const struct pinmux_config spi1_pins_scs0[] = {
34 { pinmux(5), 1, 1 }, /* SPI1_SCS[0] */
35};
36
37/* UART pin muxer settings */
Mikhail Kshevetskiy32435c72012-07-09 08:52:42 +000038const struct pinmux_config uart0_pins_txrx[] = {
39 { pinmux(3), 2, 4 }, /* UART0_RXD */
40 { pinmux(3), 2, 5 }, /* UART0_TXD */
41};
42
Heiko Schocherc8f2b6b2011-11-29 02:33:44 +000043const struct pinmux_config uart1_pins_txrx[] = {
44 { pinmux(4), 2, 6 }, /* UART1_RXD */
45 { pinmux(4), 2, 7 }, /* UART1_TXD */
46};
47
Christian Riesch588c6782011-11-28 23:46:17 +000048const struct pinmux_config uart2_pins_txrx[] = {
49 { pinmux(4), 2, 4 }, /* UART2_RXD */
50 { pinmux(4), 2, 5 }, /* UART2_TXD */
51};
52
53const struct pinmux_config uart2_pins_rtscts[] = {
54 { pinmux(0), 4, 6 }, /* UART2_RTS */
55 { pinmux(0), 4, 7 }, /* UART2_CTS */
56};
57
58/* EMAC pin muxer settings*/
59const struct pinmux_config emac_pins_rmii[] = {
60 { pinmux(14), 8, 2 }, /* RMII_TXD[1] */
61 { pinmux(14), 8, 3 }, /* RMII_TXD[0] */
62 { pinmux(14), 8, 4 }, /* RMII_TXEN */
63 { pinmux(14), 8, 5 }, /* RMII_RXD[1] */
64 { pinmux(14), 8, 6 }, /* RMII_RXD[0] */
65 { pinmux(14), 8, 7 }, /* RMII_RXER */
66 { pinmux(15), 8, 1 }, /* RMII_CRS_DV */
67};
68
69const struct pinmux_config emac_pins_mii[] = {
70 { pinmux(2), 8, 1 }, /* MII_TXEN */
71 { pinmux(2), 8, 2 }, /* MII_TXCLK */
72 { pinmux(2), 8, 3 }, /* MII_COL */
73 { pinmux(2), 8, 4 }, /* MII_TXD[3] */
74 { pinmux(2), 8, 5 }, /* MII_TXD[2] */
75 { pinmux(2), 8, 6 }, /* MII_TXD[1] */
76 { pinmux(2), 8, 7 }, /* MII_TXD[0] */
77 { pinmux(3), 8, 0 }, /* MII_RXCLK */
78 { pinmux(3), 8, 1 }, /* MII_RXDV */
79 { pinmux(3), 8, 2 }, /* MII_RXER */
80 { pinmux(3), 8, 3 }, /* MII_CRS */
81 { pinmux(3), 8, 4 }, /* MII_RXD[3] */
82 { pinmux(3), 8, 5 }, /* MII_RXD[2] */
83 { pinmux(3), 8, 6 }, /* MII_RXD[1] */
84 { pinmux(3), 8, 7 }, /* MII_RXD[0] */
85};
86
87const struct pinmux_config emac_pins_mdio[] = {
88 { pinmux(4), 8, 0 }, /* MDIO_CLK */
89 { pinmux(4), 8, 1 }, /* MDIO_D */
90};
91
92/* I2C pin muxer settings */
93const struct pinmux_config i2c0_pins[] = {
94 { pinmux(4), 2, 2 }, /* I2C0_SCL */
95 { pinmux(4), 2, 3 }, /* I2C0_SDA */
96};
97
98const struct pinmux_config i2c1_pins[] = {
99 { pinmux(4), 4, 4 }, /* I2C1_SCL */
100 { pinmux(4), 4, 5 }, /* I2C1_SDA */
101};
102
103/* EMIFA pin muxer settings */
104const struct pinmux_config emifa_pins_cs2[] = {
105 { pinmux(7), 1, 0 }, /* EMA_CS2 */
106};
107
108const struct pinmux_config emifa_pins_cs3[] = {
109 { pinmux(7), 1, 1 }, /* EMA_CS[3] */
110};
111
112const struct pinmux_config emifa_pins_cs4[] = {
113 { pinmux(7), 1, 2 }, /* EMA_CS[4] */
114};
115
116const struct pinmux_config emifa_pins_nand[] = {
117 { pinmux(7), 1, 4 }, /* EMA_WE */
118 { pinmux(7), 1, 5 }, /* EMA_OE */
119 { pinmux(9), 1, 0 }, /* EMA_D[7] */
120 { pinmux(9), 1, 1 }, /* EMA_D[6] */
121 { pinmux(9), 1, 2 }, /* EMA_D[5] */
122 { pinmux(9), 1, 3 }, /* EMA_D[4] */
123 { pinmux(9), 1, 4 }, /* EMA_D[3] */
124 { pinmux(9), 1, 5 }, /* EMA_D[2] */
125 { pinmux(9), 1, 6 }, /* EMA_D[1] */
126 { pinmux(9), 1, 7 }, /* EMA_D[0] */
127 { pinmux(12), 1, 5 }, /* EMA_A[2] */
128 { pinmux(12), 1, 6 }, /* EMA_A[1] */
129};
130
131/* NOR pin muxer settings */
132const struct pinmux_config emifa_pins_nor[] = {
133 { pinmux(5), 1, 6 }, /* EMA_BA[1] */
134 { pinmux(6), 1, 6 }, /* EMA_WAIT[1] */
135 { pinmux(7), 1, 4 }, /* EMA_WE */
136 { pinmux(7), 1, 5 }, /* EMA_OE */
137 { pinmux(8), 1, 0 }, /* EMA_D[15] */
138 { pinmux(8), 1, 1 }, /* EMA_D[14] */
139 { pinmux(8), 1, 2 }, /* EMA_D[13] */
140 { pinmux(8), 1, 3 }, /* EMA_D[12] */
141 { pinmux(8), 1, 4 }, /* EMA_D[11] */
142 { pinmux(8), 1, 5 }, /* EMA_D[10] */
143 { pinmux(8), 1, 6 }, /* EMA_D[9] */
144 { pinmux(8), 1, 7 }, /* EMA_D[8] */
145 { pinmux(9), 1, 0 }, /* EMA_D[7] */
146 { pinmux(9), 1, 1 }, /* EMA_D[6] */
147 { pinmux(9), 1, 2 }, /* EMA_D[5] */
148 { pinmux(9), 1, 3 }, /* EMA_D[4] */
149 { pinmux(9), 1, 4 }, /* EMA_D[3] */
150 { pinmux(9), 1, 5 }, /* EMA_D[2] */
151 { pinmux(9), 1, 6 }, /* EMA_D[1] */
152 { pinmux(9), 1, 7 }, /* EMA_D[0] */
153 { pinmux(10), 1, 1 }, /* EMA_A[22] */
154 { pinmux(10), 1, 2 }, /* EMA_A[21] */
155 { pinmux(10), 1, 3 }, /* EMA_A[20] */
156 { pinmux(10), 1, 4 }, /* EMA_A[19] */
157 { pinmux(10), 1, 5 }, /* EMA_A[18] */
158 { pinmux(10), 1, 6 }, /* EMA_A[17] */
159 { pinmux(10), 1, 7 }, /* EMA_A[16] */
160 { pinmux(11), 1, 0 }, /* EMA_A[15] */
161 { pinmux(11), 1, 1 }, /* EMA_A[14] */
162 { pinmux(11), 1, 2 }, /* EMA_A[13] */
163 { pinmux(11), 1, 3 }, /* EMA_A[12] */
164 { pinmux(11), 1, 4 }, /* EMA_A[11] */
165 { pinmux(11), 1, 5 }, /* EMA_A[10] */
166 { pinmux(11), 1, 6 }, /* EMA_A[9] */
167 { pinmux(11), 1, 7 }, /* EMA_A[8] */
168 { pinmux(12), 1, 0 }, /* EMA_A[7] */
169 { pinmux(12), 1, 1 }, /* EMA_A[6] */
170 { pinmux(12), 1, 2 }, /* EMA_A[5] */
171 { pinmux(12), 1, 3 }, /* EMA_A[4] */
172 { pinmux(12), 1, 4 }, /* EMA_A[3] */
173 { pinmux(12), 1, 5 }, /* EMA_A[2] */
174 { pinmux(12), 1, 6 }, /* EMA_A[1] */
175 { pinmux(12), 1, 7 }, /* EMA_A[0] */
176};
Lad, Prabhakar16787da2012-06-24 21:35:15 +0000177
178/* MMC0 pin muxer settings */
179const struct pinmux_config mmc0_pins[] = {
180 { pinmux(10), 2, 0 }, /* MMCSD0_CLK */
181 { pinmux(10), 2, 1 }, /* MMCSD0_CMD */
182 { pinmux(10), 2, 2 }, /* MMCSD0_DAT_0 */
183 { pinmux(10), 2, 3 }, /* MMCSD0_DAT_1 */
184 { pinmux(10), 2, 4 }, /* MMCSD0_DAT_2 */
185 { pinmux(10), 2, 5 }, /* MMCSD0_DAT_3 */
186 /* DA850 supports only 4-bit mode, remaining pins are not configured */
187};