blob: 48001269cd7e10c6e1ee279a756b22b7a4e5c52d [file] [log] [blame]
Tom Rini70df9d62018-05-07 17:02:21 -04001// SPDX-License-Identifier: GPL-2.0+
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09002/******************************************************************************
3* (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09004******************************************************************************/
5/****************************************************************************/
6/**
7*
8* @file ps7_init_gpl.c
9*
10* This file is automatically generated
11*
12*****************************************************************************/
13
Michal Simek322b57b2017-11-10 11:00:42 +010014#include <asm/arch/ps7_init_gpl.h>
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090015
16unsigned long ps7_pll_init_data_3_0[] = {
17 // START: top
18 // .. START: SLCR SETTINGS
19 // .. UNLOCK_KEY = 0XDF0D
20 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
21 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
22 // ..
23 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
24 // .. FINISH: SLCR SETTINGS
25 // .. START: PLL SLCR REGISTERS
26 // .. .. START: ARM PLL INIT
27 // .. .. PLL_RES = 0x2
28 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
29 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
30 // .. .. PLL_CP = 0x2
31 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
32 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
33 // .. .. LOCK_CNT = 0xfa
34 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
35 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
36 // .. ..
37 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
38 // .. .. .. START: UPDATE FB_DIV
39 // .. .. .. PLL_FDIV = 0x28
40 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
41 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
42 // .. .. ..
43 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
44 // .. .. .. FINISH: UPDATE FB_DIV
45 // .. .. .. START: BY PASS PLL
46 // .. .. .. PLL_BYPASS_FORCE = 1
47 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
48 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
49 // .. .. ..
50 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
51 // .. .. .. FINISH: BY PASS PLL
52 // .. .. .. START: ASSERT RESET
53 // .. .. .. PLL_RESET = 1
54 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
55 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
56 // .. .. ..
57 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
58 // .. .. .. FINISH: ASSERT RESET
59 // .. .. .. START: DEASSERT RESET
60 // .. .. .. PLL_RESET = 0
61 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
62 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
63 // .. .. ..
64 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
65 // .. .. .. FINISH: DEASSERT RESET
66 // .. .. .. START: CHECK PLL STATUS
67 // .. .. .. ARM_PLL_LOCK = 1
68 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
69 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
70 // .. .. ..
71 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
72 // .. .. .. FINISH: CHECK PLL STATUS
73 // .. .. .. START: REMOVE PLL BY PASS
74 // .. .. .. PLL_BYPASS_FORCE = 0
75 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
76 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
77 // .. .. ..
78 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
79 // .. .. .. FINISH: REMOVE PLL BY PASS
80 // .. .. .. SRCSEL = 0x0
81 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
82 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
83 // .. .. .. DIVISOR = 0x2
84 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
85 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
86 // .. .. .. CPU_6OR4XCLKACT = 0x1
87 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
88 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
89 // .. .. .. CPU_3OR2XCLKACT = 0x1
90 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
91 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
92 // .. .. .. CPU_2XCLKACT = 0x1
93 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
94 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
95 // .. .. .. CPU_1XCLKACT = 0x1
96 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
97 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
98 // .. .. .. CPU_PERI_CLKACT = 0x1
99 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
100 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
101 // .. .. ..
102 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
103 // .. .. FINISH: ARM PLL INIT
104 // .. .. START: DDR PLL INIT
105 // .. .. PLL_RES = 0x2
106 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
107 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
108 // .. .. PLL_CP = 0x2
109 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
110 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
111 // .. .. LOCK_CNT = 0x12c
112 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
113 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
114 // .. ..
115 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
116 // .. .. .. START: UPDATE FB_DIV
117 // .. .. .. PLL_FDIV = 0x20
118 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
119 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
120 // .. .. ..
121 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
122 // .. .. .. FINISH: UPDATE FB_DIV
123 // .. .. .. START: BY PASS PLL
124 // .. .. .. PLL_BYPASS_FORCE = 1
125 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
126 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
127 // .. .. ..
128 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
129 // .. .. .. FINISH: BY PASS PLL
130 // .. .. .. START: ASSERT RESET
131 // .. .. .. PLL_RESET = 1
132 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
133 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
134 // .. .. ..
135 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
136 // .. .. .. FINISH: ASSERT RESET
137 // .. .. .. START: DEASSERT RESET
138 // .. .. .. PLL_RESET = 0
139 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
140 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
141 // .. .. ..
142 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
143 // .. .. .. FINISH: DEASSERT RESET
144 // .. .. .. START: CHECK PLL STATUS
145 // .. .. .. DDR_PLL_LOCK = 1
146 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
147 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
148 // .. .. ..
149 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
150 // .. .. .. FINISH: CHECK PLL STATUS
151 // .. .. .. START: REMOVE PLL BY PASS
152 // .. .. .. PLL_BYPASS_FORCE = 0
153 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
154 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
155 // .. .. ..
156 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
157 // .. .. .. FINISH: REMOVE PLL BY PASS
158 // .. .. .. DDR_3XCLKACT = 0x1
159 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
160 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
161 // .. .. .. DDR_2XCLKACT = 0x1
162 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
163 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
164 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
165 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
166 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
167 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
168 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
169 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
170 // .. .. ..
171 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
172 // .. .. FINISH: DDR PLL INIT
173 // .. .. START: IO PLL INIT
174 // .. .. PLL_RES = 0xc
175 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
176 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
177 // .. .. PLL_CP = 0x2
178 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
179 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
180 // .. .. LOCK_CNT = 0x145
181 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
182 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
183 // .. ..
184 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
185 // .. .. .. START: UPDATE FB_DIV
186 // .. .. .. PLL_FDIV = 0x1e
187 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
188 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
189 // .. .. ..
190 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
191 // .. .. .. FINISH: UPDATE FB_DIV
192 // .. .. .. START: BY PASS PLL
193 // .. .. .. PLL_BYPASS_FORCE = 1
194 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
195 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
196 // .. .. ..
197 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
198 // .. .. .. FINISH: BY PASS PLL
199 // .. .. .. START: ASSERT RESET
200 // .. .. .. PLL_RESET = 1
201 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
202 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
203 // .. .. ..
204 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
205 // .. .. .. FINISH: ASSERT RESET
206 // .. .. .. START: DEASSERT RESET
207 // .. .. .. PLL_RESET = 0
208 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
209 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
210 // .. .. ..
211 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
212 // .. .. .. FINISH: DEASSERT RESET
213 // .. .. .. START: CHECK PLL STATUS
214 // .. .. .. IO_PLL_LOCK = 1
215 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
216 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
217 // .. .. ..
218 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
219 // .. .. .. FINISH: CHECK PLL STATUS
220 // .. .. .. START: REMOVE PLL BY PASS
221 // .. .. .. PLL_BYPASS_FORCE = 0
222 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
223 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
224 // .. .. ..
225 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
226 // .. .. .. FINISH: REMOVE PLL BY PASS
227 // .. .. FINISH: IO PLL INIT
228 // .. FINISH: PLL SLCR REGISTERS
229 // .. START: LOCK IT BACK
230 // .. LOCK_KEY = 0X767B
231 // .. ==> 0XF8000004[15:0] = 0x0000767BU
232 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
233 // ..
234 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
235 // .. FINISH: LOCK IT BACK
236 // FINISH: top
237 //
238 EMIT_EXIT(),
239
240 //
241};
242
243unsigned long ps7_clock_init_data_3_0[] = {
244 // START: top
245 // .. START: SLCR SETTINGS
246 // .. UNLOCK_KEY = 0XDF0D
247 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
248 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
249 // ..
250 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
251 // .. FINISH: SLCR SETTINGS
252 // .. START: CLOCK CONTROL SLCR REGISTERS
253 // .. CLKACT = 0x1
254 // .. ==> 0XF8000128[0:0] = 0x00000001U
255 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
256 // .. DIVISOR0 = 0x23
257 // .. ==> 0XF8000128[13:8] = 0x00000023U
258 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
259 // .. DIVISOR1 = 0x3
260 // .. ==> 0XF8000128[25:20] = 0x00000003U
261 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
262 // ..
263 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
264 // .. CLKACT = 0x1
265 // .. ==> 0XF8000138[0:0] = 0x00000001U
266 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
267 // .. SRCSEL = 0x0
268 // .. ==> 0XF8000138[4:4] = 0x00000000U
269 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
270 // ..
271 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
272 // .. CLKACT = 0x1
273 // .. ==> 0XF8000140[0:0] = 0x00000001U
274 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
275 // .. SRCSEL = 0x0
276 // .. ==> 0XF8000140[6:4] = 0x00000000U
277 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
278 // .. DIVISOR = 0x8
279 // .. ==> 0XF8000140[13:8] = 0x00000008U
280 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
281 // .. DIVISOR1 = 0x5
282 // .. ==> 0XF8000140[25:20] = 0x00000005U
283 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
284 // ..
285 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
286 // .. CLKACT = 0x1
287 // .. ==> 0XF800014C[0:0] = 0x00000001U
288 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
289 // .. SRCSEL = 0x0
290 // .. ==> 0XF800014C[5:4] = 0x00000000U
291 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
292 // .. DIVISOR = 0x5
293 // .. ==> 0XF800014C[13:8] = 0x00000005U
294 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
295 // ..
296 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
297 // .. CLKACT0 = 0x1
298 // .. ==> 0XF8000150[0:0] = 0x00000001U
299 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
300 // .. CLKACT1 = 0x0
301 // .. ==> 0XF8000150[1:1] = 0x00000000U
302 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
303 // .. SRCSEL = 0x0
304 // .. ==> 0XF8000150[5:4] = 0x00000000U
305 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
306 // .. DIVISOR = 0x14
307 // .. ==> 0XF8000150[13:8] = 0x00000014U
308 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
309 // ..
310 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
311 // .. CLKACT0 = 0x0
312 // .. ==> 0XF8000154[0:0] = 0x00000000U
313 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
314 // .. CLKACT1 = 0x1
315 // .. ==> 0XF8000154[1:1] = 0x00000001U
316 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
317 // .. SRCSEL = 0x0
318 // .. ==> 0XF8000154[5:4] = 0x00000000U
319 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
320 // .. DIVISOR = 0x14
321 // .. ==> 0XF8000154[13:8] = 0x00000014U
322 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
323 // ..
324 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
325 // .. CLKACT0 = 0x1
326 // .. ==> 0XF800015C[0:0] = 0x00000001U
327 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
328 // .. CLKACT1 = 0x0
329 // .. ==> 0XF800015C[1:1] = 0x00000000U
330 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
331 // .. SRCSEL = 0x0
332 // .. ==> 0XF800015C[5:4] = 0x00000000U
333 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
334 // .. DIVISOR0 = 0xe
335 // .. ==> 0XF800015C[13:8] = 0x0000000EU
336 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
337 // .. DIVISOR1 = 0x3
338 // .. ==> 0XF800015C[25:20] = 0x00000003U
339 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
340 // ..
341 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
342 // .. CAN0_MUX = 0x0
343 // .. ==> 0XF8000160[5:0] = 0x00000000U
344 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
345 // .. CAN0_REF_SEL = 0x0
346 // .. ==> 0XF8000160[6:6] = 0x00000000U
347 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
348 // .. CAN1_MUX = 0x0
349 // .. ==> 0XF8000160[21:16] = 0x00000000U
350 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
351 // .. CAN1_REF_SEL = 0x0
352 // .. ==> 0XF8000160[22:22] = 0x00000000U
353 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
354 // ..
355 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
356 // .. CLKACT = 0x1
357 // .. ==> 0XF8000168[0:0] = 0x00000001U
358 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
359 // .. SRCSEL = 0x0
360 // .. ==> 0XF8000168[5:4] = 0x00000000U
361 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
362 // .. DIVISOR = 0x5
363 // .. ==> 0XF8000168[13:8] = 0x00000005U
364 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
365 // ..
366 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
367 // .. SRCSEL = 0x0
368 // .. ==> 0XF8000170[5:4] = 0x00000000U
369 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
370 // .. DIVISOR0 = 0x14
371 // .. ==> 0XF8000170[13:8] = 0x00000014U
372 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
373 // .. DIVISOR1 = 0x1
374 // .. ==> 0XF8000170[25:20] = 0x00000001U
375 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
376 // ..
377 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
378 // .. SRCSEL = 0x0
379 // .. ==> 0XF8000180[5:4] = 0x00000000U
380 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
381 // .. DIVISOR0 = 0x14
382 // .. ==> 0XF8000180[13:8] = 0x00000014U
383 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
384 // .. DIVISOR1 = 0x1
385 // .. ==> 0XF8000180[25:20] = 0x00000001U
386 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
387 // ..
388 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
389 // .. SRCSEL = 0x0
390 // .. ==> 0XF8000190[5:4] = 0x00000000U
391 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
392 // .. DIVISOR0 = 0x14
393 // .. ==> 0XF8000190[13:8] = 0x00000014U
394 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
395 // .. DIVISOR1 = 0x1
396 // .. ==> 0XF8000190[25:20] = 0x00000001U
397 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
398 // ..
399 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
400 // .. SRCSEL = 0x0
401 // .. ==> 0XF80001A0[5:4] = 0x00000000U
402 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
403 // .. DIVISOR0 = 0x14
404 // .. ==> 0XF80001A0[13:8] = 0x00000014U
405 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
406 // .. DIVISOR1 = 0x1
407 // .. ==> 0XF80001A0[25:20] = 0x00000001U
408 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
409 // ..
410 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
411 // .. CLK_621_TRUE = 0x1
412 // .. ==> 0XF80001C4[0:0] = 0x00000001U
413 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
414 // ..
415 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
416 // .. DMA_CPU_2XCLKACT = 0x1
417 // .. ==> 0XF800012C[0:0] = 0x00000001U
418 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
419 // .. USB0_CPU_1XCLKACT = 0x1
420 // .. ==> 0XF800012C[2:2] = 0x00000001U
421 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
422 // .. USB1_CPU_1XCLKACT = 0x1
423 // .. ==> 0XF800012C[3:3] = 0x00000001U
424 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
425 // .. GEM0_CPU_1XCLKACT = 0x1
426 // .. ==> 0XF800012C[6:6] = 0x00000001U
427 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
428 // .. GEM1_CPU_1XCLKACT = 0x0
429 // .. ==> 0XF800012C[7:7] = 0x00000000U
430 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
431 // .. SDI0_CPU_1XCLKACT = 0x1
432 // .. ==> 0XF800012C[10:10] = 0x00000001U
433 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
434 // .. SDI1_CPU_1XCLKACT = 0x0
435 // .. ==> 0XF800012C[11:11] = 0x00000000U
436 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
437 // .. SPI0_CPU_1XCLKACT = 0x0
438 // .. ==> 0XF800012C[14:14] = 0x00000000U
439 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
440 // .. SPI1_CPU_1XCLKACT = 0x0
441 // .. ==> 0XF800012C[15:15] = 0x00000000U
442 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
443 // .. CAN0_CPU_1XCLKACT = 0x1
444 // .. ==> 0XF800012C[16:16] = 0x00000001U
445 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
446 // .. CAN1_CPU_1XCLKACT = 0x0
447 // .. ==> 0XF800012C[17:17] = 0x00000000U
448 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
449 // .. I2C0_CPU_1XCLKACT = 0x1
450 // .. ==> 0XF800012C[18:18] = 0x00000001U
451 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
452 // .. I2C1_CPU_1XCLKACT = 0x1
453 // .. ==> 0XF800012C[19:19] = 0x00000001U
454 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
455 // .. UART0_CPU_1XCLKACT = 0x0
456 // .. ==> 0XF800012C[20:20] = 0x00000000U
457 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
458 // .. UART1_CPU_1XCLKACT = 0x1
459 // .. ==> 0XF800012C[21:21] = 0x00000001U
460 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
461 // .. GPIO_CPU_1XCLKACT = 0x1
462 // .. ==> 0XF800012C[22:22] = 0x00000001U
463 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
464 // .. LQSPI_CPU_1XCLKACT = 0x1
465 // .. ==> 0XF800012C[23:23] = 0x00000001U
466 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
467 // .. SMC_CPU_1XCLKACT = 0x1
468 // .. ==> 0XF800012C[24:24] = 0x00000001U
469 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
470 // ..
471 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
472 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
473 // .. START: THIS SHOULD BE BLANK
474 // .. FINISH: THIS SHOULD BE BLANK
475 // .. START: LOCK IT BACK
476 // .. LOCK_KEY = 0X767B
477 // .. ==> 0XF8000004[15:0] = 0x0000767BU
478 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
479 // ..
480 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
481 // .. FINISH: LOCK IT BACK
482 // FINISH: top
483 //
484 EMIT_EXIT(),
485
486 //
487};
488
489unsigned long ps7_ddr_init_data_3_0[] = {
490 // START: top
491 // .. START: DDR INITIALIZATION
492 // .. .. START: LOCK DDR
493 // .. .. reg_ddrc_soft_rstb = 0
494 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
495 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
496 // .. .. reg_ddrc_powerdown_en = 0x0
497 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
498 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
499 // .. .. reg_ddrc_data_bus_width = 0x0
500 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
501 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
502 // .. .. reg_ddrc_burst8_refresh = 0x0
503 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
504 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
505 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
506 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
507 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
508 // .. .. reg_ddrc_dis_rd_bypass = 0x0
509 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
510 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
511 // .. .. reg_ddrc_dis_act_bypass = 0x0
512 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
513 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
514 // .. .. reg_ddrc_dis_auto_refresh = 0x0
515 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
516 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
517 // .. ..
518 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
519 // .. .. FINISH: LOCK DDR
520 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
521 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
522 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
523 // .. .. reserved_reg_ddrc_active_ranks = 0x1
524 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
525 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
526 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
527 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
528 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
529 // .. ..
530 EMIT_MASKWRITE(0XF8006004, 0x0007FFFFU ,0x00001081U),
531 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
532 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
533 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
534 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
535 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
536 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
537 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
538 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
539 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
540 // .. ..
541 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
542 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
543 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
544 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
545 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
546 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
547 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
548 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
549 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
550 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
551 // .. ..
552 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
553 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
554 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
555 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
556 // .. .. reg_ddrc_w_xact_run_length = 0x8
557 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
558 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
559 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
560 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
561 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
562 // .. ..
563 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
564 // .. .. reg_ddrc_t_rc = 0x1b
565 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
566 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
567 // .. .. reg_ddrc_t_rfc_min = 0x56
568 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
569 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
570 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
571 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
572 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
573 // .. ..
574 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
575 // .. .. reg_ddrc_wr2pre = 0x12
576 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
577 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
578 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
579 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
580 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
581 // .. .. reg_ddrc_t_faw = 0x10
582 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
583 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
584 // .. .. reg_ddrc_t_ras_max = 0x24
585 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
586 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
587 // .. .. reg_ddrc_t_ras_min = 0x14
588 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
589 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
590 // .. .. reg_ddrc_t_cke = 0x4
591 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
592 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
593 // .. ..
594 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
595 // .. .. reg_ddrc_write_latency = 0x5
596 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
597 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
598 // .. .. reg_ddrc_rd2wr = 0x7
599 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
600 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
601 // .. .. reg_ddrc_wr2rd = 0xe
602 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
603 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
604 // .. .. reg_ddrc_t_xp = 0x4
605 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
606 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
607 // .. .. reg_ddrc_pad_pd = 0x0
608 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
609 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
610 // .. .. reg_ddrc_rd2pre = 0x4
611 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
612 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
613 // .. .. reg_ddrc_t_rcd = 0x7
614 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
615 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
616 // .. ..
617 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
618 // .. .. reg_ddrc_t_ccd = 0x4
619 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
620 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
621 // .. .. reg_ddrc_t_rrd = 0x4
622 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
623 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
624 // .. .. reg_ddrc_refresh_margin = 0x2
625 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
626 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
627 // .. .. reg_ddrc_t_rp = 0x7
628 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
629 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
630 // .. .. reg_ddrc_refresh_to_x32 = 0x8
631 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
632 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
633 // .. .. reg_ddrc_mobile = 0x0
634 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
635 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
636 // .. .. reg_ddrc_en_dfi_dram_clk_disable = 0x0
637 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
638 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
639 // .. .. reg_ddrc_read_latency = 0x7
640 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
641 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
642 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
643 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
644 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
645 // .. .. reg_ddrc_dis_pad_pd = 0x0
646 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
647 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
648 // .. ..
649 EMIT_MASKWRITE(0XF8006020, 0x7FDFFFFCU ,0x27087290U),
650 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
651 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
652 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
653 // .. .. reg_ddrc_prefer_write = 0x0
654 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
655 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
656 // .. .. reg_ddrc_mr_wr = 0x0
657 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
658 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
659 // .. .. reg_ddrc_mr_addr = 0x0
660 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
661 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
662 // .. .. reg_ddrc_mr_data = 0x0
663 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
664 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
665 // .. .. ddrc_reg_mr_wr_busy = 0x0
666 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
667 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
668 // .. .. reg_ddrc_mr_type = 0x0
669 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
670 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
671 // .. .. reg_ddrc_mr_rdata_valid = 0x0
672 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
673 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
674 // .. ..
675 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFC3U ,0x00000000U),
676 // .. .. reg_ddrc_final_wait_x32 = 0x7
677 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
678 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
679 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
680 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
681 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
682 // .. .. reg_ddrc_t_mrd = 0x4
683 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
684 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
685 // .. ..
686 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
687 // .. .. reg_ddrc_emr2 = 0x8
688 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
689 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
690 // .. .. reg_ddrc_emr3 = 0x0
691 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
692 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
693 // .. ..
694 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
695 // .. .. reg_ddrc_mr = 0x930
696 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
697 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
698 // .. .. reg_ddrc_emr = 0x4
699 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
700 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
701 // .. ..
702 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
703 // .. .. reg_ddrc_burst_rdwr = 0x4
704 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
705 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
706 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
707 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
708 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
709 // .. .. reg_ddrc_post_cke_x1024 = 0x1
710 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
711 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
712 // .. .. reg_ddrc_burstchop = 0x0
713 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
714 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
715 // .. ..
716 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
717 // .. .. reg_ddrc_force_low_pri_n = 0x0
718 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
719 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
720 // .. .. reg_ddrc_dis_dq = 0x0
721 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
722 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
723 // .. ..
724 EMIT_MASKWRITE(0XF8006038, 0x00000003U ,0x00000000U),
725 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
726 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
727 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
728 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
729 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
730 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
731 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
732 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
733 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
734 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
735 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
736 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
737 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
738 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
739 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
740 // .. ..
741 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
742 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
743 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
744 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
745 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
746 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
747 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
748 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
749 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
750 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
751 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
752 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
753 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
754 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
755 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
756 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
757 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
758 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
759 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
760 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
761 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
762 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
763 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
764 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
765 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
766 // .. ..
767 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
768 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
769 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
770 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
771 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
772 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
773 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
774 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
775 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
776 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
777 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
778 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
779 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
780 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
781 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
782 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
783 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
784 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
785 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
786 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
787 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
788 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
789 // .. ..
790 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
791 // .. .. reg_phy_rd_local_odt = 0x0
792 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
793 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
794 // .. .. reg_phy_wr_local_odt = 0x3
795 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
796 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
797 // .. .. reg_phy_idle_local_odt = 0x3
798 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
799 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
800 // .. ..
801 EMIT_MASKWRITE(0XF8006048, 0x0003F000U ,0x0003C000U),
802 // .. .. reg_phy_rd_cmd_to_data = 0x0
803 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
804 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
805 // .. .. reg_phy_wr_cmd_to_data = 0x0
806 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
807 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
808 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
809 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
810 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
811 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
812 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
813 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
814 // .. .. reg_phy_use_fixed_re = 0x1
815 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
816 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
817 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
818 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
819 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
820 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
821 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
822 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
823 // .. .. reg_phy_clk_stall_level = 0x0
824 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
825 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
826 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
827 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
828 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
829 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
830 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
831 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
832 // .. ..
833 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
834 // .. .. reg_ddrc_dis_dll_calib = 0x0
835 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
836 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
837 // .. ..
838 EMIT_MASKWRITE(0XF8006058, 0x00010000U ,0x00000000U),
839 // .. .. reg_ddrc_rd_odt_delay = 0x3
840 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
841 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
842 // .. .. reg_ddrc_wr_odt_delay = 0x0
843 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
844 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
845 // .. .. reg_ddrc_rd_odt_hold = 0x0
846 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
847 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
848 // .. .. reg_ddrc_wr_odt_hold = 0x5
849 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
850 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
851 // .. ..
852 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
853 // .. .. reg_ddrc_pageclose = 0x0
854 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
855 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
856 // .. .. reg_ddrc_lpr_num_entries = 0x1f
857 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
858 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
859 // .. .. reg_ddrc_auto_pre_en = 0x0
860 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
861 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
862 // .. .. reg_ddrc_refresh_update_level = 0x0
863 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
864 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
865 // .. .. reg_ddrc_dis_wc = 0x0
866 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
867 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
868 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
869 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
870 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
871 // .. .. reg_ddrc_selfref_en = 0x0
872 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
873 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
874 // .. ..
875 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
876 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
877 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
878 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
879 // .. .. reg_arb_go2critical_en = 0x1
880 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
881 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
882 // .. ..
883 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
884 // .. .. reg_ddrc_wrlvl_ww = 0x41
885 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
886 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
887 // .. .. reg_ddrc_rdlvl_rr = 0x41
888 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
889 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
890 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
891 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
892 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
893 // .. ..
894 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
895 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
896 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
897 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
898 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
899 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
900 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
901 // .. ..
902 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
903 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
904 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
905 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
906 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
907 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
908 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
909 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
910 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
911 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
912 // .. .. reg_ddrc_t_cksre = 0x6
913 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
914 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
915 // .. .. reg_ddrc_t_cksrx = 0x6
916 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
917 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
918 // .. .. reg_ddrc_t_ckesr = 0x4
919 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
920 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
921 // .. ..
922 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
923 // .. .. reg_ddrc_t_ckpde = 0x2
924 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
925 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
926 // .. .. reg_ddrc_t_ckpdx = 0x2
927 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
928 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
929 // .. .. reg_ddrc_t_ckdpde = 0x2
930 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
931 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
932 // .. .. reg_ddrc_t_ckdpdx = 0x2
933 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
934 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
935 // .. .. reg_ddrc_t_ckcsx = 0x3
936 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
937 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
938 // .. ..
939 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
940 // .. .. reg_ddrc_dis_auto_zq = 0x0
941 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
942 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
943 // .. .. reg_ddrc_ddr3 = 0x1
944 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
945 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
946 // .. .. reg_ddrc_t_mod = 0x200
947 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
948 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
949 // .. .. reg_ddrc_t_zq_long_nop = 0x200
950 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
951 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
952 // .. .. reg_ddrc_t_zq_short_nop = 0x40
953 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
954 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
955 // .. ..
956 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
957 // .. .. t_zq_short_interval_x1024 = 0xcb73
958 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
959 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
960 // .. .. dram_rstn_x1024 = 0x69
961 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
962 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
963 // .. ..
964 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
965 // .. .. deeppowerdown_en = 0x0
966 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
967 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
968 // .. .. deeppowerdown_to_x1024 = 0xff
969 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
970 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
971 // .. ..
972 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
973 // .. .. dfi_wrlvl_max_x1024 = 0xfff
974 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
975 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
976 // .. .. dfi_rdlvl_max_x1024 = 0xfff
977 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
978 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
979 // .. .. ddrc_reg_twrlvl_max_error = 0x0
980 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
981 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
982 // .. .. ddrc_reg_trdlvl_max_error = 0x0
983 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
984 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
985 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
986 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
987 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
988 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
989 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
990 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
991 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
992 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
993 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
994 // .. ..
995 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
996 // .. .. reg_ddrc_skip_ocd = 0x1
997 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
998 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
999 // .. ..
1000 EMIT_MASKWRITE(0XF80060B4, 0x00000200U ,0x00000200U),
1001 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
1002 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
1003 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
1004 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
1005 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
1006 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
1007 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
1008 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
1009 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
1010 // .. ..
1011 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
1012 // .. .. START: RESET ECC ERROR
1013 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
1014 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
1015 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1016 // .. .. Clear_Correctable_DRAM_ECC_error = 1
1017 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
1018 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
1019 // .. ..
1020 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
1021 // .. .. FINISH: RESET ECC ERROR
1022 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
1023 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
1024 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1025 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
1026 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
1027 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1028 // .. ..
1029 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
1030 // .. .. CORR_ECC_LOG_VALID = 0x0
1031 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
1032 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1033 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
1034 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
1035 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
1036 // .. ..
1037 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
1038 // .. .. UNCORR_ECC_LOG_VALID = 0x0
1039 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
1040 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1041 // .. ..
1042 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
1043 // .. .. STAT_NUM_CORR_ERR = 0x0
1044 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
1045 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
1046 // .. .. STAT_NUM_UNCORR_ERR = 0x0
1047 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
1048 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
1049 // .. ..
1050 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
1051 // .. .. reg_ddrc_ecc_mode = 0x0
1052 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
1053 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
1054 // .. .. reg_ddrc_dis_scrub = 0x1
1055 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
1056 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
1057 // .. ..
1058 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
1059 // .. .. reg_phy_dif_on = 0x0
1060 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
1061 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
1062 // .. .. reg_phy_dif_off = 0x0
1063 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
1064 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
1065 // .. ..
1066 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
1067 // .. .. reg_phy_data_slice_in_use = 0x1
1068 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
1069 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1070 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1071 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
1072 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1073 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1074 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
1075 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1076 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1077 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
1078 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1079 // .. .. reg_phy_bist_shift_dq = 0x0
1080 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
1081 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1082 // .. .. reg_phy_bist_err_clr = 0x0
1083 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
1084 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1085 // .. .. reg_phy_dq_offset = 0x40
1086 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
1087 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1088 // .. ..
1089 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFCFU ,0x40000001U),
1090 // .. .. reg_phy_data_slice_in_use = 0x1
1091 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
1092 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1093 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1094 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
1095 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1096 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1097 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
1098 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1099 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1100 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
1101 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1102 // .. .. reg_phy_bist_shift_dq = 0x0
1103 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
1104 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1105 // .. .. reg_phy_bist_err_clr = 0x0
1106 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
1107 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1108 // .. .. reg_phy_dq_offset = 0x40
1109 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
1110 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1111 // .. ..
1112 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFCFU ,0x40000001U),
1113 // .. .. reg_phy_data_slice_in_use = 0x1
1114 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
1115 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1116 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1117 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
1118 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1119 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1120 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
1121 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1122 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1123 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
1124 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1125 // .. .. reg_phy_bist_shift_dq = 0x0
1126 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
1127 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1128 // .. .. reg_phy_bist_err_clr = 0x0
1129 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
1130 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1131 // .. .. reg_phy_dq_offset = 0x40
1132 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
1133 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1134 // .. ..
1135 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFCFU ,0x40000001U),
1136 // .. .. reg_phy_data_slice_in_use = 0x1
1137 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
1138 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1139 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1140 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
1141 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1142 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1143 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
1144 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1145 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1146 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
1147 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1148 // .. .. reg_phy_bist_shift_dq = 0x0
1149 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
1150 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1151 // .. .. reg_phy_bist_err_clr = 0x0
1152 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
1153 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1154 // .. .. reg_phy_dq_offset = 0x40
1155 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
1156 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1157 // .. ..
1158 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFCFU ,0x40000001U),
1159 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
1160 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
1161 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
1162 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
1163 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
1164 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
1165 // .. ..
1166 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
1167 // .. .. reg_phy_wrlvl_init_ratio = 0x12
1168 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
1169 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
1170 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
1171 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
1172 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
1173 // .. ..
1174 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
1175 // .. .. reg_phy_wrlvl_init_ratio = 0xc
1176 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
1177 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
1178 // .. .. reg_phy_gatelvl_init_ratio = 0xde
1179 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
1180 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
1181 // .. ..
1182 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
1183 // .. .. reg_phy_wrlvl_init_ratio = 0x21
1184 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
1185 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
1186 // .. .. reg_phy_gatelvl_init_ratio = 0xee
1187 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
1188 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
1189 // .. ..
1190 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
1191 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1192 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
1193 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1194 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1195 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
1196 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1197 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1198 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
1199 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1200 // .. ..
1201 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
1202 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1203 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
1204 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1205 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1206 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
1207 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1208 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1209 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
1210 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1211 // .. ..
1212 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
1213 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1214 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
1215 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1216 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1217 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
1218 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1219 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1220 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
1221 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1222 // .. ..
1223 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
1224 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1225 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
1226 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1227 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1228 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
1229 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1230 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1231 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
1232 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1233 // .. ..
1234 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
1235 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
1236 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
1237 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
1238 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1239 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
1240 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1241 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1242 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
1243 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1244 // .. ..
1245 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
1246 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
1247 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
1248 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
1249 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1250 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
1251 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1252 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1253 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
1254 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1255 // .. ..
1256 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
1257 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
1258 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
1259 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
1260 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1261 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
1262 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1263 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1264 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
1265 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1266 // .. ..
1267 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
1268 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
1269 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
1270 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
1271 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1272 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
1273 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1274 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1275 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
1276 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1277 // .. ..
1278 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
1279 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
1280 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
1281 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
1282 // .. .. reg_phy_fifo_we_in_force = 0x0
1283 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
1284 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1285 // .. .. reg_phy_fifo_we_in_delay = 0x0
1286 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
1287 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1288 // .. ..
1289 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
1290 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
1291 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
1292 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
1293 // .. .. reg_phy_fifo_we_in_force = 0x0
1294 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
1295 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1296 // .. .. reg_phy_fifo_we_in_delay = 0x0
1297 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
1298 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1299 // .. ..
1300 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
1301 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
1302 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
1303 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
1304 // .. .. reg_phy_fifo_we_in_force = 0x0
1305 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
1306 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1307 // .. .. reg_phy_fifo_we_in_delay = 0x0
1308 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
1309 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1310 // .. ..
1311 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
1312 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
1313 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
1314 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
1315 // .. .. reg_phy_fifo_we_in_force = 0x0
1316 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
1317 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1318 // .. .. reg_phy_fifo_we_in_delay = 0x0
1319 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
1320 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1321 // .. ..
1322 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
1323 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
1324 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
1325 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
1326 // .. .. reg_phy_wr_data_slave_force = 0x0
1327 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
1328 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1329 // .. .. reg_phy_wr_data_slave_delay = 0x0
1330 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
1331 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1332 // .. ..
1333 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
1334 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
1335 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
1336 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
1337 // .. .. reg_phy_wr_data_slave_force = 0x0
1338 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
1339 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1340 // .. .. reg_phy_wr_data_slave_delay = 0x0
1341 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
1342 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1343 // .. ..
1344 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
1345 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
1346 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
1347 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
1348 // .. .. reg_phy_wr_data_slave_force = 0x0
1349 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
1350 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1351 // .. .. reg_phy_wr_data_slave_delay = 0x0
1352 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
1353 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1354 // .. ..
1355 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
1356 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
1357 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
1358 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
1359 // .. .. reg_phy_wr_data_slave_force = 0x0
1360 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
1361 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1362 // .. .. reg_phy_wr_data_slave_delay = 0x0
1363 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
1364 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1365 // .. ..
1366 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
1367 // .. .. reg_phy_bl2 = 0x0
1368 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
1369 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1370 // .. .. reg_phy_at_spd_atpg = 0x0
1371 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
1372 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1373 // .. .. reg_phy_bist_enable = 0x0
1374 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
1375 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1376 // .. .. reg_phy_bist_force_err = 0x0
1377 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
1378 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
1379 // .. .. reg_phy_bist_mode = 0x0
1380 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
1381 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
1382 // .. .. reg_phy_invert_clkout = 0x1
1383 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
1384 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
1385 // .. .. reg_phy_sel_logic = 0x0
1386 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
1387 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
1388 // .. .. reg_phy_ctrl_slave_ratio = 0x100
1389 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
1390 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
1391 // .. .. reg_phy_ctrl_slave_force = 0x0
1392 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
1393 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
1394 // .. .. reg_phy_ctrl_slave_delay = 0x0
1395 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
1396 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
1397 // .. .. reg_phy_lpddr = 0x0
1398 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
1399 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
1400 // .. .. reg_phy_cmd_latency = 0x0
1401 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
1402 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
1403 // .. ..
1404 EMIT_MASKWRITE(0XF8006190, 0x6FFFFEFEU ,0x00040080U),
1405 // .. .. reg_phy_wr_rl_delay = 0x2
1406 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
1407 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
1408 // .. .. reg_phy_rd_rl_delay = 0x4
1409 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
1410 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
1411 // .. .. reg_phy_dll_lock_diff = 0xf
1412 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
1413 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
1414 // .. .. reg_phy_use_wr_level = 0x1
1415 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
1416 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
1417 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
1418 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
1419 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
1420 // .. .. reg_phy_use_rd_data_eye_level = 0x1
1421 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
1422 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
1423 // .. .. reg_phy_dis_calib_rst = 0x0
1424 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
1425 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1426 // .. .. reg_phy_ctrl_slave_delay = 0x0
1427 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
1428 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
1429 // .. ..
1430 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
1431 // .. .. reg_arb_page_addr_mask = 0x0
1432 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
1433 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1434 // .. ..
1435 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
1436 // .. .. reg_arb_pri_wr_portn = 0x3ff
1437 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
1438 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1439 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1440 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
1441 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1442 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1443 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
1444 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1445 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1446 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
1447 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1448 // .. ..
1449 EMIT_MASKWRITE(0XF8006208, 0x000703FFU ,0x000003FFU),
1450 // .. .. reg_arb_pri_wr_portn = 0x3ff
1451 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
1452 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1453 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1454 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
1455 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1456 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1457 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
1458 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1459 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1460 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
1461 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1462 // .. ..
1463 EMIT_MASKWRITE(0XF800620C, 0x000703FFU ,0x000003FFU),
1464 // .. .. reg_arb_pri_wr_portn = 0x3ff
1465 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
1466 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1467 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1468 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
1469 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1470 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1471 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
1472 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1473 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1474 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
1475 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1476 // .. ..
1477 EMIT_MASKWRITE(0XF8006210, 0x000703FFU ,0x000003FFU),
1478 // .. .. reg_arb_pri_wr_portn = 0x3ff
1479 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
1480 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1481 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1482 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
1483 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1484 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1485 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
1486 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1487 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1488 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
1489 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1490 // .. ..
1491 EMIT_MASKWRITE(0XF8006214, 0x000703FFU ,0x000003FFU),
1492 // .. .. reg_arb_pri_rd_portn = 0x3ff
1493 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
1494 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1495 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1496 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
1497 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1498 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1499 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
1500 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1501 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1502 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
1503 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1504 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1505 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
1506 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1507 // .. ..
1508 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
1509 // .. .. reg_arb_pri_rd_portn = 0x3ff
1510 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
1511 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1512 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1513 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
1514 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1515 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1516 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
1517 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1518 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1519 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
1520 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1521 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1522 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
1523 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1524 // .. ..
1525 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
1526 // .. .. reg_arb_pri_rd_portn = 0x3ff
1527 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
1528 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1529 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1530 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
1531 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1532 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1533 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
1534 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1535 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1536 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
1537 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1538 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1539 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
1540 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1541 // .. ..
1542 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
1543 // .. .. reg_arb_pri_rd_portn = 0x3ff
1544 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
1545 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1546 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1547 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
1548 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1549 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1550 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
1551 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1552 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1553 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
1554 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1555 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1556 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
1557 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1558 // .. ..
1559 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
1560 // .. .. reg_ddrc_lpddr2 = 0x0
1561 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
1562 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1563 // .. .. reg_ddrc_derate_enable = 0x0
1564 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
1565 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1566 // .. .. reg_ddrc_mr4_margin = 0x0
1567 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
1568 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
1569 // .. ..
1570 EMIT_MASKWRITE(0XF80062A8, 0x00000FF5U ,0x00000000U),
1571 // .. .. reg_ddrc_mr4_read_interval = 0x0
1572 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
1573 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1574 // .. ..
1575 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
1576 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
1577 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
1578 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
1579 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
1580 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
1581 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
1582 // .. .. reg_ddrc_t_mrw = 0x5
1583 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
1584 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
1585 // .. ..
1586 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
1587 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
1588 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
1589 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
1590 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
1591 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
1592 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
1593 // .. ..
1594 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
1595 // .. .. START: POLL ON DCI STATUS
1596 // .. .. DONE = 1
1597 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
1598 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
1599 // .. ..
1600 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
1601 // .. .. FINISH: POLL ON DCI STATUS
1602 // .. .. START: UNLOCK DDR
1603 // .. .. reg_ddrc_soft_rstb = 0x1
1604 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
1605 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1606 // .. .. reg_ddrc_powerdown_en = 0x0
1607 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
1608 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1609 // .. .. reg_ddrc_data_bus_width = 0x0
1610 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
1611 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
1612 // .. .. reg_ddrc_burst8_refresh = 0x0
1613 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
1614 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
1615 // .. .. reg_ddrc_rdwr_idle_gap = 1
1616 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
1617 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
1618 // .. .. reg_ddrc_dis_rd_bypass = 0x0
1619 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
1620 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
1621 // .. .. reg_ddrc_dis_act_bypass = 0x0
1622 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
1623 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
1624 // .. .. reg_ddrc_dis_auto_refresh = 0x0
1625 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
1626 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1627 // .. ..
1628 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
1629 // .. .. FINISH: UNLOCK DDR
1630 // .. .. START: CHECK DDR STATUS
1631 // .. .. ddrc_reg_operating_mode = 1
1632 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
1633 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
1634 // .. ..
1635 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
1636 // .. .. FINISH: CHECK DDR STATUS
1637 // .. FINISH: DDR INITIALIZATION
1638 // FINISH: top
1639 //
1640 EMIT_EXIT(),
1641
1642 //
1643};
1644
1645unsigned long ps7_mio_init_data_3_0[] = {
1646 // START: top
1647 // .. START: SLCR SETTINGS
1648 // .. UNLOCK_KEY = 0XDF0D
1649 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
1650 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
1651 // ..
1652 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
1653 // .. FINISH: SLCR SETTINGS
1654 // .. START: OCM REMAPPING
1655 // .. VREF_EN = 0x1
1656 // .. ==> 0XF8000B00[0:0] = 0x00000001U
1657 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
1658 // .. VREF_SEL = 0x0
1659 // .. ==> 0XF8000B00[6:4] = 0x00000000U
1660 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
1661 // ..
1662 EMIT_MASKWRITE(0XF8000B00, 0x00000071U ,0x00000001U),
1663 // .. FINISH: OCM REMAPPING
1664 // .. START: DDRIOB SETTINGS
1665 // .. reserved_INP_POWER = 0x0
1666 // .. ==> 0XF8000B40[0:0] = 0x00000000U
1667 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1668 // .. INP_TYPE = 0x0
1669 // .. ==> 0XF8000B40[2:1] = 0x00000000U
1670 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1671 // .. DCI_UPDATE_B = 0x0
1672 // .. ==> 0XF8000B40[3:3] = 0x00000000U
1673 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1674 // .. TERM_EN = 0x0
1675 // .. ==> 0XF8000B40[4:4] = 0x00000000U
1676 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1677 // .. DCI_TYPE = 0x0
1678 // .. ==> 0XF8000B40[6:5] = 0x00000000U
1679 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1680 // .. IBUF_DISABLE_MODE = 0x0
1681 // .. ==> 0XF8000B40[7:7] = 0x00000000U
1682 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1683 // .. TERM_DISABLE_MODE = 0x0
1684 // .. ==> 0XF8000B40[8:8] = 0x00000000U
1685 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1686 // .. OUTPUT_EN = 0x3
1687 // .. ==> 0XF8000B40[10:9] = 0x00000003U
1688 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1689 // .. PULLUP_EN = 0x0
1690 // .. ==> 0XF8000B40[11:11] = 0x00000000U
1691 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1692 // ..
1693 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
1694 // .. reserved_INP_POWER = 0x0
1695 // .. ==> 0XF8000B44[0:0] = 0x00000000U
1696 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1697 // .. INP_TYPE = 0x0
1698 // .. ==> 0XF8000B44[2:1] = 0x00000000U
1699 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1700 // .. DCI_UPDATE_B = 0x0
1701 // .. ==> 0XF8000B44[3:3] = 0x00000000U
1702 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1703 // .. TERM_EN = 0x0
1704 // .. ==> 0XF8000B44[4:4] = 0x00000000U
1705 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1706 // .. DCI_TYPE = 0x0
1707 // .. ==> 0XF8000B44[6:5] = 0x00000000U
1708 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1709 // .. IBUF_DISABLE_MODE = 0x0
1710 // .. ==> 0XF8000B44[7:7] = 0x00000000U
1711 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1712 // .. TERM_DISABLE_MODE = 0x0
1713 // .. ==> 0XF8000B44[8:8] = 0x00000000U
1714 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1715 // .. OUTPUT_EN = 0x3
1716 // .. ==> 0XF8000B44[10:9] = 0x00000003U
1717 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1718 // .. PULLUP_EN = 0x0
1719 // .. ==> 0XF8000B44[11:11] = 0x00000000U
1720 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1721 // ..
1722 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
1723 // .. reserved_INP_POWER = 0x0
1724 // .. ==> 0XF8000B48[0:0] = 0x00000000U
1725 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1726 // .. INP_TYPE = 0x1
1727 // .. ==> 0XF8000B48[2:1] = 0x00000001U
1728 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1729 // .. DCI_UPDATE_B = 0x0
1730 // .. ==> 0XF8000B48[3:3] = 0x00000000U
1731 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1732 // .. TERM_EN = 0x1
1733 // .. ==> 0XF8000B48[4:4] = 0x00000001U
1734 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1735 // .. DCI_TYPE = 0x3
1736 // .. ==> 0XF8000B48[6:5] = 0x00000003U
1737 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1738 // .. IBUF_DISABLE_MODE = 0
1739 // .. ==> 0XF8000B48[7:7] = 0x00000000U
1740 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1741 // .. TERM_DISABLE_MODE = 0
1742 // .. ==> 0XF8000B48[8:8] = 0x00000000U
1743 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1744 // .. OUTPUT_EN = 0x3
1745 // .. ==> 0XF8000B48[10:9] = 0x00000003U
1746 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1747 // .. PULLUP_EN = 0x0
1748 // .. ==> 0XF8000B48[11:11] = 0x00000000U
1749 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1750 // ..
1751 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
1752 // .. reserved_INP_POWER = 0x0
1753 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
1754 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1755 // .. INP_TYPE = 0x1
1756 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
1757 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1758 // .. DCI_UPDATE_B = 0x0
1759 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
1760 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1761 // .. TERM_EN = 0x1
1762 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
1763 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1764 // .. DCI_TYPE = 0x3
1765 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
1766 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1767 // .. IBUF_DISABLE_MODE = 0
1768 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
1769 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1770 // .. TERM_DISABLE_MODE = 0
1771 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
1772 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1773 // .. OUTPUT_EN = 0x3
1774 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
1775 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1776 // .. PULLUP_EN = 0x0
1777 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
1778 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1779 // ..
1780 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
1781 // .. reserved_INP_POWER = 0x0
1782 // .. ==> 0XF8000B50[0:0] = 0x00000000U
1783 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1784 // .. INP_TYPE = 0x2
1785 // .. ==> 0XF8000B50[2:1] = 0x00000002U
1786 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1787 // .. DCI_UPDATE_B = 0x0
1788 // .. ==> 0XF8000B50[3:3] = 0x00000000U
1789 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1790 // .. TERM_EN = 0x1
1791 // .. ==> 0XF8000B50[4:4] = 0x00000001U
1792 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1793 // .. DCI_TYPE = 0x3
1794 // .. ==> 0XF8000B50[6:5] = 0x00000003U
1795 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1796 // .. IBUF_DISABLE_MODE = 0
1797 // .. ==> 0XF8000B50[7:7] = 0x00000000U
1798 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1799 // .. TERM_DISABLE_MODE = 0
1800 // .. ==> 0XF8000B50[8:8] = 0x00000000U
1801 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1802 // .. OUTPUT_EN = 0x3
1803 // .. ==> 0XF8000B50[10:9] = 0x00000003U
1804 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1805 // .. PULLUP_EN = 0x0
1806 // .. ==> 0XF8000B50[11:11] = 0x00000000U
1807 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1808 // ..
1809 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
1810 // .. reserved_INP_POWER = 0x0
1811 // .. ==> 0XF8000B54[0:0] = 0x00000000U
1812 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1813 // .. INP_TYPE = 0x2
1814 // .. ==> 0XF8000B54[2:1] = 0x00000002U
1815 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1816 // .. DCI_UPDATE_B = 0x0
1817 // .. ==> 0XF8000B54[3:3] = 0x00000000U
1818 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1819 // .. TERM_EN = 0x1
1820 // .. ==> 0XF8000B54[4:4] = 0x00000001U
1821 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1822 // .. DCI_TYPE = 0x3
1823 // .. ==> 0XF8000B54[6:5] = 0x00000003U
1824 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1825 // .. IBUF_DISABLE_MODE = 0
1826 // .. ==> 0XF8000B54[7:7] = 0x00000000U
1827 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1828 // .. TERM_DISABLE_MODE = 0
1829 // .. ==> 0XF8000B54[8:8] = 0x00000000U
1830 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1831 // .. OUTPUT_EN = 0x3
1832 // .. ==> 0XF8000B54[10:9] = 0x00000003U
1833 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1834 // .. PULLUP_EN = 0x0
1835 // .. ==> 0XF8000B54[11:11] = 0x00000000U
1836 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1837 // ..
1838 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
1839 // .. reserved_INP_POWER = 0x0
1840 // .. ==> 0XF8000B58[0:0] = 0x00000000U
1841 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1842 // .. INP_TYPE = 0x0
1843 // .. ==> 0XF8000B58[2:1] = 0x00000000U
1844 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1845 // .. DCI_UPDATE_B = 0x0
1846 // .. ==> 0XF8000B58[3:3] = 0x00000000U
1847 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1848 // .. TERM_EN = 0x0
1849 // .. ==> 0XF8000B58[4:4] = 0x00000000U
1850 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1851 // .. DCI_TYPE = 0x0
1852 // .. ==> 0XF8000B58[6:5] = 0x00000000U
1853 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1854 // .. IBUF_DISABLE_MODE = 0x0
1855 // .. ==> 0XF8000B58[7:7] = 0x00000000U
1856 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1857 // .. TERM_DISABLE_MODE = 0x0
1858 // .. ==> 0XF8000B58[8:8] = 0x00000000U
1859 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1860 // .. OUTPUT_EN = 0x3
1861 // .. ==> 0XF8000B58[10:9] = 0x00000003U
1862 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1863 // .. PULLUP_EN = 0x0
1864 // .. ==> 0XF8000B58[11:11] = 0x00000000U
1865 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1866 // ..
1867 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
1868 // .. reserved_DRIVE_P = 0x1c
1869 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
1870 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1871 // .. reserved_DRIVE_N = 0xc
1872 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
1873 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1874 // .. reserved_SLEW_P = 0x3
1875 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
1876 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
1877 // .. reserved_SLEW_N = 0x3
1878 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
1879 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
1880 // .. reserved_GTL = 0x0
1881 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
1882 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1883 // .. reserved_RTERM = 0x0
1884 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
1885 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1886 // ..
1887 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
1888 // .. reserved_DRIVE_P = 0x1c
1889 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
1890 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1891 // .. reserved_DRIVE_N = 0xc
1892 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
1893 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1894 // .. reserved_SLEW_P = 0x6
1895 // .. ==> 0XF8000B60[18:14] = 0x00000006U
1896 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1897 // .. reserved_SLEW_N = 0x1f
1898 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
1899 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1900 // .. reserved_GTL = 0x0
1901 // .. ==> 0XF8000B60[26:24] = 0x00000000U
1902 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1903 // .. reserved_RTERM = 0x0
1904 // .. ==> 0XF8000B60[31:27] = 0x00000000U
1905 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1906 // ..
1907 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
1908 // .. reserved_DRIVE_P = 0x1c
1909 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
1910 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1911 // .. reserved_DRIVE_N = 0xc
1912 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
1913 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1914 // .. reserved_SLEW_P = 0x6
1915 // .. ==> 0XF8000B64[18:14] = 0x00000006U
1916 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1917 // .. reserved_SLEW_N = 0x1f
1918 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
1919 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1920 // .. reserved_GTL = 0x0
1921 // .. ==> 0XF8000B64[26:24] = 0x00000000U
1922 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1923 // .. reserved_RTERM = 0x0
1924 // .. ==> 0XF8000B64[31:27] = 0x00000000U
1925 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1926 // ..
1927 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
1928 // .. reserved_DRIVE_P = 0x1c
1929 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
1930 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1931 // .. reserved_DRIVE_N = 0xc
1932 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
1933 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1934 // .. reserved_SLEW_P = 0x6
1935 // .. ==> 0XF8000B68[18:14] = 0x00000006U
1936 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1937 // .. reserved_SLEW_N = 0x1f
1938 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
1939 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1940 // .. reserved_GTL = 0x0
1941 // .. ==> 0XF8000B68[26:24] = 0x00000000U
1942 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1943 // .. reserved_RTERM = 0x0
1944 // .. ==> 0XF8000B68[31:27] = 0x00000000U
1945 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1946 // ..
1947 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
1948 // .. VREF_INT_EN = 0x1
1949 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
1950 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
1951 // .. VREF_SEL = 0x4
1952 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
1953 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
1954 // .. VREF_EXT_EN = 0x0
1955 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
1956 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1957 // .. reserved_VREF_PULLUP_EN = 0x0
1958 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
1959 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
1960 // .. REFIO_EN = 0x1
1961 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
1962 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
1963 // .. reserved_REFIO_TEST = 0x3
1964 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
1965 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
1966 // .. reserved_REFIO_PULLUP_EN = 0x0
1967 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
1968 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
1969 // .. reserved_DRST_B_PULLUP_EN = 0x0
1970 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
1971 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
1972 // .. reserved_CKE_PULLUP_EN = 0x0
1973 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
1974 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
1975 // ..
1976 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
1977 // .. .. START: ASSERT RESET
1978 // .. .. RESET = 1
1979 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1980 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1981 // .. ..
1982 EMIT_MASKWRITE(0XF8000B70, 0x00000001U ,0x00000001U),
1983 // .. .. FINISH: ASSERT RESET
1984 // .. .. START: DEASSERT RESET
1985 // .. .. RESET = 0
1986 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
1987 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1988 // .. .. reserved_VRN_OUT = 0x1
1989 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
1990 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
1991 // .. ..
1992 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
1993 // .. .. FINISH: DEASSERT RESET
1994 // .. .. RESET = 0x1
1995 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1996 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1997 // .. .. ENABLE = 0x1
1998 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
1999 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
2000 // .. .. reserved_VRP_TRI = 0x0
2001 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
2002 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
2003 // .. .. reserved_VRN_TRI = 0x0
2004 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
2005 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
2006 // .. .. reserved_VRP_OUT = 0x0
2007 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
2008 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
2009 // .. .. reserved_VRN_OUT = 0x1
2010 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
2011 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
2012 // .. .. NREF_OPT1 = 0x0
2013 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
2014 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
2015 // .. .. NREF_OPT2 = 0x0
2016 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
2017 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
2018 // .. .. NREF_OPT4 = 0x1
2019 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
2020 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
2021 // .. .. PREF_OPT1 = 0x0
2022 // .. .. ==> 0XF8000B70[15:14] = 0x00000000U
2023 // .. .. ==> MASK : 0x0000C000U VAL : 0x00000000U
2024 // .. .. PREF_OPT2 = 0x0
2025 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
2026 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
2027 // .. .. UPDATE_CONTROL = 0x0
2028 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
2029 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
2030 // .. .. reserved_INIT_COMPLETE = 0x0
2031 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
2032 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
2033 // .. .. reserved_TST_CLK = 0x0
2034 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
2035 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
2036 // .. .. reserved_TST_HLN = 0x0
2037 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
2038 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
2039 // .. .. reserved_TST_HLP = 0x0
2040 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
2041 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
2042 // .. .. reserved_TST_RST = 0x0
2043 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
2044 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
2045 // .. .. reserved_INT_DCI_EN = 0x0
2046 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
2047 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
2048 // .. ..
2049 EMIT_MASKWRITE(0XF8000B70, 0x07FEFFFFU ,0x00000823U),
2050 // .. FINISH: DDRIOB SETTINGS
2051 // .. START: MIO PROGRAMMING
2052 // .. TRI_ENABLE = 1
2053 // .. ==> 0XF8000700[0:0] = 0x00000001U
2054 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2055 // .. Speed = 0
2056 // .. ==> 0XF8000700[8:8] = 0x00000000U
2057 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2058 // .. IO_Type = 1
2059 // .. ==> 0XF8000700[11:9] = 0x00000001U
2060 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2061 // .. PULLUP = 1
2062 // .. ==> 0XF8000700[12:12] = 0x00000001U
2063 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2064 // .. DisableRcvr = 0
2065 // .. ==> 0XF8000700[13:13] = 0x00000000U
2066 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2067 // ..
2068 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
2069 // .. TRI_ENABLE = 0
2070 // .. ==> 0XF8000704[0:0] = 0x00000000U
2071 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2072 // .. L0_SEL = 1
2073 // .. ==> 0XF8000704[1:1] = 0x00000001U
2074 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2075 // .. L1_SEL = 0
2076 // .. ==> 0XF8000704[2:2] = 0x00000000U
2077 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2078 // .. L2_SEL = 0
2079 // .. ==> 0XF8000704[4:3] = 0x00000000U
2080 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2081 // .. L3_SEL = 0
2082 // .. ==> 0XF8000704[7:5] = 0x00000000U
2083 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2084 // .. Speed = 0
2085 // .. ==> 0XF8000704[8:8] = 0x00000000U
2086 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2087 // .. IO_Type = 1
2088 // .. ==> 0XF8000704[11:9] = 0x00000001U
2089 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2090 // .. PULLUP = 1
2091 // .. ==> 0XF8000704[12:12] = 0x00000001U
2092 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2093 // .. DisableRcvr = 0
2094 // .. ==> 0XF8000704[13:13] = 0x00000000U
2095 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2096 // ..
2097 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
2098 // .. TRI_ENABLE = 0
2099 // .. ==> 0XF8000708[0:0] = 0x00000000U
2100 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2101 // .. L0_SEL = 1
2102 // .. ==> 0XF8000708[1:1] = 0x00000001U
2103 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2104 // .. L1_SEL = 0
2105 // .. ==> 0XF8000708[2:2] = 0x00000000U
2106 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2107 // .. L2_SEL = 0
2108 // .. ==> 0XF8000708[4:3] = 0x00000000U
2109 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2110 // .. L3_SEL = 0
2111 // .. ==> 0XF8000708[7:5] = 0x00000000U
2112 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2113 // .. Speed = 0
2114 // .. ==> 0XF8000708[8:8] = 0x00000000U
2115 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2116 // .. IO_Type = 1
2117 // .. ==> 0XF8000708[11:9] = 0x00000001U
2118 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2119 // .. PULLUP = 0
2120 // .. ==> 0XF8000708[12:12] = 0x00000000U
2121 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2122 // .. DisableRcvr = 0
2123 // .. ==> 0XF8000708[13:13] = 0x00000000U
2124 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2125 // ..
2126 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
2127 // .. TRI_ENABLE = 0
2128 // .. ==> 0XF800070C[0:0] = 0x00000000U
2129 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2130 // .. L0_SEL = 1
2131 // .. ==> 0XF800070C[1:1] = 0x00000001U
2132 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2133 // .. L1_SEL = 0
2134 // .. ==> 0XF800070C[2:2] = 0x00000000U
2135 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2136 // .. L2_SEL = 0
2137 // .. ==> 0XF800070C[4:3] = 0x00000000U
2138 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2139 // .. L3_SEL = 0
2140 // .. ==> 0XF800070C[7:5] = 0x00000000U
2141 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2142 // .. Speed = 0
2143 // .. ==> 0XF800070C[8:8] = 0x00000000U
2144 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2145 // .. IO_Type = 1
2146 // .. ==> 0XF800070C[11:9] = 0x00000001U
2147 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2148 // .. PULLUP = 0
2149 // .. ==> 0XF800070C[12:12] = 0x00000000U
2150 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2151 // .. DisableRcvr = 0
2152 // .. ==> 0XF800070C[13:13] = 0x00000000U
2153 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2154 // ..
2155 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
2156 // .. TRI_ENABLE = 0
2157 // .. ==> 0XF8000710[0:0] = 0x00000000U
2158 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2159 // .. L0_SEL = 1
2160 // .. ==> 0XF8000710[1:1] = 0x00000001U
2161 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2162 // .. L1_SEL = 0
2163 // .. ==> 0XF8000710[2:2] = 0x00000000U
2164 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2165 // .. L2_SEL = 0
2166 // .. ==> 0XF8000710[4:3] = 0x00000000U
2167 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2168 // .. L3_SEL = 0
2169 // .. ==> 0XF8000710[7:5] = 0x00000000U
2170 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2171 // .. Speed = 0
2172 // .. ==> 0XF8000710[8:8] = 0x00000000U
2173 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2174 // .. IO_Type = 1
2175 // .. ==> 0XF8000710[11:9] = 0x00000001U
2176 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2177 // .. PULLUP = 0
2178 // .. ==> 0XF8000710[12:12] = 0x00000000U
2179 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2180 // .. DisableRcvr = 0
2181 // .. ==> 0XF8000710[13:13] = 0x00000000U
2182 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2183 // ..
2184 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
2185 // .. TRI_ENABLE = 0
2186 // .. ==> 0XF8000714[0:0] = 0x00000000U
2187 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2188 // .. L0_SEL = 1
2189 // .. ==> 0XF8000714[1:1] = 0x00000001U
2190 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2191 // .. L1_SEL = 0
2192 // .. ==> 0XF8000714[2:2] = 0x00000000U
2193 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2194 // .. L2_SEL = 0
2195 // .. ==> 0XF8000714[4:3] = 0x00000000U
2196 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2197 // .. L3_SEL = 0
2198 // .. ==> 0XF8000714[7:5] = 0x00000000U
2199 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2200 // .. Speed = 0
2201 // .. ==> 0XF8000714[8:8] = 0x00000000U
2202 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2203 // .. IO_Type = 1
2204 // .. ==> 0XF8000714[11:9] = 0x00000001U
2205 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2206 // .. PULLUP = 0
2207 // .. ==> 0XF8000714[12:12] = 0x00000000U
2208 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2209 // .. DisableRcvr = 0
2210 // .. ==> 0XF8000714[13:13] = 0x00000000U
2211 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2212 // ..
2213 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
2214 // .. TRI_ENABLE = 0
2215 // .. ==> 0XF8000718[0:0] = 0x00000000U
2216 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2217 // .. L0_SEL = 1
2218 // .. ==> 0XF8000718[1:1] = 0x00000001U
2219 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2220 // .. L1_SEL = 0
2221 // .. ==> 0XF8000718[2:2] = 0x00000000U
2222 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2223 // .. L2_SEL = 0
2224 // .. ==> 0XF8000718[4:3] = 0x00000000U
2225 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2226 // .. L3_SEL = 0
2227 // .. ==> 0XF8000718[7:5] = 0x00000000U
2228 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2229 // .. Speed = 0
2230 // .. ==> 0XF8000718[8:8] = 0x00000000U
2231 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2232 // .. IO_Type = 1
2233 // .. ==> 0XF8000718[11:9] = 0x00000001U
2234 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2235 // .. PULLUP = 0
2236 // .. ==> 0XF8000718[12:12] = 0x00000000U
2237 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2238 // .. DisableRcvr = 0
2239 // .. ==> 0XF8000718[13:13] = 0x00000000U
2240 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2241 // ..
2242 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
2243 // .. TRI_ENABLE = 0
2244 // .. ==> 0XF800071C[0:0] = 0x00000000U
2245 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2246 // .. L0_SEL = 0
2247 // .. ==> 0XF800071C[1:1] = 0x00000000U
2248 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2249 // .. L1_SEL = 0
2250 // .. ==> 0XF800071C[2:2] = 0x00000000U
2251 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2252 // .. L2_SEL = 0
2253 // .. ==> 0XF800071C[4:3] = 0x00000000U
2254 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2255 // .. L3_SEL = 0
2256 // .. ==> 0XF800071C[7:5] = 0x00000000U
2257 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2258 // .. Speed = 0
2259 // .. ==> 0XF800071C[8:8] = 0x00000000U
2260 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2261 // .. IO_Type = 1
2262 // .. ==> 0XF800071C[11:9] = 0x00000001U
2263 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2264 // .. PULLUP = 0
2265 // .. ==> 0XF800071C[12:12] = 0x00000000U
2266 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2267 // .. DisableRcvr = 0
2268 // .. ==> 0XF800071C[13:13] = 0x00000000U
2269 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2270 // ..
2271 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
2272 // .. TRI_ENABLE = 0
2273 // .. ==> 0XF8000720[0:0] = 0x00000000U
2274 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2275 // .. L0_SEL = 1
2276 // .. ==> 0XF8000720[1:1] = 0x00000001U
2277 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2278 // .. L1_SEL = 0
2279 // .. ==> 0XF8000720[2:2] = 0x00000000U
2280 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2281 // .. L2_SEL = 0
2282 // .. ==> 0XF8000720[4:3] = 0x00000000U
2283 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2284 // .. L3_SEL = 0
2285 // .. ==> 0XF8000720[7:5] = 0x00000000U
2286 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2287 // .. Speed = 0
2288 // .. ==> 0XF8000720[8:8] = 0x00000000U
2289 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2290 // .. IO_Type = 1
2291 // .. ==> 0XF8000720[11:9] = 0x00000001U
2292 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2293 // .. PULLUP = 0
2294 // .. ==> 0XF8000720[12:12] = 0x00000000U
2295 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2296 // .. DisableRcvr = 0
2297 // .. ==> 0XF8000720[13:13] = 0x00000000U
2298 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2299 // ..
2300 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
2301 // .. TRI_ENABLE = 0
2302 // .. ==> 0XF8000724[0:0] = 0x00000000U
2303 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2304 // .. L0_SEL = 0
2305 // .. ==> 0XF8000724[1:1] = 0x00000000U
2306 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2307 // .. L1_SEL = 0
2308 // .. ==> 0XF8000724[2:2] = 0x00000000U
2309 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2310 // .. L2_SEL = 0
2311 // .. ==> 0XF8000724[4:3] = 0x00000000U
2312 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2313 // .. L3_SEL = 0
2314 // .. ==> 0XF8000724[7:5] = 0x00000000U
2315 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2316 // .. Speed = 0
2317 // .. ==> 0XF8000724[8:8] = 0x00000000U
2318 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2319 // .. IO_Type = 1
2320 // .. ==> 0XF8000724[11:9] = 0x00000001U
2321 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2322 // .. PULLUP = 1
2323 // .. ==> 0XF8000724[12:12] = 0x00000001U
2324 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2325 // .. DisableRcvr = 0
2326 // .. ==> 0XF8000724[13:13] = 0x00000000U
2327 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2328 // ..
2329 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
2330 // .. TRI_ENABLE = 0
2331 // .. ==> 0XF8000728[0:0] = 0x00000000U
2332 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2333 // .. L0_SEL = 0
2334 // .. ==> 0XF8000728[1:1] = 0x00000000U
2335 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2336 // .. L1_SEL = 0
2337 // .. ==> 0XF8000728[2:2] = 0x00000000U
2338 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2339 // .. L2_SEL = 0
2340 // .. ==> 0XF8000728[4:3] = 0x00000000U
2341 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2342 // .. L3_SEL = 0
2343 // .. ==> 0XF8000728[7:5] = 0x00000000U
2344 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2345 // .. Speed = 0
2346 // .. ==> 0XF8000728[8:8] = 0x00000000U
2347 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2348 // .. IO_Type = 1
2349 // .. ==> 0XF8000728[11:9] = 0x00000001U
2350 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2351 // .. PULLUP = 1
2352 // .. ==> 0XF8000728[12:12] = 0x00000001U
2353 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2354 // .. DisableRcvr = 0
2355 // .. ==> 0XF8000728[13:13] = 0x00000000U
2356 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2357 // ..
2358 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
2359 // .. TRI_ENABLE = 0
2360 // .. ==> 0XF800072C[0:0] = 0x00000000U
2361 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2362 // .. L0_SEL = 0
2363 // .. ==> 0XF800072C[1:1] = 0x00000000U
2364 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2365 // .. L1_SEL = 0
2366 // .. ==> 0XF800072C[2:2] = 0x00000000U
2367 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2368 // .. L2_SEL = 0
2369 // .. ==> 0XF800072C[4:3] = 0x00000000U
2370 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2371 // .. L3_SEL = 0
2372 // .. ==> 0XF800072C[7:5] = 0x00000000U
2373 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2374 // .. Speed = 0
2375 // .. ==> 0XF800072C[8:8] = 0x00000000U
2376 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2377 // .. IO_Type = 1
2378 // .. ==> 0XF800072C[11:9] = 0x00000001U
2379 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2380 // .. PULLUP = 1
2381 // .. ==> 0XF800072C[12:12] = 0x00000001U
2382 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2383 // .. DisableRcvr = 0
2384 // .. ==> 0XF800072C[13:13] = 0x00000000U
2385 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2386 // ..
2387 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
2388 // .. TRI_ENABLE = 0
2389 // .. ==> 0XF8000730[0:0] = 0x00000000U
2390 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2391 // .. L0_SEL = 0
2392 // .. ==> 0XF8000730[1:1] = 0x00000000U
2393 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2394 // .. L1_SEL = 0
2395 // .. ==> 0XF8000730[2:2] = 0x00000000U
2396 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2397 // .. L2_SEL = 0
2398 // .. ==> 0XF8000730[4:3] = 0x00000000U
2399 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2400 // .. L3_SEL = 0
2401 // .. ==> 0XF8000730[7:5] = 0x00000000U
2402 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2403 // .. Speed = 0
2404 // .. ==> 0XF8000730[8:8] = 0x00000000U
2405 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2406 // .. IO_Type = 1
2407 // .. ==> 0XF8000730[11:9] = 0x00000001U
2408 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2409 // .. PULLUP = 1
2410 // .. ==> 0XF8000730[12:12] = 0x00000001U
2411 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2412 // .. DisableRcvr = 0
2413 // .. ==> 0XF8000730[13:13] = 0x00000000U
2414 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2415 // ..
2416 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
2417 // .. TRI_ENABLE = 0
2418 // .. ==> 0XF8000734[0:0] = 0x00000000U
2419 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2420 // .. L0_SEL = 0
2421 // .. ==> 0XF8000734[1:1] = 0x00000000U
2422 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2423 // .. L1_SEL = 0
2424 // .. ==> 0XF8000734[2:2] = 0x00000000U
2425 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2426 // .. L2_SEL = 0
2427 // .. ==> 0XF8000734[4:3] = 0x00000000U
2428 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2429 // .. L3_SEL = 0
2430 // .. ==> 0XF8000734[7:5] = 0x00000000U
2431 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2432 // .. Speed = 0
2433 // .. ==> 0XF8000734[8:8] = 0x00000000U
2434 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2435 // .. IO_Type = 1
2436 // .. ==> 0XF8000734[11:9] = 0x00000001U
2437 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2438 // .. PULLUP = 1
2439 // .. ==> 0XF8000734[12:12] = 0x00000001U
2440 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2441 // .. DisableRcvr = 0
2442 // .. ==> 0XF8000734[13:13] = 0x00000000U
2443 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2444 // ..
2445 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
2446 // .. TRI_ENABLE = 0
2447 // .. ==> 0XF8000738[0:0] = 0x00000000U
2448 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2449 // .. L0_SEL = 0
2450 // .. ==> 0XF8000738[1:1] = 0x00000000U
2451 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2452 // .. L1_SEL = 0
2453 // .. ==> 0XF8000738[2:2] = 0x00000000U
2454 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2455 // .. L2_SEL = 0
2456 // .. ==> 0XF8000738[4:3] = 0x00000000U
2457 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2458 // .. L3_SEL = 0
2459 // .. ==> 0XF8000738[7:5] = 0x00000000U
2460 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2461 // .. Speed = 0
2462 // .. ==> 0XF8000738[8:8] = 0x00000000U
2463 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2464 // .. IO_Type = 1
2465 // .. ==> 0XF8000738[11:9] = 0x00000001U
2466 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2467 // .. PULLUP = 1
2468 // .. ==> 0XF8000738[12:12] = 0x00000001U
2469 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2470 // .. DisableRcvr = 0
2471 // .. ==> 0XF8000738[13:13] = 0x00000000U
2472 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2473 // ..
2474 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
2475 // .. TRI_ENABLE = 1
2476 // .. ==> 0XF800073C[0:0] = 0x00000001U
2477 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2478 // .. Speed = 0
2479 // .. ==> 0XF800073C[8:8] = 0x00000000U
2480 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2481 // .. IO_Type = 1
2482 // .. ==> 0XF800073C[11:9] = 0x00000001U
2483 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2484 // .. PULLUP = 1
2485 // .. ==> 0XF800073C[12:12] = 0x00000001U
2486 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2487 // .. DisableRcvr = 0
2488 // .. ==> 0XF800073C[13:13] = 0x00000000U
2489 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2490 // ..
2491 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
2492 // .. TRI_ENABLE = 0
2493 // .. ==> 0XF8000740[0:0] = 0x00000000U
2494 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2495 // .. L0_SEL = 1
2496 // .. ==> 0XF8000740[1:1] = 0x00000001U
2497 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2498 // .. L1_SEL = 0
2499 // .. ==> 0XF8000740[2:2] = 0x00000000U
2500 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2501 // .. L2_SEL = 0
2502 // .. ==> 0XF8000740[4:3] = 0x00000000U
2503 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2504 // .. L3_SEL = 0
2505 // .. ==> 0XF8000740[7:5] = 0x00000000U
2506 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2507 // .. Speed = 0
2508 // .. ==> 0XF8000740[8:8] = 0x00000000U
2509 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2510 // .. IO_Type = 4
2511 // .. ==> 0XF8000740[11:9] = 0x00000004U
2512 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2513 // .. PULLUP = 0
2514 // .. ==> 0XF8000740[12:12] = 0x00000000U
2515 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2516 // .. DisableRcvr = 1
2517 // .. ==> 0XF8000740[13:13] = 0x00000001U
2518 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2519 // ..
2520 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
2521 // .. TRI_ENABLE = 0
2522 // .. ==> 0XF8000744[0:0] = 0x00000000U
2523 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2524 // .. L0_SEL = 1
2525 // .. ==> 0XF8000744[1:1] = 0x00000001U
2526 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2527 // .. L1_SEL = 0
2528 // .. ==> 0XF8000744[2:2] = 0x00000000U
2529 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2530 // .. L2_SEL = 0
2531 // .. ==> 0XF8000744[4:3] = 0x00000000U
2532 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2533 // .. L3_SEL = 0
2534 // .. ==> 0XF8000744[7:5] = 0x00000000U
2535 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2536 // .. Speed = 0
2537 // .. ==> 0XF8000744[8:8] = 0x00000000U
2538 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2539 // .. IO_Type = 4
2540 // .. ==> 0XF8000744[11:9] = 0x00000004U
2541 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2542 // .. PULLUP = 0
2543 // .. ==> 0XF8000744[12:12] = 0x00000000U
2544 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2545 // .. DisableRcvr = 1
2546 // .. ==> 0XF8000744[13:13] = 0x00000001U
2547 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2548 // ..
2549 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
2550 // .. TRI_ENABLE = 0
2551 // .. ==> 0XF8000748[0:0] = 0x00000000U
2552 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2553 // .. L0_SEL = 1
2554 // .. ==> 0XF8000748[1:1] = 0x00000001U
2555 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2556 // .. L1_SEL = 0
2557 // .. ==> 0XF8000748[2:2] = 0x00000000U
2558 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2559 // .. L2_SEL = 0
2560 // .. ==> 0XF8000748[4:3] = 0x00000000U
2561 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2562 // .. L3_SEL = 0
2563 // .. ==> 0XF8000748[7:5] = 0x00000000U
2564 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2565 // .. Speed = 0
2566 // .. ==> 0XF8000748[8:8] = 0x00000000U
2567 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2568 // .. IO_Type = 4
2569 // .. ==> 0XF8000748[11:9] = 0x00000004U
2570 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2571 // .. PULLUP = 0
2572 // .. ==> 0XF8000748[12:12] = 0x00000000U
2573 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2574 // .. DisableRcvr = 1
2575 // .. ==> 0XF8000748[13:13] = 0x00000001U
2576 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2577 // ..
2578 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
2579 // .. TRI_ENABLE = 0
2580 // .. ==> 0XF800074C[0:0] = 0x00000000U
2581 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2582 // .. L0_SEL = 1
2583 // .. ==> 0XF800074C[1:1] = 0x00000001U
2584 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2585 // .. L1_SEL = 0
2586 // .. ==> 0XF800074C[2:2] = 0x00000000U
2587 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2588 // .. L2_SEL = 0
2589 // .. ==> 0XF800074C[4:3] = 0x00000000U
2590 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2591 // .. L3_SEL = 0
2592 // .. ==> 0XF800074C[7:5] = 0x00000000U
2593 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2594 // .. Speed = 0
2595 // .. ==> 0XF800074C[8:8] = 0x00000000U
2596 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2597 // .. IO_Type = 4
2598 // .. ==> 0XF800074C[11:9] = 0x00000004U
2599 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2600 // .. PULLUP = 0
2601 // .. ==> 0XF800074C[12:12] = 0x00000000U
2602 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2603 // .. DisableRcvr = 1
2604 // .. ==> 0XF800074C[13:13] = 0x00000001U
2605 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2606 // ..
2607 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
2608 // .. TRI_ENABLE = 0
2609 // .. ==> 0XF8000750[0:0] = 0x00000000U
2610 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2611 // .. L0_SEL = 1
2612 // .. ==> 0XF8000750[1:1] = 0x00000001U
2613 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2614 // .. L1_SEL = 0
2615 // .. ==> 0XF8000750[2:2] = 0x00000000U
2616 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2617 // .. L2_SEL = 0
2618 // .. ==> 0XF8000750[4:3] = 0x00000000U
2619 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2620 // .. L3_SEL = 0
2621 // .. ==> 0XF8000750[7:5] = 0x00000000U
2622 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2623 // .. Speed = 0
2624 // .. ==> 0XF8000750[8:8] = 0x00000000U
2625 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2626 // .. IO_Type = 4
2627 // .. ==> 0XF8000750[11:9] = 0x00000004U
2628 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2629 // .. PULLUP = 0
2630 // .. ==> 0XF8000750[12:12] = 0x00000000U
2631 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2632 // .. DisableRcvr = 1
2633 // .. ==> 0XF8000750[13:13] = 0x00000001U
2634 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2635 // ..
2636 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
2637 // .. TRI_ENABLE = 0
2638 // .. ==> 0XF8000754[0:0] = 0x00000000U
2639 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2640 // .. L0_SEL = 1
2641 // .. ==> 0XF8000754[1:1] = 0x00000001U
2642 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2643 // .. L1_SEL = 0
2644 // .. ==> 0XF8000754[2:2] = 0x00000000U
2645 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2646 // .. L2_SEL = 0
2647 // .. ==> 0XF8000754[4:3] = 0x00000000U
2648 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2649 // .. L3_SEL = 0
2650 // .. ==> 0XF8000754[7:5] = 0x00000000U
2651 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2652 // .. Speed = 0
2653 // .. ==> 0XF8000754[8:8] = 0x00000000U
2654 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2655 // .. IO_Type = 4
2656 // .. ==> 0XF8000754[11:9] = 0x00000004U
2657 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2658 // .. PULLUP = 0
2659 // .. ==> 0XF8000754[12:12] = 0x00000000U
2660 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2661 // .. DisableRcvr = 1
2662 // .. ==> 0XF8000754[13:13] = 0x00000001U
2663 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2664 // ..
2665 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
2666 // .. TRI_ENABLE = 1
2667 // .. ==> 0XF8000758[0:0] = 0x00000001U
2668 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2669 // .. L0_SEL = 1
2670 // .. ==> 0XF8000758[1:1] = 0x00000001U
2671 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2672 // .. L1_SEL = 0
2673 // .. ==> 0XF8000758[2:2] = 0x00000000U
2674 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2675 // .. L2_SEL = 0
2676 // .. ==> 0XF8000758[4:3] = 0x00000000U
2677 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2678 // .. L3_SEL = 0
2679 // .. ==> 0XF8000758[7:5] = 0x00000000U
2680 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2681 // .. Speed = 0
2682 // .. ==> 0XF8000758[8:8] = 0x00000000U
2683 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2684 // .. IO_Type = 4
2685 // .. ==> 0XF8000758[11:9] = 0x00000004U
2686 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2687 // .. PULLUP = 0
2688 // .. ==> 0XF8000758[12:12] = 0x00000000U
2689 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2690 // .. DisableRcvr = 0
2691 // .. ==> 0XF8000758[13:13] = 0x00000000U
2692 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2693 // ..
2694 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
2695 // .. TRI_ENABLE = 1
2696 // .. ==> 0XF800075C[0:0] = 0x00000001U
2697 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2698 // .. L0_SEL = 1
2699 // .. ==> 0XF800075C[1:1] = 0x00000001U
2700 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2701 // .. L1_SEL = 0
2702 // .. ==> 0XF800075C[2:2] = 0x00000000U
2703 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2704 // .. L2_SEL = 0
2705 // .. ==> 0XF800075C[4:3] = 0x00000000U
2706 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2707 // .. L3_SEL = 0
2708 // .. ==> 0XF800075C[7:5] = 0x00000000U
2709 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2710 // .. Speed = 0
2711 // .. ==> 0XF800075C[8:8] = 0x00000000U
2712 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2713 // .. IO_Type = 4
2714 // .. ==> 0XF800075C[11:9] = 0x00000004U
2715 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2716 // .. PULLUP = 0
2717 // .. ==> 0XF800075C[12:12] = 0x00000000U
2718 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2719 // .. DisableRcvr = 0
2720 // .. ==> 0XF800075C[13:13] = 0x00000000U
2721 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2722 // ..
2723 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
2724 // .. TRI_ENABLE = 1
2725 // .. ==> 0XF8000760[0:0] = 0x00000001U
2726 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2727 // .. L0_SEL = 1
2728 // .. ==> 0XF8000760[1:1] = 0x00000001U
2729 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2730 // .. L1_SEL = 0
2731 // .. ==> 0XF8000760[2:2] = 0x00000000U
2732 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2733 // .. L2_SEL = 0
2734 // .. ==> 0XF8000760[4:3] = 0x00000000U
2735 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2736 // .. L3_SEL = 0
2737 // .. ==> 0XF8000760[7:5] = 0x00000000U
2738 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2739 // .. Speed = 0
2740 // .. ==> 0XF8000760[8:8] = 0x00000000U
2741 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2742 // .. IO_Type = 4
2743 // .. ==> 0XF8000760[11:9] = 0x00000004U
2744 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2745 // .. PULLUP = 0
2746 // .. ==> 0XF8000760[12:12] = 0x00000000U
2747 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2748 // .. DisableRcvr = 0
2749 // .. ==> 0XF8000760[13:13] = 0x00000000U
2750 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2751 // ..
2752 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
2753 // .. TRI_ENABLE = 1
2754 // .. ==> 0XF8000764[0:0] = 0x00000001U
2755 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2756 // .. L0_SEL = 1
2757 // .. ==> 0XF8000764[1:1] = 0x00000001U
2758 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2759 // .. L1_SEL = 0
2760 // .. ==> 0XF8000764[2:2] = 0x00000000U
2761 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2762 // .. L2_SEL = 0
2763 // .. ==> 0XF8000764[4:3] = 0x00000000U
2764 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2765 // .. L3_SEL = 0
2766 // .. ==> 0XF8000764[7:5] = 0x00000000U
2767 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2768 // .. Speed = 0
2769 // .. ==> 0XF8000764[8:8] = 0x00000000U
2770 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2771 // .. IO_Type = 4
2772 // .. ==> 0XF8000764[11:9] = 0x00000004U
2773 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2774 // .. PULLUP = 0
2775 // .. ==> 0XF8000764[12:12] = 0x00000000U
2776 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2777 // .. DisableRcvr = 0
2778 // .. ==> 0XF8000764[13:13] = 0x00000000U
2779 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2780 // ..
2781 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
2782 // .. TRI_ENABLE = 1
2783 // .. ==> 0XF8000768[0:0] = 0x00000001U
2784 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2785 // .. L0_SEL = 1
2786 // .. ==> 0XF8000768[1:1] = 0x00000001U
2787 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2788 // .. L1_SEL = 0
2789 // .. ==> 0XF8000768[2:2] = 0x00000000U
2790 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2791 // .. L2_SEL = 0
2792 // .. ==> 0XF8000768[4:3] = 0x00000000U
2793 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2794 // .. L3_SEL = 0
2795 // .. ==> 0XF8000768[7:5] = 0x00000000U
2796 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2797 // .. Speed = 0
2798 // .. ==> 0XF8000768[8:8] = 0x00000000U
2799 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2800 // .. IO_Type = 4
2801 // .. ==> 0XF8000768[11:9] = 0x00000004U
2802 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2803 // .. PULLUP = 0
2804 // .. ==> 0XF8000768[12:12] = 0x00000000U
2805 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2806 // .. DisableRcvr = 0
2807 // .. ==> 0XF8000768[13:13] = 0x00000000U
2808 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2809 // ..
2810 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
2811 // .. TRI_ENABLE = 1
2812 // .. ==> 0XF800076C[0:0] = 0x00000001U
2813 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2814 // .. L0_SEL = 1
2815 // .. ==> 0XF800076C[1:1] = 0x00000001U
2816 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2817 // .. L1_SEL = 0
2818 // .. ==> 0XF800076C[2:2] = 0x00000000U
2819 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2820 // .. L2_SEL = 0
2821 // .. ==> 0XF800076C[4:3] = 0x00000000U
2822 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2823 // .. L3_SEL = 0
2824 // .. ==> 0XF800076C[7:5] = 0x00000000U
2825 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2826 // .. Speed = 0
2827 // .. ==> 0XF800076C[8:8] = 0x00000000U
2828 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2829 // .. IO_Type = 4
2830 // .. ==> 0XF800076C[11:9] = 0x00000004U
2831 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2832 // .. PULLUP = 0
2833 // .. ==> 0XF800076C[12:12] = 0x00000000U
2834 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2835 // .. DisableRcvr = 0
2836 // .. ==> 0XF800076C[13:13] = 0x00000000U
2837 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2838 // ..
2839 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
2840 // .. TRI_ENABLE = 0
2841 // .. ==> 0XF8000770[0:0] = 0x00000000U
2842 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2843 // .. L0_SEL = 0
2844 // .. ==> 0XF8000770[1:1] = 0x00000000U
2845 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2846 // .. L1_SEL = 1
2847 // .. ==> 0XF8000770[2:2] = 0x00000001U
2848 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2849 // .. L2_SEL = 0
2850 // .. ==> 0XF8000770[4:3] = 0x00000000U
2851 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2852 // .. L3_SEL = 0
2853 // .. ==> 0XF8000770[7:5] = 0x00000000U
2854 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2855 // .. Speed = 0
2856 // .. ==> 0XF8000770[8:8] = 0x00000000U
2857 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2858 // .. IO_Type = 1
2859 // .. ==> 0XF8000770[11:9] = 0x00000001U
2860 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2861 // .. PULLUP = 0
2862 // .. ==> 0XF8000770[12:12] = 0x00000000U
2863 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2864 // .. DisableRcvr = 0
2865 // .. ==> 0XF8000770[13:13] = 0x00000000U
2866 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2867 // ..
2868 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
2869 // .. TRI_ENABLE = 1
2870 // .. ==> 0XF8000774[0:0] = 0x00000001U
2871 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2872 // .. L0_SEL = 0
2873 // .. ==> 0XF8000774[1:1] = 0x00000000U
2874 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2875 // .. L1_SEL = 1
2876 // .. ==> 0XF8000774[2:2] = 0x00000001U
2877 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2878 // .. L2_SEL = 0
2879 // .. ==> 0XF8000774[4:3] = 0x00000000U
2880 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2881 // .. L3_SEL = 0
2882 // .. ==> 0XF8000774[7:5] = 0x00000000U
2883 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2884 // .. Speed = 0
2885 // .. ==> 0XF8000774[8:8] = 0x00000000U
2886 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2887 // .. IO_Type = 1
2888 // .. ==> 0XF8000774[11:9] = 0x00000001U
2889 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2890 // .. PULLUP = 0
2891 // .. ==> 0XF8000774[12:12] = 0x00000000U
2892 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2893 // .. DisableRcvr = 0
2894 // .. ==> 0XF8000774[13:13] = 0x00000000U
2895 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2896 // ..
2897 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
2898 // .. TRI_ENABLE = 0
2899 // .. ==> 0XF8000778[0:0] = 0x00000000U
2900 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2901 // .. L0_SEL = 0
2902 // .. ==> 0XF8000778[1:1] = 0x00000000U
2903 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2904 // .. L1_SEL = 1
2905 // .. ==> 0XF8000778[2:2] = 0x00000001U
2906 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2907 // .. L2_SEL = 0
2908 // .. ==> 0XF8000778[4:3] = 0x00000000U
2909 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2910 // .. L3_SEL = 0
2911 // .. ==> 0XF8000778[7:5] = 0x00000000U
2912 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2913 // .. Speed = 0
2914 // .. ==> 0XF8000778[8:8] = 0x00000000U
2915 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2916 // .. IO_Type = 1
2917 // .. ==> 0XF8000778[11:9] = 0x00000001U
2918 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2919 // .. PULLUP = 0
2920 // .. ==> 0XF8000778[12:12] = 0x00000000U
2921 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2922 // .. DisableRcvr = 0
2923 // .. ==> 0XF8000778[13:13] = 0x00000000U
2924 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2925 // ..
2926 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
2927 // .. TRI_ENABLE = 1
2928 // .. ==> 0XF800077C[0:0] = 0x00000001U
2929 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2930 // .. L0_SEL = 0
2931 // .. ==> 0XF800077C[1:1] = 0x00000000U
2932 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2933 // .. L1_SEL = 1
2934 // .. ==> 0XF800077C[2:2] = 0x00000001U
2935 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2936 // .. L2_SEL = 0
2937 // .. ==> 0XF800077C[4:3] = 0x00000000U
2938 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2939 // .. L3_SEL = 0
2940 // .. ==> 0XF800077C[7:5] = 0x00000000U
2941 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2942 // .. Speed = 0
2943 // .. ==> 0XF800077C[8:8] = 0x00000000U
2944 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2945 // .. IO_Type = 1
2946 // .. ==> 0XF800077C[11:9] = 0x00000001U
2947 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2948 // .. PULLUP = 0
2949 // .. ==> 0XF800077C[12:12] = 0x00000000U
2950 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2951 // .. DisableRcvr = 0
2952 // .. ==> 0XF800077C[13:13] = 0x00000000U
2953 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2954 // ..
2955 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
2956 // .. TRI_ENABLE = 0
2957 // .. ==> 0XF8000780[0:0] = 0x00000000U
2958 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2959 // .. L0_SEL = 0
2960 // .. ==> 0XF8000780[1:1] = 0x00000000U
2961 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2962 // .. L1_SEL = 1
2963 // .. ==> 0XF8000780[2:2] = 0x00000001U
2964 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2965 // .. L2_SEL = 0
2966 // .. ==> 0XF8000780[4:3] = 0x00000000U
2967 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2968 // .. L3_SEL = 0
2969 // .. ==> 0XF8000780[7:5] = 0x00000000U
2970 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2971 // .. Speed = 0
2972 // .. ==> 0XF8000780[8:8] = 0x00000000U
2973 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2974 // .. IO_Type = 1
2975 // .. ==> 0XF8000780[11:9] = 0x00000001U
2976 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2977 // .. PULLUP = 0
2978 // .. ==> 0XF8000780[12:12] = 0x00000000U
2979 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2980 // .. DisableRcvr = 0
2981 // .. ==> 0XF8000780[13:13] = 0x00000000U
2982 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2983 // ..
2984 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
2985 // .. TRI_ENABLE = 0
2986 // .. ==> 0XF8000784[0:0] = 0x00000000U
2987 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2988 // .. L0_SEL = 0
2989 // .. ==> 0XF8000784[1:1] = 0x00000000U
2990 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2991 // .. L1_SEL = 1
2992 // .. ==> 0XF8000784[2:2] = 0x00000001U
2993 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2994 // .. L2_SEL = 0
2995 // .. ==> 0XF8000784[4:3] = 0x00000000U
2996 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2997 // .. L3_SEL = 0
2998 // .. ==> 0XF8000784[7:5] = 0x00000000U
2999 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3000 // .. Speed = 0
3001 // .. ==> 0XF8000784[8:8] = 0x00000000U
3002 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3003 // .. IO_Type = 1
3004 // .. ==> 0XF8000784[11:9] = 0x00000001U
3005 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3006 // .. PULLUP = 0
3007 // .. ==> 0XF8000784[12:12] = 0x00000000U
3008 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3009 // .. DisableRcvr = 0
3010 // .. ==> 0XF8000784[13:13] = 0x00000000U
3011 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3012 // ..
3013 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
3014 // .. TRI_ENABLE = 0
3015 // .. ==> 0XF8000788[0:0] = 0x00000000U
3016 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3017 // .. L0_SEL = 0
3018 // .. ==> 0XF8000788[1:1] = 0x00000000U
3019 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3020 // .. L1_SEL = 1
3021 // .. ==> 0XF8000788[2:2] = 0x00000001U
3022 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3023 // .. L2_SEL = 0
3024 // .. ==> 0XF8000788[4:3] = 0x00000000U
3025 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3026 // .. L3_SEL = 0
3027 // .. ==> 0XF8000788[7:5] = 0x00000000U
3028 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3029 // .. Speed = 0
3030 // .. ==> 0XF8000788[8:8] = 0x00000000U
3031 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3032 // .. IO_Type = 1
3033 // .. ==> 0XF8000788[11:9] = 0x00000001U
3034 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3035 // .. PULLUP = 0
3036 // .. ==> 0XF8000788[12:12] = 0x00000000U
3037 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3038 // .. DisableRcvr = 0
3039 // .. ==> 0XF8000788[13:13] = 0x00000000U
3040 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3041 // ..
3042 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
3043 // .. TRI_ENABLE = 0
3044 // .. ==> 0XF800078C[0:0] = 0x00000000U
3045 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3046 // .. L0_SEL = 0
3047 // .. ==> 0XF800078C[1:1] = 0x00000000U
3048 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3049 // .. L1_SEL = 1
3050 // .. ==> 0XF800078C[2:2] = 0x00000001U
3051 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3052 // .. L2_SEL = 0
3053 // .. ==> 0XF800078C[4:3] = 0x00000000U
3054 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3055 // .. L3_SEL = 0
3056 // .. ==> 0XF800078C[7:5] = 0x00000000U
3057 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3058 // .. Speed = 0
3059 // .. ==> 0XF800078C[8:8] = 0x00000000U
3060 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3061 // .. IO_Type = 1
3062 // .. ==> 0XF800078C[11:9] = 0x00000001U
3063 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3064 // .. PULLUP = 0
3065 // .. ==> 0XF800078C[12:12] = 0x00000000U
3066 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3067 // .. DisableRcvr = 0
3068 // .. ==> 0XF800078C[13:13] = 0x00000000U
3069 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3070 // ..
3071 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
3072 // .. TRI_ENABLE = 1
3073 // .. ==> 0XF8000790[0:0] = 0x00000001U
3074 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3075 // .. L0_SEL = 0
3076 // .. ==> 0XF8000790[1:1] = 0x00000000U
3077 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3078 // .. L1_SEL = 1
3079 // .. ==> 0XF8000790[2:2] = 0x00000001U
3080 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3081 // .. L2_SEL = 0
3082 // .. ==> 0XF8000790[4:3] = 0x00000000U
3083 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3084 // .. L3_SEL = 0
3085 // .. ==> 0XF8000790[7:5] = 0x00000000U
3086 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3087 // .. Speed = 0
3088 // .. ==> 0XF8000790[8:8] = 0x00000000U
3089 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3090 // .. IO_Type = 1
3091 // .. ==> 0XF8000790[11:9] = 0x00000001U
3092 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3093 // .. PULLUP = 0
3094 // .. ==> 0XF8000790[12:12] = 0x00000000U
3095 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3096 // .. DisableRcvr = 0
3097 // .. ==> 0XF8000790[13:13] = 0x00000000U
3098 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3099 // ..
3100 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
3101 // .. TRI_ENABLE = 0
3102 // .. ==> 0XF8000794[0:0] = 0x00000000U
3103 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3104 // .. L0_SEL = 0
3105 // .. ==> 0XF8000794[1:1] = 0x00000000U
3106 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3107 // .. L1_SEL = 1
3108 // .. ==> 0XF8000794[2:2] = 0x00000001U
3109 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3110 // .. L2_SEL = 0
3111 // .. ==> 0XF8000794[4:3] = 0x00000000U
3112 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3113 // .. L3_SEL = 0
3114 // .. ==> 0XF8000794[7:5] = 0x00000000U
3115 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3116 // .. Speed = 0
3117 // .. ==> 0XF8000794[8:8] = 0x00000000U
3118 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3119 // .. IO_Type = 1
3120 // .. ==> 0XF8000794[11:9] = 0x00000001U
3121 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3122 // .. PULLUP = 0
3123 // .. ==> 0XF8000794[12:12] = 0x00000000U
3124 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3125 // .. DisableRcvr = 0
3126 // .. ==> 0XF8000794[13:13] = 0x00000000U
3127 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3128 // ..
3129 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
3130 // .. TRI_ENABLE = 0
3131 // .. ==> 0XF8000798[0:0] = 0x00000000U
3132 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3133 // .. L0_SEL = 0
3134 // .. ==> 0XF8000798[1:1] = 0x00000000U
3135 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3136 // .. L1_SEL = 1
3137 // .. ==> 0XF8000798[2:2] = 0x00000001U
3138 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3139 // .. L2_SEL = 0
3140 // .. ==> 0XF8000798[4:3] = 0x00000000U
3141 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3142 // .. L3_SEL = 0
3143 // .. ==> 0XF8000798[7:5] = 0x00000000U
3144 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3145 // .. Speed = 0
3146 // .. ==> 0XF8000798[8:8] = 0x00000000U
3147 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3148 // .. IO_Type = 1
3149 // .. ==> 0XF8000798[11:9] = 0x00000001U
3150 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3151 // .. PULLUP = 0
3152 // .. ==> 0XF8000798[12:12] = 0x00000000U
3153 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3154 // .. DisableRcvr = 0
3155 // .. ==> 0XF8000798[13:13] = 0x00000000U
3156 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3157 // ..
3158 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
3159 // .. TRI_ENABLE = 0
3160 // .. ==> 0XF800079C[0:0] = 0x00000000U
3161 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3162 // .. L0_SEL = 0
3163 // .. ==> 0XF800079C[1:1] = 0x00000000U
3164 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3165 // .. L1_SEL = 1
3166 // .. ==> 0XF800079C[2:2] = 0x00000001U
3167 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3168 // .. L2_SEL = 0
3169 // .. ==> 0XF800079C[4:3] = 0x00000000U
3170 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3171 // .. L3_SEL = 0
3172 // .. ==> 0XF800079C[7:5] = 0x00000000U
3173 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3174 // .. Speed = 0
3175 // .. ==> 0XF800079C[8:8] = 0x00000000U
3176 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3177 // .. IO_Type = 1
3178 // .. ==> 0XF800079C[11:9] = 0x00000001U
3179 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3180 // .. PULLUP = 0
3181 // .. ==> 0XF800079C[12:12] = 0x00000000U
3182 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3183 // .. DisableRcvr = 0
3184 // .. ==> 0XF800079C[13:13] = 0x00000000U
3185 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3186 // ..
3187 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
3188 // .. TRI_ENABLE = 0
3189 // .. ==> 0XF80007A0[0:0] = 0x00000000U
3190 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3191 // .. L0_SEL = 0
3192 // .. ==> 0XF80007A0[1:1] = 0x00000000U
3193 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3194 // .. L1_SEL = 0
3195 // .. ==> 0XF80007A0[2:2] = 0x00000000U
3196 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3197 // .. L2_SEL = 0
3198 // .. ==> 0XF80007A0[4:3] = 0x00000000U
3199 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3200 // .. L3_SEL = 4
3201 // .. ==> 0XF80007A0[7:5] = 0x00000004U
3202 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3203 // .. Speed = 0
3204 // .. ==> 0XF80007A0[8:8] = 0x00000000U
3205 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3206 // .. IO_Type = 1
3207 // .. ==> 0XF80007A0[11:9] = 0x00000001U
3208 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3209 // .. PULLUP = 0
3210 // .. ==> 0XF80007A0[12:12] = 0x00000000U
3211 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3212 // .. DisableRcvr = 0
3213 // .. ==> 0XF80007A0[13:13] = 0x00000000U
3214 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3215 // ..
3216 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
3217 // .. TRI_ENABLE = 0
3218 // .. ==> 0XF80007A4[0:0] = 0x00000000U
3219 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3220 // .. L0_SEL = 0
3221 // .. ==> 0XF80007A4[1:1] = 0x00000000U
3222 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3223 // .. L1_SEL = 0
3224 // .. ==> 0XF80007A4[2:2] = 0x00000000U
3225 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3226 // .. L2_SEL = 0
3227 // .. ==> 0XF80007A4[4:3] = 0x00000000U
3228 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3229 // .. L3_SEL = 4
3230 // .. ==> 0XF80007A4[7:5] = 0x00000004U
3231 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3232 // .. Speed = 0
3233 // .. ==> 0XF80007A4[8:8] = 0x00000000U
3234 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3235 // .. IO_Type = 1
3236 // .. ==> 0XF80007A4[11:9] = 0x00000001U
3237 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3238 // .. PULLUP = 0
3239 // .. ==> 0XF80007A4[12:12] = 0x00000000U
3240 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3241 // .. DisableRcvr = 0
3242 // .. ==> 0XF80007A4[13:13] = 0x00000000U
3243 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3244 // ..
3245 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
3246 // .. TRI_ENABLE = 0
3247 // .. ==> 0XF80007A8[0:0] = 0x00000000U
3248 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3249 // .. L0_SEL = 0
3250 // .. ==> 0XF80007A8[1:1] = 0x00000000U
3251 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3252 // .. L1_SEL = 0
3253 // .. ==> 0XF80007A8[2:2] = 0x00000000U
3254 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3255 // .. L2_SEL = 0
3256 // .. ==> 0XF80007A8[4:3] = 0x00000000U
3257 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3258 // .. L3_SEL = 4
3259 // .. ==> 0XF80007A8[7:5] = 0x00000004U
3260 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3261 // .. Speed = 0
3262 // .. ==> 0XF80007A8[8:8] = 0x00000000U
3263 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3264 // .. IO_Type = 1
3265 // .. ==> 0XF80007A8[11:9] = 0x00000001U
3266 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3267 // .. PULLUP = 0
3268 // .. ==> 0XF80007A8[12:12] = 0x00000000U
3269 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3270 // .. DisableRcvr = 0
3271 // .. ==> 0XF80007A8[13:13] = 0x00000000U
3272 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3273 // ..
3274 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
3275 // .. TRI_ENABLE = 0
3276 // .. ==> 0XF80007AC[0:0] = 0x00000000U
3277 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3278 // .. L0_SEL = 0
3279 // .. ==> 0XF80007AC[1:1] = 0x00000000U
3280 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3281 // .. L1_SEL = 0
3282 // .. ==> 0XF80007AC[2:2] = 0x00000000U
3283 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3284 // .. L2_SEL = 0
3285 // .. ==> 0XF80007AC[4:3] = 0x00000000U
3286 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3287 // .. L3_SEL = 4
3288 // .. ==> 0XF80007AC[7:5] = 0x00000004U
3289 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3290 // .. Speed = 0
3291 // .. ==> 0XF80007AC[8:8] = 0x00000000U
3292 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3293 // .. IO_Type = 1
3294 // .. ==> 0XF80007AC[11:9] = 0x00000001U
3295 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3296 // .. PULLUP = 0
3297 // .. ==> 0XF80007AC[12:12] = 0x00000000U
3298 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3299 // .. DisableRcvr = 0
3300 // .. ==> 0XF80007AC[13:13] = 0x00000000U
3301 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3302 // ..
3303 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
3304 // .. TRI_ENABLE = 0
3305 // .. ==> 0XF80007B0[0:0] = 0x00000000U
3306 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3307 // .. L0_SEL = 0
3308 // .. ==> 0XF80007B0[1:1] = 0x00000000U
3309 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3310 // .. L1_SEL = 0
3311 // .. ==> 0XF80007B0[2:2] = 0x00000000U
3312 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3313 // .. L2_SEL = 0
3314 // .. ==> 0XF80007B0[4:3] = 0x00000000U
3315 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3316 // .. L3_SEL = 4
3317 // .. ==> 0XF80007B0[7:5] = 0x00000004U
3318 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3319 // .. Speed = 0
3320 // .. ==> 0XF80007B0[8:8] = 0x00000000U
3321 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3322 // .. IO_Type = 1
3323 // .. ==> 0XF80007B0[11:9] = 0x00000001U
3324 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3325 // .. PULLUP = 0
3326 // .. ==> 0XF80007B0[12:12] = 0x00000000U
3327 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3328 // .. DisableRcvr = 0
3329 // .. ==> 0XF80007B0[13:13] = 0x00000000U
3330 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3331 // ..
3332 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
3333 // .. TRI_ENABLE = 0
3334 // .. ==> 0XF80007B4[0:0] = 0x00000000U
3335 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3336 // .. L0_SEL = 0
3337 // .. ==> 0XF80007B4[1:1] = 0x00000000U
3338 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3339 // .. L1_SEL = 0
3340 // .. ==> 0XF80007B4[2:2] = 0x00000000U
3341 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3342 // .. L2_SEL = 0
3343 // .. ==> 0XF80007B4[4:3] = 0x00000000U
3344 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3345 // .. L3_SEL = 4
3346 // .. ==> 0XF80007B4[7:5] = 0x00000004U
3347 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3348 // .. Speed = 0
3349 // .. ==> 0XF80007B4[8:8] = 0x00000000U
3350 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3351 // .. IO_Type = 1
3352 // .. ==> 0XF80007B4[11:9] = 0x00000001U
3353 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3354 // .. PULLUP = 0
3355 // .. ==> 0XF80007B4[12:12] = 0x00000000U
3356 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3357 // .. DisableRcvr = 0
3358 // .. ==> 0XF80007B4[13:13] = 0x00000000U
3359 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3360 // ..
3361 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
3362 // .. TRI_ENABLE = 1
3363 // .. ==> 0XF80007B8[0:0] = 0x00000001U
3364 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3365 // .. L0_SEL = 0
3366 // .. ==> 0XF80007B8[1:1] = 0x00000000U
3367 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3368 // .. L1_SEL = 0
3369 // .. ==> 0XF80007B8[2:2] = 0x00000000U
3370 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3371 // .. L2_SEL = 0
3372 // .. ==> 0XF80007B8[4:3] = 0x00000000U
3373 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3374 // .. L3_SEL = 1
3375 // .. ==> 0XF80007B8[7:5] = 0x00000001U
3376 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
3377 // .. Speed = 0
3378 // .. ==> 0XF80007B8[8:8] = 0x00000000U
3379 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3380 // .. IO_Type = 1
3381 // .. ==> 0XF80007B8[11:9] = 0x00000001U
3382 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3383 // .. PULLUP = 1
3384 // .. ==> 0XF80007B8[12:12] = 0x00000001U
3385 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3386 // .. DisableRcvr = 0
3387 // .. ==> 0XF80007B8[13:13] = 0x00000000U
3388 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3389 // ..
3390 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
3391 // .. TRI_ENABLE = 0
3392 // .. ==> 0XF80007BC[0:0] = 0x00000000U
3393 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3394 // .. L0_SEL = 0
3395 // .. ==> 0XF80007BC[1:1] = 0x00000000U
3396 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3397 // .. L1_SEL = 0
3398 // .. ==> 0XF80007BC[2:2] = 0x00000000U
3399 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3400 // .. L2_SEL = 0
3401 // .. ==> 0XF80007BC[4:3] = 0x00000000U
3402 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3403 // .. L3_SEL = 1
3404 // .. ==> 0XF80007BC[7:5] = 0x00000001U
3405 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
3406 // .. Speed = 0
3407 // .. ==> 0XF80007BC[8:8] = 0x00000000U
3408 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3409 // .. IO_Type = 1
3410 // .. ==> 0XF80007BC[11:9] = 0x00000001U
3411 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3412 // .. PULLUP = 1
3413 // .. ==> 0XF80007BC[12:12] = 0x00000001U
3414 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3415 // .. DisableRcvr = 0
3416 // .. ==> 0XF80007BC[13:13] = 0x00000000U
3417 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3418 // ..
3419 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
3420 // .. TRI_ENABLE = 0
3421 // .. ==> 0XF80007C0[0:0] = 0x00000000U
3422 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3423 // .. L0_SEL = 0
3424 // .. ==> 0XF80007C0[1:1] = 0x00000000U
3425 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3426 // .. L1_SEL = 0
3427 // .. ==> 0XF80007C0[2:2] = 0x00000000U
3428 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3429 // .. L2_SEL = 0
3430 // .. ==> 0XF80007C0[4:3] = 0x00000000U
3431 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3432 // .. L3_SEL = 7
3433 // .. ==> 0XF80007C0[7:5] = 0x00000007U
3434 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3435 // .. Speed = 0
3436 // .. ==> 0XF80007C0[8:8] = 0x00000000U
3437 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3438 // .. IO_Type = 1
3439 // .. ==> 0XF80007C0[11:9] = 0x00000001U
3440 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3441 // .. PULLUP = 0
3442 // .. ==> 0XF80007C0[12:12] = 0x00000000U
3443 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3444 // .. DisableRcvr = 0
3445 // .. ==> 0XF80007C0[13:13] = 0x00000000U
3446 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3447 // ..
3448 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
3449 // .. TRI_ENABLE = 1
3450 // .. ==> 0XF80007C4[0:0] = 0x00000001U
3451 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3452 // .. L0_SEL = 0
3453 // .. ==> 0XF80007C4[1:1] = 0x00000000U
3454 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3455 // .. L1_SEL = 0
3456 // .. ==> 0XF80007C4[2:2] = 0x00000000U
3457 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3458 // .. L2_SEL = 0
3459 // .. ==> 0XF80007C4[4:3] = 0x00000000U
3460 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3461 // .. L3_SEL = 7
3462 // .. ==> 0XF80007C4[7:5] = 0x00000007U
3463 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3464 // .. Speed = 0
3465 // .. ==> 0XF80007C4[8:8] = 0x00000000U
3466 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3467 // .. IO_Type = 1
3468 // .. ==> 0XF80007C4[11:9] = 0x00000001U
3469 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3470 // .. PULLUP = 0
3471 // .. ==> 0XF80007C4[12:12] = 0x00000000U
3472 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3473 // .. DisableRcvr = 0
3474 // .. ==> 0XF80007C4[13:13] = 0x00000000U
3475 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3476 // ..
3477 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
3478 // .. TRI_ENABLE = 0
3479 // .. ==> 0XF80007C8[0:0] = 0x00000000U
3480 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3481 // .. L0_SEL = 0
3482 // .. ==> 0XF80007C8[1:1] = 0x00000000U
3483 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3484 // .. L1_SEL = 0
3485 // .. ==> 0XF80007C8[2:2] = 0x00000000U
3486 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3487 // .. L2_SEL = 0
3488 // .. ==> 0XF80007C8[4:3] = 0x00000000U
3489 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3490 // .. L3_SEL = 2
3491 // .. ==> 0XF80007C8[7:5] = 0x00000002U
3492 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
3493 // .. Speed = 0
3494 // .. ==> 0XF80007C8[8:8] = 0x00000000U
3495 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3496 // .. IO_Type = 1
3497 // .. ==> 0XF80007C8[11:9] = 0x00000001U
3498 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3499 // .. PULLUP = 1
3500 // .. ==> 0XF80007C8[12:12] = 0x00000001U
3501 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3502 // .. DisableRcvr = 0
3503 // .. ==> 0XF80007C8[13:13] = 0x00000000U
3504 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3505 // ..
3506 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
3507 // .. TRI_ENABLE = 0
3508 // .. ==> 0XF80007CC[0:0] = 0x00000000U
3509 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3510 // .. L0_SEL = 0
3511 // .. ==> 0XF80007CC[1:1] = 0x00000000U
3512 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3513 // .. L1_SEL = 0
3514 // .. ==> 0XF80007CC[2:2] = 0x00000000U
3515 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3516 // .. L2_SEL = 0
3517 // .. ==> 0XF80007CC[4:3] = 0x00000000U
3518 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3519 // .. L3_SEL = 2
3520 // .. ==> 0XF80007CC[7:5] = 0x00000002U
3521 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
3522 // .. Speed = 0
3523 // .. ==> 0XF80007CC[8:8] = 0x00000000U
3524 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3525 // .. IO_Type = 1
3526 // .. ==> 0XF80007CC[11:9] = 0x00000001U
3527 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3528 // .. PULLUP = 1
3529 // .. ==> 0XF80007CC[12:12] = 0x00000001U
3530 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3531 // .. DisableRcvr = 0
3532 // .. ==> 0XF80007CC[13:13] = 0x00000000U
3533 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3534 // ..
3535 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
3536 // .. TRI_ENABLE = 0
3537 // .. ==> 0XF80007D0[0:0] = 0x00000000U
3538 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3539 // .. L0_SEL = 0
3540 // .. ==> 0XF80007D0[1:1] = 0x00000000U
3541 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3542 // .. L1_SEL = 0
3543 // .. ==> 0XF80007D0[2:2] = 0x00000000U
3544 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3545 // .. L2_SEL = 0
3546 // .. ==> 0XF80007D0[4:3] = 0x00000000U
3547 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3548 // .. L3_SEL = 4
3549 // .. ==> 0XF80007D0[7:5] = 0x00000004U
3550 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3551 // .. Speed = 0
3552 // .. ==> 0XF80007D0[8:8] = 0x00000000U
3553 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3554 // .. IO_Type = 1
3555 // .. ==> 0XF80007D0[11:9] = 0x00000001U
3556 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3557 // .. PULLUP = 0
3558 // .. ==> 0XF80007D0[12:12] = 0x00000000U
3559 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3560 // .. DisableRcvr = 0
3561 // .. ==> 0XF80007D0[13:13] = 0x00000000U
3562 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3563 // ..
3564 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
3565 // .. TRI_ENABLE = 0
3566 // .. ==> 0XF80007D4[0:0] = 0x00000000U
3567 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3568 // .. L0_SEL = 0
3569 // .. ==> 0XF80007D4[1:1] = 0x00000000U
3570 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3571 // .. L1_SEL = 0
3572 // .. ==> 0XF80007D4[2:2] = 0x00000000U
3573 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3574 // .. L2_SEL = 0
3575 // .. ==> 0XF80007D4[4:3] = 0x00000000U
3576 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3577 // .. L3_SEL = 4
3578 // .. ==> 0XF80007D4[7:5] = 0x00000004U
3579 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3580 // .. Speed = 0
3581 // .. ==> 0XF80007D4[8:8] = 0x00000000U
3582 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3583 // .. IO_Type = 1
3584 // .. ==> 0XF80007D4[11:9] = 0x00000001U
3585 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3586 // .. PULLUP = 0
3587 // .. ==> 0XF80007D4[12:12] = 0x00000000U
3588 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3589 // .. DisableRcvr = 0
3590 // .. ==> 0XF80007D4[13:13] = 0x00000000U
3591 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3592 // ..
3593 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
3594 // .. SDIO0_WP_SEL = 15
3595 // .. ==> 0XF8000830[5:0] = 0x0000000FU
3596 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
3597 // .. SDIO0_CD_SEL = 0
3598 // .. ==> 0XF8000830[21:16] = 0x00000000U
3599 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
3600 // ..
3601 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
3602 // .. FINISH: MIO PROGRAMMING
3603 // .. START: LOCK IT BACK
3604 // .. LOCK_KEY = 0X767B
3605 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3606 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3607 // ..
3608 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3609 // .. FINISH: LOCK IT BACK
3610 // FINISH: top
3611 //
3612 EMIT_EXIT(),
3613
3614 //
3615};
3616
3617unsigned long ps7_peripherals_init_data_3_0[] = {
3618 // START: top
3619 // .. START: SLCR SETTINGS
3620 // .. UNLOCK_KEY = 0XDF0D
3621 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
3622 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
3623 // ..
3624 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
3625 // .. FINISH: SLCR SETTINGS
3626 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3627 // .. IBUF_DISABLE_MODE = 0x1
3628 // .. ==> 0XF8000B48[7:7] = 0x00000001U
3629 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3630 // .. TERM_DISABLE_MODE = 0x1
3631 // .. ==> 0XF8000B48[8:8] = 0x00000001U
3632 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3633 // ..
3634 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
3635 // .. IBUF_DISABLE_MODE = 0x1
3636 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
3637 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3638 // .. TERM_DISABLE_MODE = 0x1
3639 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
3640 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3641 // ..
3642 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
3643 // .. IBUF_DISABLE_MODE = 0x1
3644 // .. ==> 0XF8000B50[7:7] = 0x00000001U
3645 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3646 // .. TERM_DISABLE_MODE = 0x1
3647 // .. ==> 0XF8000B50[8:8] = 0x00000001U
3648 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3649 // ..
3650 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
3651 // .. IBUF_DISABLE_MODE = 0x1
3652 // .. ==> 0XF8000B54[7:7] = 0x00000001U
3653 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3654 // .. TERM_DISABLE_MODE = 0x1
3655 // .. ==> 0XF8000B54[8:8] = 0x00000001U
3656 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3657 // ..
3658 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
3659 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3660 // .. START: LOCK IT BACK
3661 // .. LOCK_KEY = 0X767B
3662 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3663 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3664 // ..
3665 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3666 // .. FINISH: LOCK IT BACK
3667 // .. START: SRAM/NOR SET OPMODE
3668 // .. FINISH: SRAM/NOR SET OPMODE
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09003669 // .. START: QSPI REGISTERS
3670 // .. Holdb_dr = 1
3671 // .. ==> 0XE000D000[19:19] = 0x00000001U
3672 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
3673 // ..
3674 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
3675 // .. FINISH: QSPI REGISTERS
3676 // .. START: PL POWER ON RESET REGISTERS
3677 // .. PCFG_POR_CNT_4K = 0
3678 // .. ==> 0XF8007000[29:29] = 0x00000000U
3679 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
3680 // ..
3681 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
3682 // .. FINISH: PL POWER ON RESET REGISTERS
3683 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
3684 // .. .. START: NAND SET CYCLE
3685 // .. .. FINISH: NAND SET CYCLE
3686 // .. .. START: OPMODE
3687 // .. .. FINISH: OPMODE
3688 // .. .. START: DIRECT COMMAND
3689 // .. .. FINISH: DIRECT COMMAND
3690 // .. .. START: SRAM/NOR CS0 SET CYCLE
3691 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
3692 // .. .. START: DIRECT COMMAND
3693 // .. .. FINISH: DIRECT COMMAND
3694 // .. .. START: NOR CS0 BASE ADDRESS
3695 // .. .. FINISH: NOR CS0 BASE ADDRESS
3696 // .. .. START: SRAM/NOR CS1 SET CYCLE
3697 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
3698 // .. .. START: DIRECT COMMAND
3699 // .. .. FINISH: DIRECT COMMAND
3700 // .. .. START: NOR CS1 BASE ADDRESS
3701 // .. .. FINISH: NOR CS1 BASE ADDRESS
3702 // .. .. START: USB RESET
3703 // .. .. .. START: USB0 RESET
3704 // .. .. .. .. START: DIR MODE BANK 0
3705 // .. .. .. .. DIRECTION_0 = 0x80
3706 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
3707 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
3708 // .. .. .. ..
3709 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
3710 // .. .. .. .. FINISH: DIR MODE BANK 0
3711 // .. .. .. .. START: DIR MODE BANK 1
3712 // .. .. .. .. FINISH: DIR MODE BANK 1
3713 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3714 // .. .. .. .. MASK_0_LSW = 0xff7f
3715 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3716 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3717 // .. .. .. .. DATA_0_LSW = 0x80
3718 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3719 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
3720 // .. .. .. ..
3721 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3722 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3723 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3724 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3725 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3726 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3727 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3728 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3729 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3730 // .. .. .. .. OP_ENABLE_0 = 0x80
3731 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
3732 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
3733 // .. .. .. ..
3734 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
3735 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3736 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3737 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3738 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3739 // .. .. .. .. MASK_0_LSW = 0xff7f
3740 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3741 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3742 // .. .. .. .. DATA_0_LSW = 0x0
3743 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3744 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
3745 // .. .. .. ..
3746 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
3747 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3748 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3749 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3750 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3751 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3752 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3753 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3754 // .. .. .. .. START: ADD 1 MS DELAY
3755 // .. .. .. ..
3756 EMIT_MASKDELAY(0XF8F00200, 1),
3757 // .. .. .. .. FINISH: ADD 1 MS DELAY
3758 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3759 // .. .. .. .. MASK_0_LSW = 0xff7f
3760 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3761 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3762 // .. .. .. .. DATA_0_LSW = 0x80
3763 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3764 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
3765 // .. .. .. ..
3766 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3767 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3768 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3769 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3770 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3771 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3772 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3773 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3774 // .. .. .. FINISH: USB0 RESET
3775 // .. .. .. START: USB1 RESET
3776 // .. .. .. .. START: DIR MODE BANK 0
3777 // .. .. .. .. FINISH: DIR MODE BANK 0
3778 // .. .. .. .. START: DIR MODE BANK 1
3779 // .. .. .. .. FINISH: DIR MODE BANK 1
3780 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3781 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3782 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3783 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3784 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3785 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3786 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3787 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3788 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3789 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3790 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3791 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3792 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3793 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3794 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3795 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3796 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3797 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3798 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3799 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3800 // .. .. .. .. START: ADD 1 MS DELAY
3801 // .. .. .. ..
3802 EMIT_MASKDELAY(0XF8F00200, 1),
3803 // .. .. .. .. FINISH: ADD 1 MS DELAY
3804 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3805 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3806 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3807 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3808 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3809 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3810 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3811 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3812 // .. .. .. FINISH: USB1 RESET
3813 // .. .. FINISH: USB RESET
3814 // .. .. START: ENET RESET
3815 // .. .. .. START: ENET0 RESET
3816 // .. .. .. .. START: DIR MODE BANK 0
3817 // .. .. .. .. DIRECTION_0 = 0x800
3818 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
3819 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
3820 // .. .. .. ..
3821 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
3822 // .. .. .. .. FINISH: DIR MODE BANK 0
3823 // .. .. .. .. START: DIR MODE BANK 1
3824 // .. .. .. .. FINISH: DIR MODE BANK 1
3825 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3826 // .. .. .. .. MASK_0_LSW = 0xf7ff
3827 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3828 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3829 // .. .. .. .. DATA_0_LSW = 0x800
3830 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3831 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
3832 // .. .. .. ..
3833 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3834 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3835 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3836 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3837 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3838 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3839 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3840 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3841 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3842 // .. .. .. .. OP_ENABLE_0 = 0x800
3843 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
3844 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
3845 // .. .. .. ..
3846 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
3847 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3848 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3849 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3850 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3851 // .. .. .. .. MASK_0_LSW = 0xf7ff
3852 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3853 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3854 // .. .. .. .. DATA_0_LSW = 0x0
3855 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3856 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
3857 // .. .. .. ..
3858 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
3859 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3860 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3861 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3862 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3863 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3864 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3865 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3866 // .. .. .. .. START: ADD 1 MS DELAY
3867 // .. .. .. ..
3868 EMIT_MASKDELAY(0XF8F00200, 1),
3869 // .. .. .. .. FINISH: ADD 1 MS DELAY
3870 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3871 // .. .. .. .. MASK_0_LSW = 0xf7ff
3872 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3873 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3874 // .. .. .. .. DATA_0_LSW = 0x800
3875 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3876 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
3877 // .. .. .. ..
3878 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3879 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3880 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3881 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3882 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3883 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3884 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3885 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3886 // .. .. .. FINISH: ENET0 RESET
3887 // .. .. .. START: ENET1 RESET
3888 // .. .. .. .. START: DIR MODE BANK 0
3889 // .. .. .. .. FINISH: DIR MODE BANK 0
3890 // .. .. .. .. START: DIR MODE BANK 1
3891 // .. .. .. .. FINISH: DIR MODE BANK 1
3892 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3893 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3894 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3895 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3896 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3897 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3898 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3899 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3900 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3901 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3902 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3903 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3904 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3905 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3906 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3907 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3908 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3909 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3910 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3911 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3912 // .. .. .. .. START: ADD 1 MS DELAY
3913 // .. .. .. ..
3914 EMIT_MASKDELAY(0XF8F00200, 1),
3915 // .. .. .. .. FINISH: ADD 1 MS DELAY
3916 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3917 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3918 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3919 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3920 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3921 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3922 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3923 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3924 // .. .. .. FINISH: ENET1 RESET
3925 // .. .. FINISH: ENET RESET
3926 // .. .. START: I2C RESET
3927 // .. .. .. START: I2C0 RESET
3928 // .. .. .. .. START: DIR MODE GPIO BANK0
3929 // .. .. .. .. DIRECTION_0 = 0x2000
3930 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
3931 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
3932 // .. .. .. ..
3933 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
3934 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
3935 // .. .. .. .. START: DIR MODE GPIO BANK1
3936 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
3937 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3938 // .. .. .. .. MASK_0_LSW = 0xdfff
3939 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
3940 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
3941 // .. .. .. .. DATA_0_LSW = 0x2000
3942 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
3943 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
3944 // .. .. .. ..
3945 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
3946 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3947 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3948 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3949 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3950 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3951 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3952 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3953 // .. .. .. .. START: OUTPUT ENABLE
3954 // .. .. .. .. OP_ENABLE_0 = 0x2000
3955 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
3956 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
3957 // .. .. .. ..
3958 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
3959 // .. .. .. .. FINISH: OUTPUT ENABLE
3960 // .. .. .. .. START: OUTPUT ENABLE
3961 // .. .. .. .. FINISH: OUTPUT ENABLE
3962 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3963 // .. .. .. .. MASK_0_LSW = 0xdfff
3964 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
3965 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
3966 // .. .. .. .. DATA_0_LSW = 0x0
3967 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3968 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
3969 // .. .. .. ..
3970 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
3971 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3972 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3973 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3974 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3975 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3976 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3977 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3978 // .. .. .. .. START: ADD 1 MS DELAY
3979 // .. .. .. ..
3980 EMIT_MASKDELAY(0XF8F00200, 1),
3981 // .. .. .. .. FINISH: ADD 1 MS DELAY
3982 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3983 // .. .. .. .. MASK_0_LSW = 0xdfff
3984 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
3985 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
3986 // .. .. .. .. DATA_0_LSW = 0x2000
3987 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
3988 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
3989 // .. .. .. ..
3990 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
3991 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3992 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3993 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3994 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3995 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3996 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3997 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3998 // .. .. .. FINISH: I2C0 RESET
3999 // .. .. .. START: I2C1 RESET
4000 // .. .. .. .. START: DIR MODE GPIO BANK0
4001 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
4002 // .. .. .. .. START: DIR MODE GPIO BANK1
4003 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
4004 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4005 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4006 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4007 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4008 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4009 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4010 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4011 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4012 // .. .. .. .. START: OUTPUT ENABLE
4013 // .. .. .. .. FINISH: OUTPUT ENABLE
4014 // .. .. .. .. START: OUTPUT ENABLE
4015 // .. .. .. .. FINISH: OUTPUT ENABLE
4016 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
4017 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
4018 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
4019 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
4020 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
4021 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
4022 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
4023 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
4024 // .. .. .. .. START: ADD 1 MS DELAY
4025 // .. .. .. ..
4026 EMIT_MASKDELAY(0XF8F00200, 1),
4027 // .. .. .. .. FINISH: ADD 1 MS DELAY
4028 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4029 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4030 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4031 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4032 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4033 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4034 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4035 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4036 // .. .. .. FINISH: I2C1 RESET
4037 // .. .. FINISH: I2C RESET
4038 // .. .. START: NOR CHIP SELECT
4039 // .. .. .. START: DIR MODE BANK 0
4040 // .. .. .. FINISH: DIR MODE BANK 0
4041 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4042 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4043 // .. .. .. START: OUTPUT ENABLE BANK 0
4044 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
4045 // .. .. FINISH: NOR CHIP SELECT
4046 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
4047 // FINISH: top
4048 //
4049 EMIT_EXIT(),
4050
4051 //
4052};
4053
4054unsigned long ps7_post_config_3_0[] = {
4055 // START: top
4056 // .. START: SLCR SETTINGS
4057 // .. UNLOCK_KEY = 0XDF0D
4058 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4059 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4060 // ..
4061 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4062 // .. FINISH: SLCR SETTINGS
4063 // .. START: ENABLING LEVEL SHIFTER
4064 // .. USER_LVL_INP_EN_0 = 1
4065 // .. ==> 0XF8000900[3:3] = 0x00000001U
4066 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
4067 // .. USER_LVL_OUT_EN_0 = 1
4068 // .. ==> 0XF8000900[2:2] = 0x00000001U
4069 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4070 // .. USER_LVL_INP_EN_1 = 1
4071 // .. ==> 0XF8000900[1:1] = 0x00000001U
4072 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4073 // .. USER_LVL_OUT_EN_1 = 1
4074 // .. ==> 0XF8000900[0:0] = 0x00000001U
4075 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4076 // ..
4077 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
4078 // .. FINISH: ENABLING LEVEL SHIFTER
4079 // .. START: FPGA RESETS TO 0
4080 // .. reserved_3 = 0
4081 // .. ==> 0XF8000240[31:25] = 0x00000000U
4082 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
4083 // .. reserved_FPGA_ACP_RST = 0
4084 // .. ==> 0XF8000240[24:24] = 0x00000000U
4085 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
4086 // .. reserved_FPGA_AXDS3_RST = 0
4087 // .. ==> 0XF8000240[23:23] = 0x00000000U
4088 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
4089 // .. reserved_FPGA_AXDS2_RST = 0
4090 // .. ==> 0XF8000240[22:22] = 0x00000000U
4091 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
4092 // .. reserved_FPGA_AXDS1_RST = 0
4093 // .. ==> 0XF8000240[21:21] = 0x00000000U
4094 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
4095 // .. reserved_FPGA_AXDS0_RST = 0
4096 // .. ==> 0XF8000240[20:20] = 0x00000000U
4097 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4098 // .. reserved_2 = 0
4099 // .. ==> 0XF8000240[19:18] = 0x00000000U
4100 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
4101 // .. reserved_FSSW1_FPGA_RST = 0
4102 // .. ==> 0XF8000240[17:17] = 0x00000000U
4103 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4104 // .. reserved_FSSW0_FPGA_RST = 0
4105 // .. ==> 0XF8000240[16:16] = 0x00000000U
4106 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
4107 // .. reserved_1 = 0
4108 // .. ==> 0XF8000240[15:14] = 0x00000000U
4109 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
4110 // .. reserved_FPGA_FMSW1_RST = 0
4111 // .. ==> 0XF8000240[13:13] = 0x00000000U
4112 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
4113 // .. reserved_FPGA_FMSW0_RST = 0
4114 // .. ==> 0XF8000240[12:12] = 0x00000000U
4115 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
4116 // .. reserved_FPGA_DMA3_RST = 0
4117 // .. ==> 0XF8000240[11:11] = 0x00000000U
4118 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4119 // .. reserved_FPGA_DMA2_RST = 0
4120 // .. ==> 0XF8000240[10:10] = 0x00000000U
4121 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
4122 // .. reserved_FPGA_DMA1_RST = 0
4123 // .. ==> 0XF8000240[9:9] = 0x00000000U
4124 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
4125 // .. reserved_FPGA_DMA0_RST = 0
4126 // .. ==> 0XF8000240[8:8] = 0x00000000U
4127 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
4128 // .. reserved = 0
4129 // .. ==> 0XF8000240[7:4] = 0x00000000U
4130 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4131 // .. FPGA3_OUT_RST = 0
4132 // .. ==> 0XF8000240[3:3] = 0x00000000U
4133 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
4134 // .. FPGA2_OUT_RST = 0
4135 // .. ==> 0XF8000240[2:2] = 0x00000000U
4136 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
4137 // .. FPGA1_OUT_RST = 0
4138 // .. ==> 0XF8000240[1:1] = 0x00000000U
4139 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4140 // .. FPGA0_OUT_RST = 0
4141 // .. ==> 0XF8000240[0:0] = 0x00000000U
4142 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4143 // ..
4144 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
4145 // .. FINISH: FPGA RESETS TO 0
4146 // .. START: AFI REGISTERS
4147 // .. .. START: AFI0 REGISTERS
4148 // .. .. FINISH: AFI0 REGISTERS
4149 // .. .. START: AFI1 REGISTERS
4150 // .. .. FINISH: AFI1 REGISTERS
4151 // .. .. START: AFI2 REGISTERS
4152 // .. .. FINISH: AFI2 REGISTERS
4153 // .. .. START: AFI3 REGISTERS
4154 // .. .. FINISH: AFI3 REGISTERS
4155 // .. FINISH: AFI REGISTERS
4156 // .. START: LOCK IT BACK
4157 // .. LOCK_KEY = 0X767B
4158 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4159 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4160 // ..
4161 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4162 // .. FINISH: LOCK IT BACK
4163 // FINISH: top
4164 //
4165 EMIT_EXIT(),
4166
4167 //
4168};
4169
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09004170unsigned long ps7_pll_init_data_2_0[] = {
4171 // START: top
4172 // .. START: SLCR SETTINGS
4173 // .. UNLOCK_KEY = 0XDF0D
4174 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4175 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4176 // ..
4177 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4178 // .. FINISH: SLCR SETTINGS
4179 // .. START: PLL SLCR REGISTERS
4180 // .. .. START: ARM PLL INIT
4181 // .. .. PLL_RES = 0x2
4182 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
4183 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4184 // .. .. PLL_CP = 0x2
4185 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
4186 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4187 // .. .. LOCK_CNT = 0xfa
4188 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
4189 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
4190 // .. ..
4191 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
4192 // .. .. .. START: UPDATE FB_DIV
4193 // .. .. .. PLL_FDIV = 0x28
4194 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
4195 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
4196 // .. .. ..
4197 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
4198 // .. .. .. FINISH: UPDATE FB_DIV
4199 // .. .. .. START: BY PASS PLL
4200 // .. .. .. PLL_BYPASS_FORCE = 1
4201 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
4202 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4203 // .. .. ..
4204 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
4205 // .. .. .. FINISH: BY PASS PLL
4206 // .. .. .. START: ASSERT RESET
4207 // .. .. .. PLL_RESET = 1
4208 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
4209 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4210 // .. .. ..
4211 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
4212 // .. .. .. FINISH: ASSERT RESET
4213 // .. .. .. START: DEASSERT RESET
4214 // .. .. .. PLL_RESET = 0
4215 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
4216 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4217 // .. .. ..
4218 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
4219 // .. .. .. FINISH: DEASSERT RESET
4220 // .. .. .. START: CHECK PLL STATUS
4221 // .. .. .. ARM_PLL_LOCK = 1
4222 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
4223 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4224 // .. .. ..
4225 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
4226 // .. .. .. FINISH: CHECK PLL STATUS
4227 // .. .. .. START: REMOVE PLL BY PASS
4228 // .. .. .. PLL_BYPASS_FORCE = 0
4229 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
4230 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4231 // .. .. ..
4232 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
4233 // .. .. .. FINISH: REMOVE PLL BY PASS
4234 // .. .. .. SRCSEL = 0x0
4235 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
4236 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
4237 // .. .. .. DIVISOR = 0x2
4238 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
4239 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
4240 // .. .. .. CPU_6OR4XCLKACT = 0x1
4241 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
4242 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
4243 // .. .. .. CPU_3OR2XCLKACT = 0x1
4244 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
4245 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
4246 // .. .. .. CPU_2XCLKACT = 0x1
4247 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
4248 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
4249 // .. .. .. CPU_1XCLKACT = 0x1
4250 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
4251 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
4252 // .. .. .. CPU_PERI_CLKACT = 0x1
4253 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
4254 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
4255 // .. .. ..
4256 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
4257 // .. .. FINISH: ARM PLL INIT
4258 // .. .. START: DDR PLL INIT
4259 // .. .. PLL_RES = 0x2
4260 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
4261 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4262 // .. .. PLL_CP = 0x2
4263 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
4264 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4265 // .. .. LOCK_CNT = 0x12c
4266 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
4267 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
4268 // .. ..
4269 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
4270 // .. .. .. START: UPDATE FB_DIV
4271 // .. .. .. PLL_FDIV = 0x20
4272 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
4273 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
4274 // .. .. ..
4275 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
4276 // .. .. .. FINISH: UPDATE FB_DIV
4277 // .. .. .. START: BY PASS PLL
4278 // .. .. .. PLL_BYPASS_FORCE = 1
4279 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
4280 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4281 // .. .. ..
4282 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
4283 // .. .. .. FINISH: BY PASS PLL
4284 // .. .. .. START: ASSERT RESET
4285 // .. .. .. PLL_RESET = 1
4286 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
4287 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4288 // .. .. ..
4289 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
4290 // .. .. .. FINISH: ASSERT RESET
4291 // .. .. .. START: DEASSERT RESET
4292 // .. .. .. PLL_RESET = 0
4293 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
4294 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4295 // .. .. ..
4296 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
4297 // .. .. .. FINISH: DEASSERT RESET
4298 // .. .. .. START: CHECK PLL STATUS
4299 // .. .. .. DDR_PLL_LOCK = 1
4300 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
4301 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4302 // .. .. ..
4303 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
4304 // .. .. .. FINISH: CHECK PLL STATUS
4305 // .. .. .. START: REMOVE PLL BY PASS
4306 // .. .. .. PLL_BYPASS_FORCE = 0
4307 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
4308 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4309 // .. .. ..
4310 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
4311 // .. .. .. FINISH: REMOVE PLL BY PASS
4312 // .. .. .. DDR_3XCLKACT = 0x1
4313 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
4314 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4315 // .. .. .. DDR_2XCLKACT = 0x1
4316 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
4317 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4318 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
4319 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
4320 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
4321 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
4322 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
4323 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
4324 // .. .. ..
4325 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
4326 // .. .. FINISH: DDR PLL INIT
4327 // .. .. START: IO PLL INIT
4328 // .. .. PLL_RES = 0xc
4329 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
4330 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
4331 // .. .. PLL_CP = 0x2
4332 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
4333 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4334 // .. .. LOCK_CNT = 0x145
4335 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
4336 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
4337 // .. ..
4338 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
4339 // .. .. .. START: UPDATE FB_DIV
4340 // .. .. .. PLL_FDIV = 0x1e
4341 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
4342 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
4343 // .. .. ..
4344 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
4345 // .. .. .. FINISH: UPDATE FB_DIV
4346 // .. .. .. START: BY PASS PLL
4347 // .. .. .. PLL_BYPASS_FORCE = 1
4348 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
4349 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4350 // .. .. ..
4351 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
4352 // .. .. .. FINISH: BY PASS PLL
4353 // .. .. .. START: ASSERT RESET
4354 // .. .. .. PLL_RESET = 1
4355 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
4356 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4357 // .. .. ..
4358 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
4359 // .. .. .. FINISH: ASSERT RESET
4360 // .. .. .. START: DEASSERT RESET
4361 // .. .. .. PLL_RESET = 0
4362 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
4363 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4364 // .. .. ..
4365 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
4366 // .. .. .. FINISH: DEASSERT RESET
4367 // .. .. .. START: CHECK PLL STATUS
4368 // .. .. .. IO_PLL_LOCK = 1
4369 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
4370 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
4371 // .. .. ..
4372 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
4373 // .. .. .. FINISH: CHECK PLL STATUS
4374 // .. .. .. START: REMOVE PLL BY PASS
4375 // .. .. .. PLL_BYPASS_FORCE = 0
4376 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
4377 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4378 // .. .. ..
4379 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
4380 // .. .. .. FINISH: REMOVE PLL BY PASS
4381 // .. .. FINISH: IO PLL INIT
4382 // .. FINISH: PLL SLCR REGISTERS
4383 // .. START: LOCK IT BACK
4384 // .. LOCK_KEY = 0X767B
4385 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4386 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4387 // ..
4388 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4389 // .. FINISH: LOCK IT BACK
4390 // FINISH: top
4391 //
4392 EMIT_EXIT(),
4393
4394 //
4395};
4396
4397unsigned long ps7_clock_init_data_2_0[] = {
4398 // START: top
4399 // .. START: SLCR SETTINGS
4400 // .. UNLOCK_KEY = 0XDF0D
4401 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4402 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4403 // ..
4404 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4405 // .. FINISH: SLCR SETTINGS
4406 // .. START: CLOCK CONTROL SLCR REGISTERS
4407 // .. CLKACT = 0x1
4408 // .. ==> 0XF8000128[0:0] = 0x00000001U
4409 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4410 // .. DIVISOR0 = 0x23
4411 // .. ==> 0XF8000128[13:8] = 0x00000023U
4412 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
4413 // .. DIVISOR1 = 0x3
4414 // .. ==> 0XF8000128[25:20] = 0x00000003U
4415 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
4416 // ..
4417 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
4418 // .. CLKACT = 0x1
4419 // .. ==> 0XF8000138[0:0] = 0x00000001U
4420 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4421 // .. SRCSEL = 0x0
4422 // .. ==> 0XF8000138[4:4] = 0x00000000U
4423 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
4424 // ..
4425 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
4426 // .. CLKACT = 0x1
4427 // .. ==> 0XF8000140[0:0] = 0x00000001U
4428 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4429 // .. SRCSEL = 0x0
4430 // .. ==> 0XF8000140[6:4] = 0x00000000U
4431 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
4432 // .. DIVISOR = 0x8
4433 // .. ==> 0XF8000140[13:8] = 0x00000008U
4434 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
4435 // .. DIVISOR1 = 0x5
4436 // .. ==> 0XF8000140[25:20] = 0x00000005U
4437 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
4438 // ..
4439 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
4440 // .. CLKACT = 0x1
4441 // .. ==> 0XF800014C[0:0] = 0x00000001U
4442 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4443 // .. SRCSEL = 0x0
4444 // .. ==> 0XF800014C[5:4] = 0x00000000U
4445 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4446 // .. DIVISOR = 0x5
4447 // .. ==> 0XF800014C[13:8] = 0x00000005U
4448 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4449 // ..
4450 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
4451 // .. CLKACT0 = 0x1
4452 // .. ==> 0XF8000150[0:0] = 0x00000001U
4453 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4454 // .. CLKACT1 = 0x0
4455 // .. ==> 0XF8000150[1:1] = 0x00000000U
4456 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4457 // .. SRCSEL = 0x0
4458 // .. ==> 0XF8000150[5:4] = 0x00000000U
4459 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4460 // .. DIVISOR = 0x14
4461 // .. ==> 0XF8000150[13:8] = 0x00000014U
4462 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4463 // ..
4464 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
4465 // .. CLKACT0 = 0x0
4466 // .. ==> 0XF8000154[0:0] = 0x00000000U
4467 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4468 // .. CLKACT1 = 0x1
4469 // .. ==> 0XF8000154[1:1] = 0x00000001U
4470 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4471 // .. SRCSEL = 0x0
4472 // .. ==> 0XF8000154[5:4] = 0x00000000U
4473 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4474 // .. DIVISOR = 0x14
4475 // .. ==> 0XF8000154[13:8] = 0x00000014U
4476 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4477 // ..
4478 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
4479 // .. CLKACT0 = 0x1
4480 // .. ==> 0XF800015C[0:0] = 0x00000001U
4481 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4482 // .. CLKACT1 = 0x0
4483 // .. ==> 0XF800015C[1:1] = 0x00000000U
4484 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4485 // .. SRCSEL = 0x0
4486 // .. ==> 0XF800015C[5:4] = 0x00000000U
4487 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4488 // .. DIVISOR0 = 0xe
4489 // .. ==> 0XF800015C[13:8] = 0x0000000EU
4490 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
4491 // .. DIVISOR1 = 0x3
4492 // .. ==> 0XF800015C[25:20] = 0x00000003U
4493 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
4494 // ..
4495 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
4496 // .. CAN0_MUX = 0x0
4497 // .. ==> 0XF8000160[5:0] = 0x00000000U
4498 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
4499 // .. CAN0_REF_SEL = 0x0
4500 // .. ==> 0XF8000160[6:6] = 0x00000000U
4501 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
4502 // .. CAN1_MUX = 0x0
4503 // .. ==> 0XF8000160[21:16] = 0x00000000U
4504 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
4505 // .. CAN1_REF_SEL = 0x0
4506 // .. ==> 0XF8000160[22:22] = 0x00000000U
4507 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
4508 // ..
4509 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
4510 // .. CLKACT = 0x1
4511 // .. ==> 0XF8000168[0:0] = 0x00000001U
4512 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4513 // .. SRCSEL = 0x0
4514 // .. ==> 0XF8000168[5:4] = 0x00000000U
4515 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4516 // .. DIVISOR = 0x5
4517 // .. ==> 0XF8000168[13:8] = 0x00000005U
4518 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4519 // ..
4520 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
4521 // .. SRCSEL = 0x0
4522 // .. ==> 0XF8000170[5:4] = 0x00000000U
4523 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4524 // .. DIVISOR0 = 0x14
4525 // .. ==> 0XF8000170[13:8] = 0x00000014U
4526 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4527 // .. DIVISOR1 = 0x1
4528 // .. ==> 0XF8000170[25:20] = 0x00000001U
4529 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4530 // ..
4531 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
4532 // .. SRCSEL = 0x0
4533 // .. ==> 0XF8000180[5:4] = 0x00000000U
4534 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4535 // .. DIVISOR0 = 0x14
4536 // .. ==> 0XF8000180[13:8] = 0x00000014U
4537 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4538 // .. DIVISOR1 = 0x1
4539 // .. ==> 0XF8000180[25:20] = 0x00000001U
4540 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4541 // ..
4542 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
4543 // .. SRCSEL = 0x0
4544 // .. ==> 0XF8000190[5:4] = 0x00000000U
4545 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4546 // .. DIVISOR0 = 0x14
4547 // .. ==> 0XF8000190[13:8] = 0x00000014U
4548 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4549 // .. DIVISOR1 = 0x1
4550 // .. ==> 0XF8000190[25:20] = 0x00000001U
4551 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4552 // ..
4553 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
4554 // .. SRCSEL = 0x0
4555 // .. ==> 0XF80001A0[5:4] = 0x00000000U
4556 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4557 // .. DIVISOR0 = 0x14
4558 // .. ==> 0XF80001A0[13:8] = 0x00000014U
4559 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4560 // .. DIVISOR1 = 0x1
4561 // .. ==> 0XF80001A0[25:20] = 0x00000001U
4562 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4563 // ..
4564 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
4565 // .. CLK_621_TRUE = 0x1
4566 // .. ==> 0XF80001C4[0:0] = 0x00000001U
4567 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4568 // ..
4569 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
4570 // .. DMA_CPU_2XCLKACT = 0x1
4571 // .. ==> 0XF800012C[0:0] = 0x00000001U
4572 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4573 // .. USB0_CPU_1XCLKACT = 0x1
4574 // .. ==> 0XF800012C[2:2] = 0x00000001U
4575 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4576 // .. USB1_CPU_1XCLKACT = 0x1
4577 // .. ==> 0XF800012C[3:3] = 0x00000001U
4578 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
4579 // .. GEM0_CPU_1XCLKACT = 0x1
4580 // .. ==> 0XF800012C[6:6] = 0x00000001U
4581 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
4582 // .. GEM1_CPU_1XCLKACT = 0x0
4583 // .. ==> 0XF800012C[7:7] = 0x00000000U
4584 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
4585 // .. SDI0_CPU_1XCLKACT = 0x1
4586 // .. ==> 0XF800012C[10:10] = 0x00000001U
4587 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
4588 // .. SDI1_CPU_1XCLKACT = 0x0
4589 // .. ==> 0XF800012C[11:11] = 0x00000000U
4590 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4591 // .. SPI0_CPU_1XCLKACT = 0x0
4592 // .. ==> 0XF800012C[14:14] = 0x00000000U
4593 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
4594 // .. SPI1_CPU_1XCLKACT = 0x0
4595 // .. ==> 0XF800012C[15:15] = 0x00000000U
4596 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
4597 // .. CAN0_CPU_1XCLKACT = 0x1
4598 // .. ==> 0XF800012C[16:16] = 0x00000001U
4599 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
4600 // .. CAN1_CPU_1XCLKACT = 0x0
4601 // .. ==> 0XF800012C[17:17] = 0x00000000U
4602 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4603 // .. I2C0_CPU_1XCLKACT = 0x1
4604 // .. ==> 0XF800012C[18:18] = 0x00000001U
4605 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
4606 // .. I2C1_CPU_1XCLKACT = 0x1
4607 // .. ==> 0XF800012C[19:19] = 0x00000001U
4608 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
4609 // .. UART0_CPU_1XCLKACT = 0x0
4610 // .. ==> 0XF800012C[20:20] = 0x00000000U
4611 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4612 // .. UART1_CPU_1XCLKACT = 0x1
4613 // .. ==> 0XF800012C[21:21] = 0x00000001U
4614 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
4615 // .. GPIO_CPU_1XCLKACT = 0x1
4616 // .. ==> 0XF800012C[22:22] = 0x00000001U
4617 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
4618 // .. LQSPI_CPU_1XCLKACT = 0x1
4619 // .. ==> 0XF800012C[23:23] = 0x00000001U
4620 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
4621 // .. SMC_CPU_1XCLKACT = 0x1
4622 // .. ==> 0XF800012C[24:24] = 0x00000001U
4623 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
4624 // ..
4625 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
4626 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
4627 // .. START: THIS SHOULD BE BLANK
4628 // .. FINISH: THIS SHOULD BE BLANK
4629 // .. START: LOCK IT BACK
4630 // .. LOCK_KEY = 0X767B
4631 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4632 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4633 // ..
4634 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4635 // .. FINISH: LOCK IT BACK
4636 // FINISH: top
4637 //
4638 EMIT_EXIT(),
4639
4640 //
4641};
4642
4643unsigned long ps7_ddr_init_data_2_0[] = {
4644 // START: top
4645 // .. START: DDR INITIALIZATION
4646 // .. .. START: LOCK DDR
4647 // .. .. reg_ddrc_soft_rstb = 0
4648 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
4649 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4650 // .. .. reg_ddrc_powerdown_en = 0x0
4651 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
4652 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4653 // .. .. reg_ddrc_data_bus_width = 0x0
4654 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
4655 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
4656 // .. .. reg_ddrc_burst8_refresh = 0x0
4657 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
4658 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
4659 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
4660 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
4661 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
4662 // .. .. reg_ddrc_dis_rd_bypass = 0x0
4663 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
4664 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
4665 // .. .. reg_ddrc_dis_act_bypass = 0x0
4666 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
4667 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
4668 // .. .. reg_ddrc_dis_auto_refresh = 0x0
4669 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
4670 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
4671 // .. ..
4672 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
4673 // .. .. FINISH: LOCK DDR
4674 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
4675 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
4676 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
4677 // .. .. reg_ddrc_active_ranks = 0x1
4678 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
4679 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
4680 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
4681 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
4682 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
4683 // .. .. reg_ddrc_wr_odt_block = 0x1
4684 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
4685 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
4686 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
4687 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
4688 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
4689 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
4690 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
4691 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
4692 // .. .. reg_ddrc_addrmap_open_bank = 0x0
4693 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
4694 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4695 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
4696 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
4697 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4698 // .. ..
4699 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
4700 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
4701 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
4702 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
4703 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
4704 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
4705 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
4706 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
4707 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
4708 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
4709 // .. ..
4710 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
4711 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
4712 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
4713 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4714 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
4715 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
4716 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
4717 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
4718 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
4719 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
4720 // .. ..
4721 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
4722 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
4723 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
4724 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4725 // .. .. reg_ddrc_w_xact_run_length = 0x8
4726 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
4727 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
4728 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
4729 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
4730 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
4731 // .. ..
4732 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
4733 // .. .. reg_ddrc_t_rc = 0x1b
4734 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
4735 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
4736 // .. .. reg_ddrc_t_rfc_min = 0x56
4737 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
4738 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
4739 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
4740 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
4741 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
4742 // .. ..
4743 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
4744 // .. .. reg_ddrc_wr2pre = 0x12
4745 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
4746 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
4747 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
4748 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
4749 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
4750 // .. .. reg_ddrc_t_faw = 0x10
4751 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
4752 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
4753 // .. .. reg_ddrc_t_ras_max = 0x24
4754 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
4755 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
4756 // .. .. reg_ddrc_t_ras_min = 0x14
4757 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
4758 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
4759 // .. .. reg_ddrc_t_cke = 0x4
4760 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
4761 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
4762 // .. ..
4763 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
4764 // .. .. reg_ddrc_write_latency = 0x5
4765 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
4766 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
4767 // .. .. reg_ddrc_rd2wr = 0x7
4768 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
4769 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
4770 // .. .. reg_ddrc_wr2rd = 0xe
4771 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
4772 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
4773 // .. .. reg_ddrc_t_xp = 0x4
4774 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
4775 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
4776 // .. .. reg_ddrc_pad_pd = 0x0
4777 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
4778 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
4779 // .. .. reg_ddrc_rd2pre = 0x4
4780 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
4781 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
4782 // .. .. reg_ddrc_t_rcd = 0x7
4783 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
4784 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
4785 // .. ..
4786 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
4787 // .. .. reg_ddrc_t_ccd = 0x4
4788 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
4789 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
4790 // .. .. reg_ddrc_t_rrd = 0x4
4791 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
4792 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
4793 // .. .. reg_ddrc_refresh_margin = 0x2
4794 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
4795 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4796 // .. .. reg_ddrc_t_rp = 0x7
4797 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
4798 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
4799 // .. .. reg_ddrc_refresh_to_x32 = 0x8
4800 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
4801 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
4802 // .. .. reg_ddrc_sdram = 0x1
4803 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
4804 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
4805 // .. .. reg_ddrc_mobile = 0x0
4806 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
4807 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
4808 // .. .. reg_ddrc_clock_stop_en = 0x0
4809 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
4810 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
4811 // .. .. reg_ddrc_read_latency = 0x7
4812 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
4813 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
4814 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
4815 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
4816 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
4817 // .. .. reg_ddrc_dis_pad_pd = 0x0
4818 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
4819 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
4820 // .. .. reg_ddrc_loopback = 0x0
4821 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
4822 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
4823 // .. ..
4824 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
4825 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
4826 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
4827 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4828 // .. .. reg_ddrc_prefer_write = 0x0
4829 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
4830 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4831 // .. .. reg_ddrc_max_rank_rd = 0xf
4832 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
4833 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
4834 // .. .. reg_ddrc_mr_wr = 0x0
4835 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
4836 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
4837 // .. .. reg_ddrc_mr_addr = 0x0
4838 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
4839 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
4840 // .. .. reg_ddrc_mr_data = 0x0
4841 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
4842 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
4843 // .. .. ddrc_reg_mr_wr_busy = 0x0
4844 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
4845 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
4846 // .. .. reg_ddrc_mr_type = 0x0
4847 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
4848 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
4849 // .. .. reg_ddrc_mr_rdata_valid = 0x0
4850 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
4851 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4852 // .. ..
4853 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
4854 // .. .. reg_ddrc_final_wait_x32 = 0x7
4855 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
4856 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
4857 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
4858 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
4859 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
4860 // .. .. reg_ddrc_t_mrd = 0x4
4861 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
4862 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
4863 // .. ..
4864 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
4865 // .. .. reg_ddrc_emr2 = 0x8
4866 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
4867 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
4868 // .. .. reg_ddrc_emr3 = 0x0
4869 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
4870 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
4871 // .. ..
4872 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
4873 // .. .. reg_ddrc_mr = 0x930
4874 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
4875 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
4876 // .. .. reg_ddrc_emr = 0x4
4877 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
4878 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
4879 // .. ..
4880 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
4881 // .. .. reg_ddrc_burst_rdwr = 0x4
4882 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
4883 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
4884 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
4885 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
4886 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
4887 // .. .. reg_ddrc_post_cke_x1024 = 0x1
4888 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
4889 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
4890 // .. .. reg_ddrc_burstchop = 0x0
4891 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
4892 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4893 // .. ..
4894 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
4895 // .. .. reg_ddrc_force_low_pri_n = 0x0
4896 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
4897 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4898 // .. .. reg_ddrc_dis_dq = 0x0
4899 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
4900 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4901 // .. .. reg_phy_debug_mode = 0x0
4902 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
4903 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
4904 // .. .. reg_phy_wr_level_start = 0x0
4905 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
4906 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
4907 // .. .. reg_phy_rd_level_start = 0x0
4908 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
4909 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
4910 // .. .. reg_phy_dq0_wait_t = 0x0
4911 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
4912 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
4913 // .. ..
4914 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
4915 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
4916 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
4917 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
4918 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
4919 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
4920 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
4921 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
4922 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
4923 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
4924 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
4925 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
4926 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
4927 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
4928 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
4929 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
4930 // .. ..
4931 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
4932 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
4933 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
4934 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
4935 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
4936 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
4937 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4938 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
4939 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
4940 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
4941 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
4942 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
4943 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
4944 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
4945 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
4946 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
4947 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
4948 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
4949 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
4950 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
4951 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
4952 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
4953 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
4954 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
4955 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
4956 // .. ..
4957 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
4958 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
4959 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
4960 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
4961 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
4962 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
4963 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
4964 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
4965 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
4966 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
4967 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
4968 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
4969 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
4970 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
4971 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
4972 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
4973 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
4974 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
4975 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
4976 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
4977 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
4978 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
4979 // .. ..
4980 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
4981 // .. .. reg_ddrc_rank0_rd_odt = 0x0
4982 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
4983 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
4984 // .. .. reg_ddrc_rank0_wr_odt = 0x1
4985 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
4986 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
4987 // .. .. reg_ddrc_rank1_rd_odt = 0x1
4988 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
4989 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
4990 // .. .. reg_ddrc_rank1_wr_odt = 0x1
4991 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
4992 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
4993 // .. .. reg_phy_rd_local_odt = 0x0
4994 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
4995 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
4996 // .. .. reg_phy_wr_local_odt = 0x3
4997 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
4998 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
4999 // .. .. reg_phy_idle_local_odt = 0x3
5000 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
5001 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
5002 // .. .. reg_ddrc_rank2_rd_odt = 0x0
5003 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
5004 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
5005 // .. .. reg_ddrc_rank2_wr_odt = 0x0
5006 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
5007 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
5008 // .. .. reg_ddrc_rank3_rd_odt = 0x0
5009 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
5010 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
5011 // .. .. reg_ddrc_rank3_wr_odt = 0x0
5012 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
5013 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
5014 // .. ..
5015 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
5016 // .. .. reg_phy_rd_cmd_to_data = 0x0
5017 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
5018 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5019 // .. .. reg_phy_wr_cmd_to_data = 0x0
5020 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
5021 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5022 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
5023 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
5024 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
5025 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
5026 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
5027 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
5028 // .. .. reg_phy_use_fixed_re = 0x1
5029 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
5030 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
5031 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
5032 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
5033 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5034 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
5035 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
5036 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5037 // .. .. reg_phy_clk_stall_level = 0x0
5038 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
5039 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5040 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
5041 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
5042 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
5043 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
5044 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
5045 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
5046 // .. ..
5047 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
5048 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
5049 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
5050 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
5051 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
5052 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
5053 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
5054 // .. .. reg_ddrc_dis_dll_calib = 0x0
5055 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
5056 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5057 // .. ..
5058 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
5059 // .. .. reg_ddrc_rd_odt_delay = 0x3
5060 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
5061 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
5062 // .. .. reg_ddrc_wr_odt_delay = 0x0
5063 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
5064 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5065 // .. .. reg_ddrc_rd_odt_hold = 0x0
5066 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
5067 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
5068 // .. .. reg_ddrc_wr_odt_hold = 0x5
5069 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
5070 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
5071 // .. ..
5072 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
5073 // .. .. reg_ddrc_pageclose = 0x0
5074 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
5075 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5076 // .. .. reg_ddrc_lpr_num_entries = 0x1f
5077 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
5078 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
5079 // .. .. reg_ddrc_auto_pre_en = 0x0
5080 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
5081 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
5082 // .. .. reg_ddrc_refresh_update_level = 0x0
5083 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
5084 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5085 // .. .. reg_ddrc_dis_wc = 0x0
5086 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
5087 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5088 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
5089 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
5090 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5091 // .. .. reg_ddrc_selfref_en = 0x0
5092 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
5093 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
5094 // .. ..
5095 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
5096 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
5097 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
5098 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
5099 // .. .. reg_arb_go2critical_en = 0x1
5100 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
5101 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
5102 // .. ..
5103 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
5104 // .. .. reg_ddrc_wrlvl_ww = 0x41
5105 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
5106 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
5107 // .. .. reg_ddrc_rdlvl_rr = 0x41
5108 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
5109 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
5110 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
5111 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
5112 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
5113 // .. ..
5114 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
5115 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
5116 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
5117 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
5118 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
5119 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
5120 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
5121 // .. ..
5122 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
5123 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
5124 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
5125 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
5126 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
5127 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
5128 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
5129 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
5130 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
5131 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
5132 // .. .. reg_ddrc_t_cksre = 0x6
5133 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
5134 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
5135 // .. .. reg_ddrc_t_cksrx = 0x6
5136 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
5137 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
5138 // .. .. reg_ddrc_t_ckesr = 0x4
5139 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
5140 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
5141 // .. ..
5142 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
5143 // .. .. reg_ddrc_t_ckpde = 0x2
5144 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
5145 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
5146 // .. .. reg_ddrc_t_ckpdx = 0x2
5147 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
5148 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
5149 // .. .. reg_ddrc_t_ckdpde = 0x2
5150 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
5151 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
5152 // .. .. reg_ddrc_t_ckdpdx = 0x2
5153 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
5154 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
5155 // .. .. reg_ddrc_t_ckcsx = 0x3
5156 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
5157 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
5158 // .. ..
5159 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
5160 // .. .. refresh_timer0_start_value_x32 = 0x0
5161 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
5162 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
5163 // .. .. refresh_timer1_start_value_x32 = 0x8
5164 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
5165 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
5166 // .. ..
5167 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
5168 // .. .. reg_ddrc_dis_auto_zq = 0x0
5169 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
5170 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5171 // .. .. reg_ddrc_ddr3 = 0x1
5172 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
5173 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5174 // .. .. reg_ddrc_t_mod = 0x200
5175 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
5176 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
5177 // .. .. reg_ddrc_t_zq_long_nop = 0x200
5178 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
5179 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
5180 // .. .. reg_ddrc_t_zq_short_nop = 0x40
5181 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
5182 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
5183 // .. ..
5184 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
5185 // .. .. t_zq_short_interval_x1024 = 0xcb73
5186 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
5187 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
5188 // .. .. dram_rstn_x1024 = 0x69
5189 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
5190 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
5191 // .. ..
5192 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
5193 // .. .. deeppowerdown_en = 0x0
5194 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
5195 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5196 // .. .. deeppowerdown_to_x1024 = 0xff
5197 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
5198 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
5199 // .. ..
5200 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
5201 // .. .. dfi_wrlvl_max_x1024 = 0xfff
5202 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
5203 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
5204 // .. .. dfi_rdlvl_max_x1024 = 0xfff
5205 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
5206 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
5207 // .. .. ddrc_reg_twrlvl_max_error = 0x0
5208 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
5209 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
5210 // .. .. ddrc_reg_trdlvl_max_error = 0x0
5211 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
5212 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
5213 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
5214 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
5215 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
5216 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
5217 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
5218 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
5219 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
5220 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
5221 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5222 // .. ..
5223 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
5224 // .. .. reg_ddrc_2t_delay = 0x0
5225 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
5226 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
5227 // .. .. reg_ddrc_skip_ocd = 0x1
5228 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
5229 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
5230 // .. .. reg_ddrc_dis_pre_bypass = 0x0
5231 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
5232 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5233 // .. ..
5234 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
5235 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
5236 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
5237 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
5238 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
5239 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
5240 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
5241 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
5242 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
5243 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
5244 // .. ..
5245 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
5246 // .. .. START: RESET ECC ERROR
5247 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
5248 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
5249 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5250 // .. .. Clear_Correctable_DRAM_ECC_error = 1
5251 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
5252 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5253 // .. ..
5254 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
5255 // .. .. FINISH: RESET ECC ERROR
5256 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
5257 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
5258 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5259 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
5260 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
5261 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5262 // .. ..
5263 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
5264 // .. .. CORR_ECC_LOG_VALID = 0x0
5265 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
5266 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5267 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
5268 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
5269 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
5270 // .. ..
5271 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
5272 // .. .. UNCORR_ECC_LOG_VALID = 0x0
5273 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
5274 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5275 // .. ..
5276 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
5277 // .. .. STAT_NUM_CORR_ERR = 0x0
5278 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
5279 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
5280 // .. .. STAT_NUM_UNCORR_ERR = 0x0
5281 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
5282 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
5283 // .. ..
5284 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
5285 // .. .. reg_ddrc_ecc_mode = 0x0
5286 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
5287 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
5288 // .. .. reg_ddrc_dis_scrub = 0x1
5289 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
5290 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
5291 // .. ..
5292 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
5293 // .. .. reg_phy_dif_on = 0x0
5294 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
5295 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5296 // .. .. reg_phy_dif_off = 0x0
5297 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
5298 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5299 // .. ..
5300 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
5301 // .. .. reg_phy_data_slice_in_use = 0x1
5302 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
5303 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5304 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5305 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
5306 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5307 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5308 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
5309 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5310 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5311 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
5312 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5313 // .. .. reg_phy_board_lpbk_tx = 0x0
5314 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
5315 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5316 // .. .. reg_phy_board_lpbk_rx = 0x0
5317 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
5318 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5319 // .. .. reg_phy_bist_shift_dq = 0x0
5320 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
5321 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5322 // .. .. reg_phy_bist_err_clr = 0x0
5323 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
5324 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5325 // .. .. reg_phy_dq_offset = 0x40
5326 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
5327 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5328 // .. ..
5329 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
5330 // .. .. reg_phy_data_slice_in_use = 0x1
5331 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
5332 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5333 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5334 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
5335 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5336 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5337 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
5338 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5339 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5340 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
5341 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5342 // .. .. reg_phy_board_lpbk_tx = 0x0
5343 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
5344 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5345 // .. .. reg_phy_board_lpbk_rx = 0x0
5346 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
5347 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5348 // .. .. reg_phy_bist_shift_dq = 0x0
5349 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
5350 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5351 // .. .. reg_phy_bist_err_clr = 0x0
5352 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
5353 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5354 // .. .. reg_phy_dq_offset = 0x40
5355 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
5356 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5357 // .. ..
5358 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
5359 // .. .. reg_phy_data_slice_in_use = 0x1
5360 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5361 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5362 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5363 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5364 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5365 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5366 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5367 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5368 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5369 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5370 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5371 // .. .. reg_phy_board_lpbk_tx = 0x0
5372 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5373 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5374 // .. .. reg_phy_board_lpbk_rx = 0x0
5375 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5376 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5377 // .. .. reg_phy_bist_shift_dq = 0x0
5378 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5379 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5380 // .. .. reg_phy_bist_err_clr = 0x0
5381 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5382 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5383 // .. .. reg_phy_dq_offset = 0x40
5384 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5385 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5386 // .. .. reg_phy_data_slice_in_use = 0x1
5387 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5388 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5389 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5390 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5391 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5392 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5393 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5394 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5395 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5396 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5397 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5398 // .. .. reg_phy_board_lpbk_tx = 0x0
5399 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5400 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5401 // .. .. reg_phy_board_lpbk_rx = 0x0
5402 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5403 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5404 // .. .. reg_phy_bist_shift_dq = 0x0
5405 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5406 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5407 // .. .. reg_phy_bist_err_clr = 0x0
5408 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5409 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5410 // .. .. reg_phy_dq_offset = 0x40
5411 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5412 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5413 // .. ..
5414 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
5415 // .. .. reg_phy_data_slice_in_use = 0x1
5416 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
5417 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5418 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5419 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
5420 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5421 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5422 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
5423 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5424 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5425 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
5426 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5427 // .. .. reg_phy_board_lpbk_tx = 0x0
5428 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
5429 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5430 // .. .. reg_phy_board_lpbk_rx = 0x0
5431 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
5432 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5433 // .. .. reg_phy_bist_shift_dq = 0x0
5434 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
5435 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5436 // .. .. reg_phy_bist_err_clr = 0x0
5437 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
5438 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5439 // .. .. reg_phy_dq_offset = 0x40
5440 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
5441 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5442 // .. ..
5443 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
5444 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
5445 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
5446 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
5447 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
5448 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
5449 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
5450 // .. ..
5451 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
5452 // .. .. reg_phy_wrlvl_init_ratio = 0x12
5453 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
5454 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
5455 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
5456 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
5457 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
5458 // .. ..
5459 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
5460 // .. .. reg_phy_wrlvl_init_ratio = 0xc
5461 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
5462 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
5463 // .. .. reg_phy_gatelvl_init_ratio = 0xde
5464 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
5465 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
5466 // .. ..
5467 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
5468 // .. .. reg_phy_wrlvl_init_ratio = 0x21
5469 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
5470 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
5471 // .. .. reg_phy_gatelvl_init_ratio = 0xee
5472 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
5473 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
5474 // .. ..
5475 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
5476 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5477 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
5478 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5479 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5480 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
5481 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5482 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5483 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
5484 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5485 // .. ..
5486 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
5487 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5488 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
5489 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5490 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5491 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
5492 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5493 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5494 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
5495 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5496 // .. ..
5497 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
5498 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5499 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
5500 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5501 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5502 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
5503 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5504 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5505 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
5506 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5507 // .. ..
5508 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
5509 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5510 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
5511 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5512 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5513 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
5514 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5515 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5516 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
5517 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5518 // .. ..
5519 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
5520 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
5521 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
5522 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
5523 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5524 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
5525 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5526 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5527 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
5528 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5529 // .. ..
5530 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
5531 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
5532 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
5533 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
5534 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5535 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
5536 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5537 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5538 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
5539 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5540 // .. ..
5541 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
5542 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
5543 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
5544 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
5545 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5546 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
5547 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5548 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5549 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
5550 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5551 // .. ..
5552 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
5553 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
5554 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
5555 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
5556 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5557 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
5558 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5559 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5560 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
5561 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5562 // .. ..
5563 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
5564 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
5565 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
5566 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
5567 // .. .. reg_phy_fifo_we_in_force = 0x0
5568 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
5569 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5570 // .. .. reg_phy_fifo_we_in_delay = 0x0
5571 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
5572 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5573 // .. ..
5574 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
5575 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
5576 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
5577 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
5578 // .. .. reg_phy_fifo_we_in_force = 0x0
5579 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
5580 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5581 // .. .. reg_phy_fifo_we_in_delay = 0x0
5582 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
5583 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5584 // .. ..
5585 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
5586 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
5587 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
5588 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
5589 // .. .. reg_phy_fifo_we_in_force = 0x0
5590 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
5591 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5592 // .. .. reg_phy_fifo_we_in_delay = 0x0
5593 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
5594 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5595 // .. ..
5596 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
5597 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
5598 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
5599 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
5600 // .. .. reg_phy_fifo_we_in_force = 0x0
5601 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
5602 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5603 // .. .. reg_phy_fifo_we_in_delay = 0x0
5604 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
5605 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5606 // .. ..
5607 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
5608 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
5609 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
5610 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
5611 // .. .. reg_phy_wr_data_slave_force = 0x0
5612 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
5613 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5614 // .. .. reg_phy_wr_data_slave_delay = 0x0
5615 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
5616 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5617 // .. ..
5618 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
5619 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
5620 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
5621 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
5622 // .. .. reg_phy_wr_data_slave_force = 0x0
5623 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
5624 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5625 // .. .. reg_phy_wr_data_slave_delay = 0x0
5626 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
5627 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5628 // .. ..
5629 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
5630 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
5631 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
5632 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
5633 // .. .. reg_phy_wr_data_slave_force = 0x0
5634 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
5635 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5636 // .. .. reg_phy_wr_data_slave_delay = 0x0
5637 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
5638 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5639 // .. ..
5640 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
5641 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
5642 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
5643 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
5644 // .. .. reg_phy_wr_data_slave_force = 0x0
5645 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
5646 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5647 // .. .. reg_phy_wr_data_slave_delay = 0x0
5648 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
5649 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5650 // .. ..
5651 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
5652 // .. .. reg_phy_loopback = 0x0
5653 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
5654 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5655 // .. .. reg_phy_bl2 = 0x0
5656 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
5657 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5658 // .. .. reg_phy_at_spd_atpg = 0x0
5659 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
5660 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5661 // .. .. reg_phy_bist_enable = 0x0
5662 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
5663 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5664 // .. .. reg_phy_bist_force_err = 0x0
5665 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
5666 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5667 // .. .. reg_phy_bist_mode = 0x0
5668 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
5669 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
5670 // .. .. reg_phy_invert_clkout = 0x1
5671 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
5672 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
5673 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
5674 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
5675 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5676 // .. .. reg_phy_sel_logic = 0x0
5677 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
5678 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5679 // .. .. reg_phy_ctrl_slave_ratio = 0x100
5680 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
5681 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
5682 // .. .. reg_phy_ctrl_slave_force = 0x0
5683 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
5684 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
5685 // .. .. reg_phy_ctrl_slave_delay = 0x0
5686 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
5687 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
5688 // .. .. reg_phy_use_rank0_delays = 0x1
5689 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
5690 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5691 // .. .. reg_phy_lpddr = 0x0
5692 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
5693 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
5694 // .. .. reg_phy_cmd_latency = 0x0
5695 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
5696 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
5697 // .. .. reg_phy_int_lpbk = 0x0
5698 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
5699 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
5700 // .. ..
5701 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
5702 // .. .. reg_phy_wr_rl_delay = 0x2
5703 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
5704 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
5705 // .. .. reg_phy_rd_rl_delay = 0x4
5706 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
5707 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
5708 // .. .. reg_phy_dll_lock_diff = 0xf
5709 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
5710 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
5711 // .. .. reg_phy_use_wr_level = 0x1
5712 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
5713 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
5714 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
5715 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
5716 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
5717 // .. .. reg_phy_use_rd_data_eye_level = 0x1
5718 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
5719 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
5720 // .. .. reg_phy_dis_calib_rst = 0x0
5721 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
5722 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5723 // .. .. reg_phy_ctrl_slave_delay = 0x0
5724 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
5725 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
5726 // .. ..
5727 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
5728 // .. .. reg_arb_page_addr_mask = 0x0
5729 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
5730 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5731 // .. ..
5732 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
5733 // .. .. reg_arb_pri_wr_portn = 0x3ff
5734 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
5735 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5736 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5737 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
5738 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5739 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5740 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
5741 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5742 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5743 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
5744 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5745 // .. .. reg_arb_dis_rmw_portn = 0x1
5746 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
5747 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5748 // .. ..
5749 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
5750 // .. .. reg_arb_pri_wr_portn = 0x3ff
5751 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
5752 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5753 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5754 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
5755 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5756 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5757 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
5758 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5759 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5760 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
5761 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5762 // .. .. reg_arb_dis_rmw_portn = 0x1
5763 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
5764 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5765 // .. ..
5766 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
5767 // .. .. reg_arb_pri_wr_portn = 0x3ff
5768 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
5769 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5770 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5771 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
5772 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5773 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5774 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
5775 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5776 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5777 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
5778 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5779 // .. .. reg_arb_dis_rmw_portn = 0x1
5780 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
5781 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5782 // .. ..
5783 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
5784 // .. .. reg_arb_pri_wr_portn = 0x3ff
5785 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
5786 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5787 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5788 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
5789 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5790 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5791 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
5792 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5793 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5794 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
5795 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5796 // .. .. reg_arb_dis_rmw_portn = 0x1
5797 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
5798 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5799 // .. ..
5800 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
5801 // .. .. reg_arb_pri_rd_portn = 0x3ff
5802 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
5803 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5804 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5805 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
5806 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5807 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5808 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
5809 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5810 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5811 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
5812 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5813 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5814 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
5815 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5816 // .. ..
5817 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
5818 // .. .. reg_arb_pri_rd_portn = 0x3ff
5819 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
5820 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5821 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5822 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
5823 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5824 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5825 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
5826 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5827 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5828 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
5829 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5830 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5831 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
5832 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5833 // .. ..
5834 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
5835 // .. .. reg_arb_pri_rd_portn = 0x3ff
5836 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
5837 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5838 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5839 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
5840 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5841 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5842 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
5843 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5844 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5845 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
5846 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5847 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5848 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
5849 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5850 // .. ..
5851 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
5852 // .. .. reg_arb_pri_rd_portn = 0x3ff
5853 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
5854 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5855 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5856 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
5857 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5858 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5859 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
5860 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5861 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5862 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
5863 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5864 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5865 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
5866 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5867 // .. ..
5868 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
5869 // .. .. reg_ddrc_lpddr2 = 0x0
5870 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
5871 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5872 // .. .. reg_ddrc_per_bank_refresh = 0x0
5873 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
5874 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5875 // .. .. reg_ddrc_derate_enable = 0x0
5876 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
5877 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5878 // .. .. reg_ddrc_mr4_margin = 0x0
5879 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
5880 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
5881 // .. ..
5882 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
5883 // .. .. reg_ddrc_mr4_read_interval = 0x0
5884 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
5885 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5886 // .. ..
5887 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
5888 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
5889 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
5890 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
5891 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
5892 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
5893 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
5894 // .. .. reg_ddrc_t_mrw = 0x5
5895 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
5896 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
5897 // .. ..
5898 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
5899 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
5900 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
5901 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
5902 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
5903 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
5904 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
5905 // .. ..
5906 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
5907 // .. .. START: POLL ON DCI STATUS
5908 // .. .. DONE = 1
5909 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
5910 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
5911 // .. ..
5912 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
5913 // .. .. FINISH: POLL ON DCI STATUS
5914 // .. .. START: UNLOCK DDR
5915 // .. .. reg_ddrc_soft_rstb = 0x1
5916 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
5917 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5918 // .. .. reg_ddrc_powerdown_en = 0x0
5919 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
5920 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5921 // .. .. reg_ddrc_data_bus_width = 0x0
5922 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
5923 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
5924 // .. .. reg_ddrc_burst8_refresh = 0x0
5925 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
5926 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
5927 // .. .. reg_ddrc_rdwr_idle_gap = 1
5928 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
5929 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
5930 // .. .. reg_ddrc_dis_rd_bypass = 0x0
5931 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
5932 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
5933 // .. .. reg_ddrc_dis_act_bypass = 0x0
5934 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
5935 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
5936 // .. .. reg_ddrc_dis_auto_refresh = 0x0
5937 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
5938 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5939 // .. ..
5940 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
5941 // .. .. FINISH: UNLOCK DDR
5942 // .. .. START: CHECK DDR STATUS
5943 // .. .. ddrc_reg_operating_mode = 1
5944 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
5945 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
5946 // .. ..
5947 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
5948 // .. .. FINISH: CHECK DDR STATUS
5949 // .. FINISH: DDR INITIALIZATION
5950 // FINISH: top
5951 //
5952 EMIT_EXIT(),
5953
5954 //
5955};
5956
5957unsigned long ps7_mio_init_data_2_0[] = {
5958 // START: top
5959 // .. START: SLCR SETTINGS
5960 // .. UNLOCK_KEY = 0XDF0D
5961 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
5962 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
5963 // ..
5964 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
5965 // .. FINISH: SLCR SETTINGS
5966 // .. START: OCM REMAPPING
5967 // .. VREF_EN = 0x1
5968 // .. ==> 0XF8000B00[0:0] = 0x00000001U
5969 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
5970 // .. VREF_PULLUP_EN = 0x0
5971 // .. ==> 0XF8000B00[1:1] = 0x00000000U
5972 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
5973 // .. CLK_PULLUP_EN = 0x0
5974 // .. ==> 0XF8000B00[8:8] = 0x00000000U
5975 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
5976 // .. SRSTN_PULLUP_EN = 0x0
5977 // .. ==> 0XF8000B00[9:9] = 0x00000000U
5978 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
5979 // ..
5980 EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
5981 // .. FINISH: OCM REMAPPING
5982 // .. START: DDRIOB SETTINGS
5983 // .. INP_POWER = 0x0
5984 // .. ==> 0XF8000B40[0:0] = 0x00000000U
5985 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
5986 // .. INP_TYPE = 0x0
5987 // .. ==> 0XF8000B40[2:1] = 0x00000000U
5988 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
5989 // .. DCI_UPDATE = 0x0
5990 // .. ==> 0XF8000B40[3:3] = 0x00000000U
5991 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
5992 // .. TERM_EN = 0x0
5993 // .. ==> 0XF8000B40[4:4] = 0x00000000U
5994 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
5995 // .. DCR_TYPE = 0x0
5996 // .. ==> 0XF8000B40[6:5] = 0x00000000U
5997 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
5998 // .. IBUF_DISABLE_MODE = 0x0
5999 // .. ==> 0XF8000B40[7:7] = 0x00000000U
6000 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6001 // .. TERM_DISABLE_MODE = 0x0
6002 // .. ==> 0XF8000B40[8:8] = 0x00000000U
6003 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6004 // .. OUTPUT_EN = 0x3
6005 // .. ==> 0XF8000B40[10:9] = 0x00000003U
6006 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6007 // .. PULLUP_EN = 0x0
6008 // .. ==> 0XF8000B40[11:11] = 0x00000000U
6009 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6010 // ..
6011 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
6012 // .. INP_POWER = 0x0
6013 // .. ==> 0XF8000B44[0:0] = 0x00000000U
6014 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6015 // .. INP_TYPE = 0x0
6016 // .. ==> 0XF8000B44[2:1] = 0x00000000U
6017 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6018 // .. DCI_UPDATE = 0x0
6019 // .. ==> 0XF8000B44[3:3] = 0x00000000U
6020 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6021 // .. TERM_EN = 0x0
6022 // .. ==> 0XF8000B44[4:4] = 0x00000000U
6023 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6024 // .. DCR_TYPE = 0x0
6025 // .. ==> 0XF8000B44[6:5] = 0x00000000U
6026 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6027 // .. IBUF_DISABLE_MODE = 0x0
6028 // .. ==> 0XF8000B44[7:7] = 0x00000000U
6029 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6030 // .. TERM_DISABLE_MODE = 0x0
6031 // .. ==> 0XF8000B44[8:8] = 0x00000000U
6032 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6033 // .. OUTPUT_EN = 0x3
6034 // .. ==> 0XF8000B44[10:9] = 0x00000003U
6035 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6036 // .. PULLUP_EN = 0x0
6037 // .. ==> 0XF8000B44[11:11] = 0x00000000U
6038 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6039 // ..
6040 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
6041 // .. INP_POWER = 0x0
6042 // .. ==> 0XF8000B48[0:0] = 0x00000000U
6043 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6044 // .. INP_TYPE = 0x1
6045 // .. ==> 0XF8000B48[2:1] = 0x00000001U
6046 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
6047 // .. DCI_UPDATE = 0x0
6048 // .. ==> 0XF8000B48[3:3] = 0x00000000U
6049 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6050 // .. TERM_EN = 0x1
6051 // .. ==> 0XF8000B48[4:4] = 0x00000001U
6052 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6053 // .. DCR_TYPE = 0x3
6054 // .. ==> 0XF8000B48[6:5] = 0x00000003U
6055 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6056 // .. IBUF_DISABLE_MODE = 0
6057 // .. ==> 0XF8000B48[7:7] = 0x00000000U
6058 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6059 // .. TERM_DISABLE_MODE = 0
6060 // .. ==> 0XF8000B48[8:8] = 0x00000000U
6061 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6062 // .. OUTPUT_EN = 0x3
6063 // .. ==> 0XF8000B48[10:9] = 0x00000003U
6064 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6065 // .. PULLUP_EN = 0x0
6066 // .. ==> 0XF8000B48[11:11] = 0x00000000U
6067 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6068 // ..
6069 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
6070 // .. INP_POWER = 0x0
6071 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
6072 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6073 // .. INP_TYPE = 0x1
6074 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
6075 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
6076 // .. DCI_UPDATE = 0x0
6077 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
6078 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6079 // .. TERM_EN = 0x1
6080 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
6081 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6082 // .. DCR_TYPE = 0x3
6083 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
6084 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6085 // .. IBUF_DISABLE_MODE = 0
6086 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
6087 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6088 // .. TERM_DISABLE_MODE = 0
6089 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
6090 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6091 // .. OUTPUT_EN = 0x3
6092 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
6093 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6094 // .. PULLUP_EN = 0x0
6095 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
6096 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6097 // ..
6098 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
6099 // .. INP_POWER = 0x0
6100 // .. ==> 0XF8000B50[0:0] = 0x00000000U
6101 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6102 // .. INP_TYPE = 0x2
6103 // .. ==> 0XF8000B50[2:1] = 0x00000002U
6104 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6105 // .. DCI_UPDATE = 0x0
6106 // .. ==> 0XF8000B50[3:3] = 0x00000000U
6107 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6108 // .. TERM_EN = 0x1
6109 // .. ==> 0XF8000B50[4:4] = 0x00000001U
6110 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6111 // .. DCR_TYPE = 0x3
6112 // .. ==> 0XF8000B50[6:5] = 0x00000003U
6113 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6114 // .. IBUF_DISABLE_MODE = 0
6115 // .. ==> 0XF8000B50[7:7] = 0x00000000U
6116 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6117 // .. TERM_DISABLE_MODE = 0
6118 // .. ==> 0XF8000B50[8:8] = 0x00000000U
6119 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6120 // .. OUTPUT_EN = 0x3
6121 // .. ==> 0XF8000B50[10:9] = 0x00000003U
6122 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6123 // .. PULLUP_EN = 0x0
6124 // .. ==> 0XF8000B50[11:11] = 0x00000000U
6125 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6126 // ..
6127 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
6128 // .. INP_POWER = 0x0
6129 // .. ==> 0XF8000B54[0:0] = 0x00000000U
6130 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6131 // .. INP_TYPE = 0x2
6132 // .. ==> 0XF8000B54[2:1] = 0x00000002U
6133 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6134 // .. DCI_UPDATE = 0x0
6135 // .. ==> 0XF8000B54[3:3] = 0x00000000U
6136 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6137 // .. TERM_EN = 0x1
6138 // .. ==> 0XF8000B54[4:4] = 0x00000001U
6139 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6140 // .. DCR_TYPE = 0x3
6141 // .. ==> 0XF8000B54[6:5] = 0x00000003U
6142 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6143 // .. IBUF_DISABLE_MODE = 0
6144 // .. ==> 0XF8000B54[7:7] = 0x00000000U
6145 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6146 // .. TERM_DISABLE_MODE = 0
6147 // .. ==> 0XF8000B54[8:8] = 0x00000000U
6148 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6149 // .. OUTPUT_EN = 0x3
6150 // .. ==> 0XF8000B54[10:9] = 0x00000003U
6151 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6152 // .. PULLUP_EN = 0x0
6153 // .. ==> 0XF8000B54[11:11] = 0x00000000U
6154 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6155 // ..
6156 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
6157 // .. INP_POWER = 0x0
6158 // .. ==> 0XF8000B58[0:0] = 0x00000000U
6159 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6160 // .. INP_TYPE = 0x0
6161 // .. ==> 0XF8000B58[2:1] = 0x00000000U
6162 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6163 // .. DCI_UPDATE = 0x0
6164 // .. ==> 0XF8000B58[3:3] = 0x00000000U
6165 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6166 // .. TERM_EN = 0x0
6167 // .. ==> 0XF8000B58[4:4] = 0x00000000U
6168 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6169 // .. DCR_TYPE = 0x0
6170 // .. ==> 0XF8000B58[6:5] = 0x00000000U
6171 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6172 // .. IBUF_DISABLE_MODE = 0x0
6173 // .. ==> 0XF8000B58[7:7] = 0x00000000U
6174 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6175 // .. TERM_DISABLE_MODE = 0x0
6176 // .. ==> 0XF8000B58[8:8] = 0x00000000U
6177 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6178 // .. OUTPUT_EN = 0x3
6179 // .. ==> 0XF8000B58[10:9] = 0x00000003U
6180 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6181 // .. PULLUP_EN = 0x0
6182 // .. ==> 0XF8000B58[11:11] = 0x00000000U
6183 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6184 // ..
6185 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
6186 // .. DRIVE_P = 0x1c
6187 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
6188 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6189 // .. DRIVE_N = 0xc
6190 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
6191 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6192 // .. SLEW_P = 0x3
6193 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
6194 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
6195 // .. SLEW_N = 0x3
6196 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
6197 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
6198 // .. GTL = 0x0
6199 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
6200 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6201 // .. RTERM = 0x0
6202 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
6203 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6204 // ..
6205 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
6206 // .. DRIVE_P = 0x1c
6207 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
6208 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6209 // .. DRIVE_N = 0xc
6210 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
6211 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6212 // .. SLEW_P = 0x6
6213 // .. ==> 0XF8000B60[18:14] = 0x00000006U
6214 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6215 // .. SLEW_N = 0x1f
6216 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
6217 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6218 // .. GTL = 0x0
6219 // .. ==> 0XF8000B60[26:24] = 0x00000000U
6220 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6221 // .. RTERM = 0x0
6222 // .. ==> 0XF8000B60[31:27] = 0x00000000U
6223 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6224 // ..
6225 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
6226 // .. DRIVE_P = 0x1c
6227 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
6228 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6229 // .. DRIVE_N = 0xc
6230 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
6231 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6232 // .. SLEW_P = 0x6
6233 // .. ==> 0XF8000B64[18:14] = 0x00000006U
6234 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6235 // .. SLEW_N = 0x1f
6236 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
6237 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6238 // .. GTL = 0x0
6239 // .. ==> 0XF8000B64[26:24] = 0x00000000U
6240 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6241 // .. RTERM = 0x0
6242 // .. ==> 0XF8000B64[31:27] = 0x00000000U
6243 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6244 // ..
6245 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
6246 // .. DRIVE_P = 0x1c
6247 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
6248 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6249 // .. DRIVE_N = 0xc
6250 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
6251 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6252 // .. SLEW_P = 0x6
6253 // .. ==> 0XF8000B68[18:14] = 0x00000006U
6254 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6255 // .. SLEW_N = 0x1f
6256 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
6257 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6258 // .. GTL = 0x0
6259 // .. ==> 0XF8000B68[26:24] = 0x00000000U
6260 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6261 // .. RTERM = 0x0
6262 // .. ==> 0XF8000B68[31:27] = 0x00000000U
6263 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6264 // ..
6265 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
6266 // .. VREF_INT_EN = 0x1
6267 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
6268 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6269 // .. VREF_SEL = 0x4
6270 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
6271 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
6272 // .. VREF_EXT_EN = 0x0
6273 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
6274 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6275 // .. VREF_PULLUP_EN = 0x0
6276 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
6277 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
6278 // .. REFIO_EN = 0x1
6279 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
6280 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
6281 // .. REFIO_TEST = 0x3
6282 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
6283 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
6284 // .. REFIO_PULLUP_EN = 0x0
6285 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
6286 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6287 // .. DRST_B_PULLUP_EN = 0x0
6288 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
6289 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6290 // .. CKE_PULLUP_EN = 0x0
6291 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
6292 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
6293 // ..
6294 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
6295 // .. .. START: ASSERT RESET
6296 // .. .. RESET = 1
6297 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6298 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6299 // .. .. VRN_OUT = 0x1
6300 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6301 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6302 // .. ..
6303 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
6304 // .. .. FINISH: ASSERT RESET
6305 // .. .. START: DEASSERT RESET
6306 // .. .. RESET = 0
6307 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
6308 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
6309 // .. .. VRN_OUT = 0x1
6310 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6311 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6312 // .. ..
6313 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
6314 // .. .. FINISH: DEASSERT RESET
6315 // .. .. RESET = 0x1
6316 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6317 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6318 // .. .. ENABLE = 0x1
6319 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
6320 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
6321 // .. .. VRP_TRI = 0x0
6322 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
6323 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
6324 // .. .. VRN_TRI = 0x0
6325 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
6326 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
6327 // .. .. VRP_OUT = 0x0
6328 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
6329 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
6330 // .. .. VRN_OUT = 0x1
6331 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6332 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6333 // .. .. NREF_OPT1 = 0x0
6334 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
6335 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
6336 // .. .. NREF_OPT2 = 0x0
6337 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
6338 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
6339 // .. .. NREF_OPT4 = 0x1
6340 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
6341 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
6342 // .. .. PREF_OPT1 = 0x0
6343 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
6344 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
6345 // .. .. PREF_OPT2 = 0x0
6346 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
6347 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
6348 // .. .. UPDATE_CONTROL = 0x0
6349 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
6350 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
6351 // .. .. INIT_COMPLETE = 0x0
6352 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
6353 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
6354 // .. .. TST_CLK = 0x0
6355 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
6356 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
6357 // .. .. TST_HLN = 0x0
6358 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
6359 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
6360 // .. .. TST_HLP = 0x0
6361 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
6362 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
6363 // .. .. TST_RST = 0x0
6364 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
6365 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
6366 // .. .. INT_DCI_EN = 0x0
6367 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
6368 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
6369 // .. ..
6370 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
6371 // .. FINISH: DDRIOB SETTINGS
6372 // .. START: MIO PROGRAMMING
6373 // .. TRI_ENABLE = 1
6374 // .. ==> 0XF8000700[0:0] = 0x00000001U
6375 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6376 // .. Speed = 0
6377 // .. ==> 0XF8000700[8:8] = 0x00000000U
6378 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6379 // .. IO_Type = 1
6380 // .. ==> 0XF8000700[11:9] = 0x00000001U
6381 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6382 // .. PULLUP = 1
6383 // .. ==> 0XF8000700[12:12] = 0x00000001U
6384 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6385 // .. DisableRcvr = 0
6386 // .. ==> 0XF8000700[13:13] = 0x00000000U
6387 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6388 // ..
6389 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
6390 // .. TRI_ENABLE = 0
6391 // .. ==> 0XF8000704[0:0] = 0x00000000U
6392 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6393 // .. L0_SEL = 1
6394 // .. ==> 0XF8000704[1:1] = 0x00000001U
6395 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6396 // .. L1_SEL = 0
6397 // .. ==> 0XF8000704[2:2] = 0x00000000U
6398 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6399 // .. L2_SEL = 0
6400 // .. ==> 0XF8000704[4:3] = 0x00000000U
6401 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6402 // .. L3_SEL = 0
6403 // .. ==> 0XF8000704[7:5] = 0x00000000U
6404 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6405 // .. Speed = 0
6406 // .. ==> 0XF8000704[8:8] = 0x00000000U
6407 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6408 // .. IO_Type = 1
6409 // .. ==> 0XF8000704[11:9] = 0x00000001U
6410 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6411 // .. PULLUP = 1
6412 // .. ==> 0XF8000704[12:12] = 0x00000001U
6413 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6414 // .. DisableRcvr = 0
6415 // .. ==> 0XF8000704[13:13] = 0x00000000U
6416 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6417 // ..
6418 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
6419 // .. TRI_ENABLE = 0
6420 // .. ==> 0XF8000708[0:0] = 0x00000000U
6421 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6422 // .. L0_SEL = 1
6423 // .. ==> 0XF8000708[1:1] = 0x00000001U
6424 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6425 // .. L1_SEL = 0
6426 // .. ==> 0XF8000708[2:2] = 0x00000000U
6427 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6428 // .. L2_SEL = 0
6429 // .. ==> 0XF8000708[4:3] = 0x00000000U
6430 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6431 // .. L3_SEL = 0
6432 // .. ==> 0XF8000708[7:5] = 0x00000000U
6433 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6434 // .. Speed = 0
6435 // .. ==> 0XF8000708[8:8] = 0x00000000U
6436 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6437 // .. IO_Type = 1
6438 // .. ==> 0XF8000708[11:9] = 0x00000001U
6439 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6440 // .. PULLUP = 0
6441 // .. ==> 0XF8000708[12:12] = 0x00000000U
6442 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6443 // .. DisableRcvr = 0
6444 // .. ==> 0XF8000708[13:13] = 0x00000000U
6445 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6446 // ..
6447 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
6448 // .. TRI_ENABLE = 0
6449 // .. ==> 0XF800070C[0:0] = 0x00000000U
6450 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6451 // .. L0_SEL = 1
6452 // .. ==> 0XF800070C[1:1] = 0x00000001U
6453 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6454 // .. L1_SEL = 0
6455 // .. ==> 0XF800070C[2:2] = 0x00000000U
6456 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6457 // .. L2_SEL = 0
6458 // .. ==> 0XF800070C[4:3] = 0x00000000U
6459 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6460 // .. L3_SEL = 0
6461 // .. ==> 0XF800070C[7:5] = 0x00000000U
6462 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6463 // .. Speed = 0
6464 // .. ==> 0XF800070C[8:8] = 0x00000000U
6465 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6466 // .. IO_Type = 1
6467 // .. ==> 0XF800070C[11:9] = 0x00000001U
6468 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6469 // .. PULLUP = 0
6470 // .. ==> 0XF800070C[12:12] = 0x00000000U
6471 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6472 // .. DisableRcvr = 0
6473 // .. ==> 0XF800070C[13:13] = 0x00000000U
6474 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6475 // ..
6476 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
6477 // .. TRI_ENABLE = 0
6478 // .. ==> 0XF8000710[0:0] = 0x00000000U
6479 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6480 // .. L0_SEL = 1
6481 // .. ==> 0XF8000710[1:1] = 0x00000001U
6482 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6483 // .. L1_SEL = 0
6484 // .. ==> 0XF8000710[2:2] = 0x00000000U
6485 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6486 // .. L2_SEL = 0
6487 // .. ==> 0XF8000710[4:3] = 0x00000000U
6488 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6489 // .. L3_SEL = 0
6490 // .. ==> 0XF8000710[7:5] = 0x00000000U
6491 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6492 // .. Speed = 0
6493 // .. ==> 0XF8000710[8:8] = 0x00000000U
6494 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6495 // .. IO_Type = 1
6496 // .. ==> 0XF8000710[11:9] = 0x00000001U
6497 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6498 // .. PULLUP = 0
6499 // .. ==> 0XF8000710[12:12] = 0x00000000U
6500 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6501 // .. DisableRcvr = 0
6502 // .. ==> 0XF8000710[13:13] = 0x00000000U
6503 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6504 // ..
6505 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
6506 // .. TRI_ENABLE = 0
6507 // .. ==> 0XF8000714[0:0] = 0x00000000U
6508 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6509 // .. L0_SEL = 1
6510 // .. ==> 0XF8000714[1:1] = 0x00000001U
6511 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6512 // .. L1_SEL = 0
6513 // .. ==> 0XF8000714[2:2] = 0x00000000U
6514 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6515 // .. L2_SEL = 0
6516 // .. ==> 0XF8000714[4:3] = 0x00000000U
6517 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6518 // .. L3_SEL = 0
6519 // .. ==> 0XF8000714[7:5] = 0x00000000U
6520 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6521 // .. Speed = 0
6522 // .. ==> 0XF8000714[8:8] = 0x00000000U
6523 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6524 // .. IO_Type = 1
6525 // .. ==> 0XF8000714[11:9] = 0x00000001U
6526 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6527 // .. PULLUP = 0
6528 // .. ==> 0XF8000714[12:12] = 0x00000000U
6529 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6530 // .. DisableRcvr = 0
6531 // .. ==> 0XF8000714[13:13] = 0x00000000U
6532 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6533 // ..
6534 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
6535 // .. TRI_ENABLE = 0
6536 // .. ==> 0XF8000718[0:0] = 0x00000000U
6537 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6538 // .. L0_SEL = 1
6539 // .. ==> 0XF8000718[1:1] = 0x00000001U
6540 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6541 // .. L1_SEL = 0
6542 // .. ==> 0XF8000718[2:2] = 0x00000000U
6543 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6544 // .. L2_SEL = 0
6545 // .. ==> 0XF8000718[4:3] = 0x00000000U
6546 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6547 // .. L3_SEL = 0
6548 // .. ==> 0XF8000718[7:5] = 0x00000000U
6549 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6550 // .. Speed = 0
6551 // .. ==> 0XF8000718[8:8] = 0x00000000U
6552 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6553 // .. IO_Type = 1
6554 // .. ==> 0XF8000718[11:9] = 0x00000001U
6555 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6556 // .. PULLUP = 0
6557 // .. ==> 0XF8000718[12:12] = 0x00000000U
6558 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6559 // .. DisableRcvr = 0
6560 // .. ==> 0XF8000718[13:13] = 0x00000000U
6561 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6562 // ..
6563 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
6564 // .. TRI_ENABLE = 0
6565 // .. ==> 0XF800071C[0:0] = 0x00000000U
6566 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6567 // .. L0_SEL = 0
6568 // .. ==> 0XF800071C[1:1] = 0x00000000U
6569 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6570 // .. L1_SEL = 0
6571 // .. ==> 0XF800071C[2:2] = 0x00000000U
6572 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6573 // .. L2_SEL = 0
6574 // .. ==> 0XF800071C[4:3] = 0x00000000U
6575 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6576 // .. L3_SEL = 0
6577 // .. ==> 0XF800071C[7:5] = 0x00000000U
6578 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6579 // .. Speed = 0
6580 // .. ==> 0XF800071C[8:8] = 0x00000000U
6581 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6582 // .. IO_Type = 1
6583 // .. ==> 0XF800071C[11:9] = 0x00000001U
6584 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6585 // .. PULLUP = 0
6586 // .. ==> 0XF800071C[12:12] = 0x00000000U
6587 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6588 // .. DisableRcvr = 0
6589 // .. ==> 0XF800071C[13:13] = 0x00000000U
6590 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6591 // ..
6592 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
6593 // .. TRI_ENABLE = 0
6594 // .. ==> 0XF8000720[0:0] = 0x00000000U
6595 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6596 // .. L0_SEL = 1
6597 // .. ==> 0XF8000720[1:1] = 0x00000001U
6598 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6599 // .. L1_SEL = 0
6600 // .. ==> 0XF8000720[2:2] = 0x00000000U
6601 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6602 // .. L2_SEL = 0
6603 // .. ==> 0XF8000720[4:3] = 0x00000000U
6604 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6605 // .. L3_SEL = 0
6606 // .. ==> 0XF8000720[7:5] = 0x00000000U
6607 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6608 // .. Speed = 0
6609 // .. ==> 0XF8000720[8:8] = 0x00000000U
6610 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6611 // .. IO_Type = 1
6612 // .. ==> 0XF8000720[11:9] = 0x00000001U
6613 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6614 // .. PULLUP = 0
6615 // .. ==> 0XF8000720[12:12] = 0x00000000U
6616 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6617 // .. DisableRcvr = 0
6618 // .. ==> 0XF8000720[13:13] = 0x00000000U
6619 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6620 // ..
6621 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
6622 // .. TRI_ENABLE = 0
6623 // .. ==> 0XF8000724[0:0] = 0x00000000U
6624 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6625 // .. L0_SEL = 0
6626 // .. ==> 0XF8000724[1:1] = 0x00000000U
6627 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6628 // .. L1_SEL = 0
6629 // .. ==> 0XF8000724[2:2] = 0x00000000U
6630 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6631 // .. L2_SEL = 0
6632 // .. ==> 0XF8000724[4:3] = 0x00000000U
6633 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6634 // .. L3_SEL = 0
6635 // .. ==> 0XF8000724[7:5] = 0x00000000U
6636 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6637 // .. Speed = 0
6638 // .. ==> 0XF8000724[8:8] = 0x00000000U
6639 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6640 // .. IO_Type = 1
6641 // .. ==> 0XF8000724[11:9] = 0x00000001U
6642 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6643 // .. PULLUP = 1
6644 // .. ==> 0XF8000724[12:12] = 0x00000001U
6645 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6646 // .. DisableRcvr = 0
6647 // .. ==> 0XF8000724[13:13] = 0x00000000U
6648 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6649 // ..
6650 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
6651 // .. TRI_ENABLE = 0
6652 // .. ==> 0XF8000728[0:0] = 0x00000000U
6653 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6654 // .. L0_SEL = 0
6655 // .. ==> 0XF8000728[1:1] = 0x00000000U
6656 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6657 // .. L1_SEL = 0
6658 // .. ==> 0XF8000728[2:2] = 0x00000000U
6659 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6660 // .. L2_SEL = 0
6661 // .. ==> 0XF8000728[4:3] = 0x00000000U
6662 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6663 // .. L3_SEL = 0
6664 // .. ==> 0XF8000728[7:5] = 0x00000000U
6665 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6666 // .. Speed = 0
6667 // .. ==> 0XF8000728[8:8] = 0x00000000U
6668 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6669 // .. IO_Type = 1
6670 // .. ==> 0XF8000728[11:9] = 0x00000001U
6671 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6672 // .. PULLUP = 1
6673 // .. ==> 0XF8000728[12:12] = 0x00000001U
6674 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6675 // .. DisableRcvr = 0
6676 // .. ==> 0XF8000728[13:13] = 0x00000000U
6677 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6678 // ..
6679 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
6680 // .. TRI_ENABLE = 0
6681 // .. ==> 0XF800072C[0:0] = 0x00000000U
6682 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6683 // .. L0_SEL = 0
6684 // .. ==> 0XF800072C[1:1] = 0x00000000U
6685 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6686 // .. L1_SEL = 0
6687 // .. ==> 0XF800072C[2:2] = 0x00000000U
6688 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6689 // .. L2_SEL = 0
6690 // .. ==> 0XF800072C[4:3] = 0x00000000U
6691 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6692 // .. L3_SEL = 0
6693 // .. ==> 0XF800072C[7:5] = 0x00000000U
6694 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6695 // .. Speed = 0
6696 // .. ==> 0XF800072C[8:8] = 0x00000000U
6697 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6698 // .. IO_Type = 1
6699 // .. ==> 0XF800072C[11:9] = 0x00000001U
6700 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6701 // .. PULLUP = 1
6702 // .. ==> 0XF800072C[12:12] = 0x00000001U
6703 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6704 // .. DisableRcvr = 0
6705 // .. ==> 0XF800072C[13:13] = 0x00000000U
6706 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6707 // ..
6708 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
6709 // .. TRI_ENABLE = 0
6710 // .. ==> 0XF8000730[0:0] = 0x00000000U
6711 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6712 // .. L0_SEL = 0
6713 // .. ==> 0XF8000730[1:1] = 0x00000000U
6714 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6715 // .. L1_SEL = 0
6716 // .. ==> 0XF8000730[2:2] = 0x00000000U
6717 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6718 // .. L2_SEL = 0
6719 // .. ==> 0XF8000730[4:3] = 0x00000000U
6720 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6721 // .. L3_SEL = 0
6722 // .. ==> 0XF8000730[7:5] = 0x00000000U
6723 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6724 // .. Speed = 0
6725 // .. ==> 0XF8000730[8:8] = 0x00000000U
6726 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6727 // .. IO_Type = 1
6728 // .. ==> 0XF8000730[11:9] = 0x00000001U
6729 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6730 // .. PULLUP = 1
6731 // .. ==> 0XF8000730[12:12] = 0x00000001U
6732 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6733 // .. DisableRcvr = 0
6734 // .. ==> 0XF8000730[13:13] = 0x00000000U
6735 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6736 // ..
6737 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
6738 // .. TRI_ENABLE = 0
6739 // .. ==> 0XF8000734[0:0] = 0x00000000U
6740 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6741 // .. L0_SEL = 0
6742 // .. ==> 0XF8000734[1:1] = 0x00000000U
6743 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6744 // .. L1_SEL = 0
6745 // .. ==> 0XF8000734[2:2] = 0x00000000U
6746 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6747 // .. L2_SEL = 0
6748 // .. ==> 0XF8000734[4:3] = 0x00000000U
6749 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6750 // .. L3_SEL = 0
6751 // .. ==> 0XF8000734[7:5] = 0x00000000U
6752 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6753 // .. Speed = 0
6754 // .. ==> 0XF8000734[8:8] = 0x00000000U
6755 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6756 // .. IO_Type = 1
6757 // .. ==> 0XF8000734[11:9] = 0x00000001U
6758 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6759 // .. PULLUP = 1
6760 // .. ==> 0XF8000734[12:12] = 0x00000001U
6761 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6762 // .. DisableRcvr = 0
6763 // .. ==> 0XF8000734[13:13] = 0x00000000U
6764 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6765 // ..
6766 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
6767 // .. TRI_ENABLE = 0
6768 // .. ==> 0XF8000738[0:0] = 0x00000000U
6769 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6770 // .. L0_SEL = 0
6771 // .. ==> 0XF8000738[1:1] = 0x00000000U
6772 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6773 // .. L1_SEL = 0
6774 // .. ==> 0XF8000738[2:2] = 0x00000000U
6775 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6776 // .. L2_SEL = 0
6777 // .. ==> 0XF8000738[4:3] = 0x00000000U
6778 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6779 // .. L3_SEL = 0
6780 // .. ==> 0XF8000738[7:5] = 0x00000000U
6781 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6782 // .. Speed = 0
6783 // .. ==> 0XF8000738[8:8] = 0x00000000U
6784 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6785 // .. IO_Type = 1
6786 // .. ==> 0XF8000738[11:9] = 0x00000001U
6787 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6788 // .. PULLUP = 1
6789 // .. ==> 0XF8000738[12:12] = 0x00000001U
6790 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6791 // .. DisableRcvr = 0
6792 // .. ==> 0XF8000738[13:13] = 0x00000000U
6793 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6794 // ..
6795 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
6796 // .. TRI_ENABLE = 1
6797 // .. ==> 0XF800073C[0:0] = 0x00000001U
6798 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6799 // .. Speed = 0
6800 // .. ==> 0XF800073C[8:8] = 0x00000000U
6801 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6802 // .. IO_Type = 1
6803 // .. ==> 0XF800073C[11:9] = 0x00000001U
6804 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6805 // .. PULLUP = 1
6806 // .. ==> 0XF800073C[12:12] = 0x00000001U
6807 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6808 // .. DisableRcvr = 0
6809 // .. ==> 0XF800073C[13:13] = 0x00000000U
6810 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6811 // ..
6812 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
6813 // .. TRI_ENABLE = 0
6814 // .. ==> 0XF8000740[0:0] = 0x00000000U
6815 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6816 // .. L0_SEL = 1
6817 // .. ==> 0XF8000740[1:1] = 0x00000001U
6818 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6819 // .. L1_SEL = 0
6820 // .. ==> 0XF8000740[2:2] = 0x00000000U
6821 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6822 // .. L2_SEL = 0
6823 // .. ==> 0XF8000740[4:3] = 0x00000000U
6824 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6825 // .. L3_SEL = 0
6826 // .. ==> 0XF8000740[7:5] = 0x00000000U
6827 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6828 // .. Speed = 0
6829 // .. ==> 0XF8000740[8:8] = 0x00000000U
6830 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6831 // .. IO_Type = 4
6832 // .. ==> 0XF8000740[11:9] = 0x00000004U
6833 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6834 // .. PULLUP = 0
6835 // .. ==> 0XF8000740[12:12] = 0x00000000U
6836 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6837 // .. DisableRcvr = 1
6838 // .. ==> 0XF8000740[13:13] = 0x00000001U
6839 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6840 // ..
6841 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
6842 // .. TRI_ENABLE = 0
6843 // .. ==> 0XF8000744[0:0] = 0x00000000U
6844 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6845 // .. L0_SEL = 1
6846 // .. ==> 0XF8000744[1:1] = 0x00000001U
6847 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6848 // .. L1_SEL = 0
6849 // .. ==> 0XF8000744[2:2] = 0x00000000U
6850 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6851 // .. L2_SEL = 0
6852 // .. ==> 0XF8000744[4:3] = 0x00000000U
6853 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6854 // .. L3_SEL = 0
6855 // .. ==> 0XF8000744[7:5] = 0x00000000U
6856 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6857 // .. Speed = 0
6858 // .. ==> 0XF8000744[8:8] = 0x00000000U
6859 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6860 // .. IO_Type = 4
6861 // .. ==> 0XF8000744[11:9] = 0x00000004U
6862 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6863 // .. PULLUP = 0
6864 // .. ==> 0XF8000744[12:12] = 0x00000000U
6865 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6866 // .. DisableRcvr = 1
6867 // .. ==> 0XF8000744[13:13] = 0x00000001U
6868 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6869 // ..
6870 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
6871 // .. TRI_ENABLE = 0
6872 // .. ==> 0XF8000748[0:0] = 0x00000000U
6873 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6874 // .. L0_SEL = 1
6875 // .. ==> 0XF8000748[1:1] = 0x00000001U
6876 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6877 // .. L1_SEL = 0
6878 // .. ==> 0XF8000748[2:2] = 0x00000000U
6879 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6880 // .. L2_SEL = 0
6881 // .. ==> 0XF8000748[4:3] = 0x00000000U
6882 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6883 // .. L3_SEL = 0
6884 // .. ==> 0XF8000748[7:5] = 0x00000000U
6885 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6886 // .. Speed = 0
6887 // .. ==> 0XF8000748[8:8] = 0x00000000U
6888 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6889 // .. IO_Type = 4
6890 // .. ==> 0XF8000748[11:9] = 0x00000004U
6891 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6892 // .. PULLUP = 0
6893 // .. ==> 0XF8000748[12:12] = 0x00000000U
6894 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6895 // .. DisableRcvr = 1
6896 // .. ==> 0XF8000748[13:13] = 0x00000001U
6897 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6898 // ..
6899 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
6900 // .. TRI_ENABLE = 0
6901 // .. ==> 0XF800074C[0:0] = 0x00000000U
6902 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6903 // .. L0_SEL = 1
6904 // .. ==> 0XF800074C[1:1] = 0x00000001U
6905 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6906 // .. L1_SEL = 0
6907 // .. ==> 0XF800074C[2:2] = 0x00000000U
6908 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6909 // .. L2_SEL = 0
6910 // .. ==> 0XF800074C[4:3] = 0x00000000U
6911 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6912 // .. L3_SEL = 0
6913 // .. ==> 0XF800074C[7:5] = 0x00000000U
6914 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6915 // .. Speed = 0
6916 // .. ==> 0XF800074C[8:8] = 0x00000000U
6917 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6918 // .. IO_Type = 4
6919 // .. ==> 0XF800074C[11:9] = 0x00000004U
6920 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6921 // .. PULLUP = 0
6922 // .. ==> 0XF800074C[12:12] = 0x00000000U
6923 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6924 // .. DisableRcvr = 1
6925 // .. ==> 0XF800074C[13:13] = 0x00000001U
6926 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6927 // ..
6928 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
6929 // .. TRI_ENABLE = 0
6930 // .. ==> 0XF8000750[0:0] = 0x00000000U
6931 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6932 // .. L0_SEL = 1
6933 // .. ==> 0XF8000750[1:1] = 0x00000001U
6934 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6935 // .. L1_SEL = 0
6936 // .. ==> 0XF8000750[2:2] = 0x00000000U
6937 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6938 // .. L2_SEL = 0
6939 // .. ==> 0XF8000750[4:3] = 0x00000000U
6940 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6941 // .. L3_SEL = 0
6942 // .. ==> 0XF8000750[7:5] = 0x00000000U
6943 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6944 // .. Speed = 0
6945 // .. ==> 0XF8000750[8:8] = 0x00000000U
6946 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6947 // .. IO_Type = 4
6948 // .. ==> 0XF8000750[11:9] = 0x00000004U
6949 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6950 // .. PULLUP = 0
6951 // .. ==> 0XF8000750[12:12] = 0x00000000U
6952 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6953 // .. DisableRcvr = 1
6954 // .. ==> 0XF8000750[13:13] = 0x00000001U
6955 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6956 // ..
6957 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
6958 // .. TRI_ENABLE = 0
6959 // .. ==> 0XF8000754[0:0] = 0x00000000U
6960 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6961 // .. L0_SEL = 1
6962 // .. ==> 0XF8000754[1:1] = 0x00000001U
6963 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6964 // .. L1_SEL = 0
6965 // .. ==> 0XF8000754[2:2] = 0x00000000U
6966 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6967 // .. L2_SEL = 0
6968 // .. ==> 0XF8000754[4:3] = 0x00000000U
6969 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6970 // .. L3_SEL = 0
6971 // .. ==> 0XF8000754[7:5] = 0x00000000U
6972 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6973 // .. Speed = 0
6974 // .. ==> 0XF8000754[8:8] = 0x00000000U
6975 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6976 // .. IO_Type = 4
6977 // .. ==> 0XF8000754[11:9] = 0x00000004U
6978 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6979 // .. PULLUP = 0
6980 // .. ==> 0XF8000754[12:12] = 0x00000000U
6981 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6982 // .. DisableRcvr = 1
6983 // .. ==> 0XF8000754[13:13] = 0x00000001U
6984 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6985 // ..
6986 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
6987 // .. TRI_ENABLE = 1
6988 // .. ==> 0XF8000758[0:0] = 0x00000001U
6989 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6990 // .. L0_SEL = 1
6991 // .. ==> 0XF8000758[1:1] = 0x00000001U
6992 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6993 // .. L1_SEL = 0
6994 // .. ==> 0XF8000758[2:2] = 0x00000000U
6995 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6996 // .. L2_SEL = 0
6997 // .. ==> 0XF8000758[4:3] = 0x00000000U
6998 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6999 // .. L3_SEL = 0
7000 // .. ==> 0XF8000758[7:5] = 0x00000000U
7001 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7002 // .. Speed = 0
7003 // .. ==> 0XF8000758[8:8] = 0x00000000U
7004 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7005 // .. IO_Type = 4
7006 // .. ==> 0XF8000758[11:9] = 0x00000004U
7007 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7008 // .. PULLUP = 0
7009 // .. ==> 0XF8000758[12:12] = 0x00000000U
7010 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7011 // .. DisableRcvr = 0
7012 // .. ==> 0XF8000758[13:13] = 0x00000000U
7013 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7014 // ..
7015 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
7016 // .. TRI_ENABLE = 1
7017 // .. ==> 0XF800075C[0:0] = 0x00000001U
7018 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7019 // .. L0_SEL = 1
7020 // .. ==> 0XF800075C[1:1] = 0x00000001U
7021 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7022 // .. L1_SEL = 0
7023 // .. ==> 0XF800075C[2:2] = 0x00000000U
7024 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7025 // .. L2_SEL = 0
7026 // .. ==> 0XF800075C[4:3] = 0x00000000U
7027 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7028 // .. L3_SEL = 0
7029 // .. ==> 0XF800075C[7:5] = 0x00000000U
7030 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7031 // .. Speed = 0
7032 // .. ==> 0XF800075C[8:8] = 0x00000000U
7033 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7034 // .. IO_Type = 4
7035 // .. ==> 0XF800075C[11:9] = 0x00000004U
7036 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7037 // .. PULLUP = 0
7038 // .. ==> 0XF800075C[12:12] = 0x00000000U
7039 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7040 // .. DisableRcvr = 0
7041 // .. ==> 0XF800075C[13:13] = 0x00000000U
7042 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7043 // ..
7044 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
7045 // .. TRI_ENABLE = 1
7046 // .. ==> 0XF8000760[0:0] = 0x00000001U
7047 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7048 // .. L0_SEL = 1
7049 // .. ==> 0XF8000760[1:1] = 0x00000001U
7050 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7051 // .. L1_SEL = 0
7052 // .. ==> 0XF8000760[2:2] = 0x00000000U
7053 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7054 // .. L2_SEL = 0
7055 // .. ==> 0XF8000760[4:3] = 0x00000000U
7056 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7057 // .. L3_SEL = 0
7058 // .. ==> 0XF8000760[7:5] = 0x00000000U
7059 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7060 // .. Speed = 0
7061 // .. ==> 0XF8000760[8:8] = 0x00000000U
7062 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7063 // .. IO_Type = 4
7064 // .. ==> 0XF8000760[11:9] = 0x00000004U
7065 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7066 // .. PULLUP = 0
7067 // .. ==> 0XF8000760[12:12] = 0x00000000U
7068 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7069 // .. DisableRcvr = 0
7070 // .. ==> 0XF8000760[13:13] = 0x00000000U
7071 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7072 // ..
7073 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
7074 // .. TRI_ENABLE = 1
7075 // .. ==> 0XF8000764[0:0] = 0x00000001U
7076 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7077 // .. L0_SEL = 1
7078 // .. ==> 0XF8000764[1:1] = 0x00000001U
7079 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7080 // .. L1_SEL = 0
7081 // .. ==> 0XF8000764[2:2] = 0x00000000U
7082 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7083 // .. L2_SEL = 0
7084 // .. ==> 0XF8000764[4:3] = 0x00000000U
7085 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7086 // .. L3_SEL = 0
7087 // .. ==> 0XF8000764[7:5] = 0x00000000U
7088 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7089 // .. Speed = 0
7090 // .. ==> 0XF8000764[8:8] = 0x00000000U
7091 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7092 // .. IO_Type = 4
7093 // .. ==> 0XF8000764[11:9] = 0x00000004U
7094 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7095 // .. PULLUP = 0
7096 // .. ==> 0XF8000764[12:12] = 0x00000000U
7097 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7098 // .. DisableRcvr = 0
7099 // .. ==> 0XF8000764[13:13] = 0x00000000U
7100 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7101 // ..
7102 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
7103 // .. TRI_ENABLE = 1
7104 // .. ==> 0XF8000768[0:0] = 0x00000001U
7105 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7106 // .. L0_SEL = 1
7107 // .. ==> 0XF8000768[1:1] = 0x00000001U
7108 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7109 // .. L1_SEL = 0
7110 // .. ==> 0XF8000768[2:2] = 0x00000000U
7111 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7112 // .. L2_SEL = 0
7113 // .. ==> 0XF8000768[4:3] = 0x00000000U
7114 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7115 // .. L3_SEL = 0
7116 // .. ==> 0XF8000768[7:5] = 0x00000000U
7117 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7118 // .. Speed = 0
7119 // .. ==> 0XF8000768[8:8] = 0x00000000U
7120 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7121 // .. IO_Type = 4
7122 // .. ==> 0XF8000768[11:9] = 0x00000004U
7123 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7124 // .. PULLUP = 0
7125 // .. ==> 0XF8000768[12:12] = 0x00000000U
7126 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7127 // .. DisableRcvr = 0
7128 // .. ==> 0XF8000768[13:13] = 0x00000000U
7129 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7130 // ..
7131 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
7132 // .. TRI_ENABLE = 1
7133 // .. ==> 0XF800076C[0:0] = 0x00000001U
7134 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7135 // .. L0_SEL = 1
7136 // .. ==> 0XF800076C[1:1] = 0x00000001U
7137 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7138 // .. L1_SEL = 0
7139 // .. ==> 0XF800076C[2:2] = 0x00000000U
7140 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7141 // .. L2_SEL = 0
7142 // .. ==> 0XF800076C[4:3] = 0x00000000U
7143 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7144 // .. L3_SEL = 0
7145 // .. ==> 0XF800076C[7:5] = 0x00000000U
7146 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7147 // .. Speed = 0
7148 // .. ==> 0XF800076C[8:8] = 0x00000000U
7149 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7150 // .. IO_Type = 4
7151 // .. ==> 0XF800076C[11:9] = 0x00000004U
7152 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7153 // .. PULLUP = 0
7154 // .. ==> 0XF800076C[12:12] = 0x00000000U
7155 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7156 // .. DisableRcvr = 0
7157 // .. ==> 0XF800076C[13:13] = 0x00000000U
7158 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7159 // ..
7160 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
7161 // .. TRI_ENABLE = 0
7162 // .. ==> 0XF8000770[0:0] = 0x00000000U
7163 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7164 // .. L0_SEL = 0
7165 // .. ==> 0XF8000770[1:1] = 0x00000000U
7166 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7167 // .. L1_SEL = 1
7168 // .. ==> 0XF8000770[2:2] = 0x00000001U
7169 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7170 // .. L2_SEL = 0
7171 // .. ==> 0XF8000770[4:3] = 0x00000000U
7172 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7173 // .. L3_SEL = 0
7174 // .. ==> 0XF8000770[7:5] = 0x00000000U
7175 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7176 // .. Speed = 0
7177 // .. ==> 0XF8000770[8:8] = 0x00000000U
7178 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7179 // .. IO_Type = 1
7180 // .. ==> 0XF8000770[11:9] = 0x00000001U
7181 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7182 // .. PULLUP = 0
7183 // .. ==> 0XF8000770[12:12] = 0x00000000U
7184 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7185 // .. DisableRcvr = 0
7186 // .. ==> 0XF8000770[13:13] = 0x00000000U
7187 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7188 // ..
7189 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
7190 // .. TRI_ENABLE = 1
7191 // .. ==> 0XF8000774[0:0] = 0x00000001U
7192 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7193 // .. L0_SEL = 0
7194 // .. ==> 0XF8000774[1:1] = 0x00000000U
7195 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7196 // .. L1_SEL = 1
7197 // .. ==> 0XF8000774[2:2] = 0x00000001U
7198 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7199 // .. L2_SEL = 0
7200 // .. ==> 0XF8000774[4:3] = 0x00000000U
7201 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7202 // .. L3_SEL = 0
7203 // .. ==> 0XF8000774[7:5] = 0x00000000U
7204 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7205 // .. Speed = 0
7206 // .. ==> 0XF8000774[8:8] = 0x00000000U
7207 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7208 // .. IO_Type = 1
7209 // .. ==> 0XF8000774[11:9] = 0x00000001U
7210 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7211 // .. PULLUP = 0
7212 // .. ==> 0XF8000774[12:12] = 0x00000000U
7213 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7214 // .. DisableRcvr = 0
7215 // .. ==> 0XF8000774[13:13] = 0x00000000U
7216 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7217 // ..
7218 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
7219 // .. TRI_ENABLE = 0
7220 // .. ==> 0XF8000778[0:0] = 0x00000000U
7221 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7222 // .. L0_SEL = 0
7223 // .. ==> 0XF8000778[1:1] = 0x00000000U
7224 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7225 // .. L1_SEL = 1
7226 // .. ==> 0XF8000778[2:2] = 0x00000001U
7227 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7228 // .. L2_SEL = 0
7229 // .. ==> 0XF8000778[4:3] = 0x00000000U
7230 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7231 // .. L3_SEL = 0
7232 // .. ==> 0XF8000778[7:5] = 0x00000000U
7233 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7234 // .. Speed = 0
7235 // .. ==> 0XF8000778[8:8] = 0x00000000U
7236 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7237 // .. IO_Type = 1
7238 // .. ==> 0XF8000778[11:9] = 0x00000001U
7239 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7240 // .. PULLUP = 0
7241 // .. ==> 0XF8000778[12:12] = 0x00000000U
7242 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7243 // .. DisableRcvr = 0
7244 // .. ==> 0XF8000778[13:13] = 0x00000000U
7245 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7246 // ..
7247 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
7248 // .. TRI_ENABLE = 1
7249 // .. ==> 0XF800077C[0:0] = 0x00000001U
7250 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7251 // .. L0_SEL = 0
7252 // .. ==> 0XF800077C[1:1] = 0x00000000U
7253 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7254 // .. L1_SEL = 1
7255 // .. ==> 0XF800077C[2:2] = 0x00000001U
7256 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7257 // .. L2_SEL = 0
7258 // .. ==> 0XF800077C[4:3] = 0x00000000U
7259 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7260 // .. L3_SEL = 0
7261 // .. ==> 0XF800077C[7:5] = 0x00000000U
7262 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7263 // .. Speed = 0
7264 // .. ==> 0XF800077C[8:8] = 0x00000000U
7265 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7266 // .. IO_Type = 1
7267 // .. ==> 0XF800077C[11:9] = 0x00000001U
7268 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7269 // .. PULLUP = 0
7270 // .. ==> 0XF800077C[12:12] = 0x00000000U
7271 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7272 // .. DisableRcvr = 0
7273 // .. ==> 0XF800077C[13:13] = 0x00000000U
7274 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7275 // ..
7276 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
7277 // .. TRI_ENABLE = 0
7278 // .. ==> 0XF8000780[0:0] = 0x00000000U
7279 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7280 // .. L0_SEL = 0
7281 // .. ==> 0XF8000780[1:1] = 0x00000000U
7282 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7283 // .. L1_SEL = 1
7284 // .. ==> 0XF8000780[2:2] = 0x00000001U
7285 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7286 // .. L2_SEL = 0
7287 // .. ==> 0XF8000780[4:3] = 0x00000000U
7288 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7289 // .. L3_SEL = 0
7290 // .. ==> 0XF8000780[7:5] = 0x00000000U
7291 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7292 // .. Speed = 0
7293 // .. ==> 0XF8000780[8:8] = 0x00000000U
7294 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7295 // .. IO_Type = 1
7296 // .. ==> 0XF8000780[11:9] = 0x00000001U
7297 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7298 // .. PULLUP = 0
7299 // .. ==> 0XF8000780[12:12] = 0x00000000U
7300 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7301 // .. DisableRcvr = 0
7302 // .. ==> 0XF8000780[13:13] = 0x00000000U
7303 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7304 // ..
7305 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
7306 // .. TRI_ENABLE = 0
7307 // .. ==> 0XF8000784[0:0] = 0x00000000U
7308 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7309 // .. L0_SEL = 0
7310 // .. ==> 0XF8000784[1:1] = 0x00000000U
7311 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7312 // .. L1_SEL = 1
7313 // .. ==> 0XF8000784[2:2] = 0x00000001U
7314 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7315 // .. L2_SEL = 0
7316 // .. ==> 0XF8000784[4:3] = 0x00000000U
7317 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7318 // .. L3_SEL = 0
7319 // .. ==> 0XF8000784[7:5] = 0x00000000U
7320 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7321 // .. Speed = 0
7322 // .. ==> 0XF8000784[8:8] = 0x00000000U
7323 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7324 // .. IO_Type = 1
7325 // .. ==> 0XF8000784[11:9] = 0x00000001U
7326 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7327 // .. PULLUP = 0
7328 // .. ==> 0XF8000784[12:12] = 0x00000000U
7329 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7330 // .. DisableRcvr = 0
7331 // .. ==> 0XF8000784[13:13] = 0x00000000U
7332 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7333 // ..
7334 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
7335 // .. TRI_ENABLE = 0
7336 // .. ==> 0XF8000788[0:0] = 0x00000000U
7337 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7338 // .. L0_SEL = 0
7339 // .. ==> 0XF8000788[1:1] = 0x00000000U
7340 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7341 // .. L1_SEL = 1
7342 // .. ==> 0XF8000788[2:2] = 0x00000001U
7343 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7344 // .. L2_SEL = 0
7345 // .. ==> 0XF8000788[4:3] = 0x00000000U
7346 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7347 // .. L3_SEL = 0
7348 // .. ==> 0XF8000788[7:5] = 0x00000000U
7349 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7350 // .. Speed = 0
7351 // .. ==> 0XF8000788[8:8] = 0x00000000U
7352 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7353 // .. IO_Type = 1
7354 // .. ==> 0XF8000788[11:9] = 0x00000001U
7355 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7356 // .. PULLUP = 0
7357 // .. ==> 0XF8000788[12:12] = 0x00000000U
7358 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7359 // .. DisableRcvr = 0
7360 // .. ==> 0XF8000788[13:13] = 0x00000000U
7361 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7362 // ..
7363 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
7364 // .. TRI_ENABLE = 0
7365 // .. ==> 0XF800078C[0:0] = 0x00000000U
7366 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7367 // .. L0_SEL = 0
7368 // .. ==> 0XF800078C[1:1] = 0x00000000U
7369 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7370 // .. L1_SEL = 1
7371 // .. ==> 0XF800078C[2:2] = 0x00000001U
7372 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7373 // .. L2_SEL = 0
7374 // .. ==> 0XF800078C[4:3] = 0x00000000U
7375 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7376 // .. L3_SEL = 0
7377 // .. ==> 0XF800078C[7:5] = 0x00000000U
7378 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7379 // .. Speed = 0
7380 // .. ==> 0XF800078C[8:8] = 0x00000000U
7381 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7382 // .. IO_Type = 1
7383 // .. ==> 0XF800078C[11:9] = 0x00000001U
7384 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7385 // .. PULLUP = 0
7386 // .. ==> 0XF800078C[12:12] = 0x00000000U
7387 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7388 // .. DisableRcvr = 0
7389 // .. ==> 0XF800078C[13:13] = 0x00000000U
7390 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7391 // ..
7392 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
7393 // .. TRI_ENABLE = 1
7394 // .. ==> 0XF8000790[0:0] = 0x00000001U
7395 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7396 // .. L0_SEL = 0
7397 // .. ==> 0XF8000790[1:1] = 0x00000000U
7398 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7399 // .. L1_SEL = 1
7400 // .. ==> 0XF8000790[2:2] = 0x00000001U
7401 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7402 // .. L2_SEL = 0
7403 // .. ==> 0XF8000790[4:3] = 0x00000000U
7404 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7405 // .. L3_SEL = 0
7406 // .. ==> 0XF8000790[7:5] = 0x00000000U
7407 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7408 // .. Speed = 0
7409 // .. ==> 0XF8000790[8:8] = 0x00000000U
7410 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7411 // .. IO_Type = 1
7412 // .. ==> 0XF8000790[11:9] = 0x00000001U
7413 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7414 // .. PULLUP = 0
7415 // .. ==> 0XF8000790[12:12] = 0x00000000U
7416 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7417 // .. DisableRcvr = 0
7418 // .. ==> 0XF8000790[13:13] = 0x00000000U
7419 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7420 // ..
7421 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
7422 // .. TRI_ENABLE = 0
7423 // .. ==> 0XF8000794[0:0] = 0x00000000U
7424 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7425 // .. L0_SEL = 0
7426 // .. ==> 0XF8000794[1:1] = 0x00000000U
7427 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7428 // .. L1_SEL = 1
7429 // .. ==> 0XF8000794[2:2] = 0x00000001U
7430 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7431 // .. L2_SEL = 0
7432 // .. ==> 0XF8000794[4:3] = 0x00000000U
7433 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7434 // .. L3_SEL = 0
7435 // .. ==> 0XF8000794[7:5] = 0x00000000U
7436 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7437 // .. Speed = 0
7438 // .. ==> 0XF8000794[8:8] = 0x00000000U
7439 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7440 // .. IO_Type = 1
7441 // .. ==> 0XF8000794[11:9] = 0x00000001U
7442 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7443 // .. PULLUP = 0
7444 // .. ==> 0XF8000794[12:12] = 0x00000000U
7445 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7446 // .. DisableRcvr = 0
7447 // .. ==> 0XF8000794[13:13] = 0x00000000U
7448 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7449 // ..
7450 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
7451 // .. TRI_ENABLE = 0
7452 // .. ==> 0XF8000798[0:0] = 0x00000000U
7453 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7454 // .. L0_SEL = 0
7455 // .. ==> 0XF8000798[1:1] = 0x00000000U
7456 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7457 // .. L1_SEL = 1
7458 // .. ==> 0XF8000798[2:2] = 0x00000001U
7459 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7460 // .. L2_SEL = 0
7461 // .. ==> 0XF8000798[4:3] = 0x00000000U
7462 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7463 // .. L3_SEL = 0
7464 // .. ==> 0XF8000798[7:5] = 0x00000000U
7465 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7466 // .. Speed = 0
7467 // .. ==> 0XF8000798[8:8] = 0x00000000U
7468 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7469 // .. IO_Type = 1
7470 // .. ==> 0XF8000798[11:9] = 0x00000001U
7471 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7472 // .. PULLUP = 0
7473 // .. ==> 0XF8000798[12:12] = 0x00000000U
7474 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7475 // .. DisableRcvr = 0
7476 // .. ==> 0XF8000798[13:13] = 0x00000000U
7477 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7478 // ..
7479 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
7480 // .. TRI_ENABLE = 0
7481 // .. ==> 0XF800079C[0:0] = 0x00000000U
7482 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7483 // .. L0_SEL = 0
7484 // .. ==> 0XF800079C[1:1] = 0x00000000U
7485 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7486 // .. L1_SEL = 1
7487 // .. ==> 0XF800079C[2:2] = 0x00000001U
7488 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7489 // .. L2_SEL = 0
7490 // .. ==> 0XF800079C[4:3] = 0x00000000U
7491 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7492 // .. L3_SEL = 0
7493 // .. ==> 0XF800079C[7:5] = 0x00000000U
7494 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7495 // .. Speed = 0
7496 // .. ==> 0XF800079C[8:8] = 0x00000000U
7497 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7498 // .. IO_Type = 1
7499 // .. ==> 0XF800079C[11:9] = 0x00000001U
7500 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7501 // .. PULLUP = 0
7502 // .. ==> 0XF800079C[12:12] = 0x00000000U
7503 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7504 // .. DisableRcvr = 0
7505 // .. ==> 0XF800079C[13:13] = 0x00000000U
7506 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7507 // ..
7508 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
7509 // .. TRI_ENABLE = 0
7510 // .. ==> 0XF80007A0[0:0] = 0x00000000U
7511 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7512 // .. L0_SEL = 0
7513 // .. ==> 0XF80007A0[1:1] = 0x00000000U
7514 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7515 // .. L1_SEL = 0
7516 // .. ==> 0XF80007A0[2:2] = 0x00000000U
7517 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7518 // .. L2_SEL = 0
7519 // .. ==> 0XF80007A0[4:3] = 0x00000000U
7520 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7521 // .. L3_SEL = 4
7522 // .. ==> 0XF80007A0[7:5] = 0x00000004U
7523 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7524 // .. Speed = 0
7525 // .. ==> 0XF80007A0[8:8] = 0x00000000U
7526 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7527 // .. IO_Type = 1
7528 // .. ==> 0XF80007A0[11:9] = 0x00000001U
7529 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7530 // .. PULLUP = 0
7531 // .. ==> 0XF80007A0[12:12] = 0x00000000U
7532 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7533 // .. DisableRcvr = 0
7534 // .. ==> 0XF80007A0[13:13] = 0x00000000U
7535 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7536 // ..
7537 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
7538 // .. TRI_ENABLE = 0
7539 // .. ==> 0XF80007A4[0:0] = 0x00000000U
7540 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7541 // .. L0_SEL = 0
7542 // .. ==> 0XF80007A4[1:1] = 0x00000000U
7543 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7544 // .. L1_SEL = 0
7545 // .. ==> 0XF80007A4[2:2] = 0x00000000U
7546 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7547 // .. L2_SEL = 0
7548 // .. ==> 0XF80007A4[4:3] = 0x00000000U
7549 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7550 // .. L3_SEL = 4
7551 // .. ==> 0XF80007A4[7:5] = 0x00000004U
7552 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7553 // .. Speed = 0
7554 // .. ==> 0XF80007A4[8:8] = 0x00000000U
7555 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7556 // .. IO_Type = 1
7557 // .. ==> 0XF80007A4[11:9] = 0x00000001U
7558 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7559 // .. PULLUP = 0
7560 // .. ==> 0XF80007A4[12:12] = 0x00000000U
7561 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7562 // .. DisableRcvr = 0
7563 // .. ==> 0XF80007A4[13:13] = 0x00000000U
7564 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7565 // ..
7566 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
7567 // .. TRI_ENABLE = 0
7568 // .. ==> 0XF80007A8[0:0] = 0x00000000U
7569 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7570 // .. L0_SEL = 0
7571 // .. ==> 0XF80007A8[1:1] = 0x00000000U
7572 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7573 // .. L1_SEL = 0
7574 // .. ==> 0XF80007A8[2:2] = 0x00000000U
7575 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7576 // .. L2_SEL = 0
7577 // .. ==> 0XF80007A8[4:3] = 0x00000000U
7578 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7579 // .. L3_SEL = 4
7580 // .. ==> 0XF80007A8[7:5] = 0x00000004U
7581 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7582 // .. Speed = 0
7583 // .. ==> 0XF80007A8[8:8] = 0x00000000U
7584 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7585 // .. IO_Type = 1
7586 // .. ==> 0XF80007A8[11:9] = 0x00000001U
7587 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7588 // .. PULLUP = 0
7589 // .. ==> 0XF80007A8[12:12] = 0x00000000U
7590 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7591 // .. DisableRcvr = 0
7592 // .. ==> 0XF80007A8[13:13] = 0x00000000U
7593 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7594 // ..
7595 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
7596 // .. TRI_ENABLE = 0
7597 // .. ==> 0XF80007AC[0:0] = 0x00000000U
7598 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7599 // .. L0_SEL = 0
7600 // .. ==> 0XF80007AC[1:1] = 0x00000000U
7601 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7602 // .. L1_SEL = 0
7603 // .. ==> 0XF80007AC[2:2] = 0x00000000U
7604 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7605 // .. L2_SEL = 0
7606 // .. ==> 0XF80007AC[4:3] = 0x00000000U
7607 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7608 // .. L3_SEL = 4
7609 // .. ==> 0XF80007AC[7:5] = 0x00000004U
7610 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7611 // .. Speed = 0
7612 // .. ==> 0XF80007AC[8:8] = 0x00000000U
7613 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7614 // .. IO_Type = 1
7615 // .. ==> 0XF80007AC[11:9] = 0x00000001U
7616 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7617 // .. PULLUP = 0
7618 // .. ==> 0XF80007AC[12:12] = 0x00000000U
7619 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7620 // .. DisableRcvr = 0
7621 // .. ==> 0XF80007AC[13:13] = 0x00000000U
7622 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7623 // ..
7624 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
7625 // .. TRI_ENABLE = 0
7626 // .. ==> 0XF80007B0[0:0] = 0x00000000U
7627 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7628 // .. L0_SEL = 0
7629 // .. ==> 0XF80007B0[1:1] = 0x00000000U
7630 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7631 // .. L1_SEL = 0
7632 // .. ==> 0XF80007B0[2:2] = 0x00000000U
7633 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7634 // .. L2_SEL = 0
7635 // .. ==> 0XF80007B0[4:3] = 0x00000000U
7636 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7637 // .. L3_SEL = 4
7638 // .. ==> 0XF80007B0[7:5] = 0x00000004U
7639 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7640 // .. Speed = 0
7641 // .. ==> 0XF80007B0[8:8] = 0x00000000U
7642 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7643 // .. IO_Type = 1
7644 // .. ==> 0XF80007B0[11:9] = 0x00000001U
7645 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7646 // .. PULLUP = 0
7647 // .. ==> 0XF80007B0[12:12] = 0x00000000U
7648 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7649 // .. DisableRcvr = 0
7650 // .. ==> 0XF80007B0[13:13] = 0x00000000U
7651 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7652 // ..
7653 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
7654 // .. TRI_ENABLE = 0
7655 // .. ==> 0XF80007B4[0:0] = 0x00000000U
7656 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7657 // .. L0_SEL = 0
7658 // .. ==> 0XF80007B4[1:1] = 0x00000000U
7659 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7660 // .. L1_SEL = 0
7661 // .. ==> 0XF80007B4[2:2] = 0x00000000U
7662 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7663 // .. L2_SEL = 0
7664 // .. ==> 0XF80007B4[4:3] = 0x00000000U
7665 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7666 // .. L3_SEL = 4
7667 // .. ==> 0XF80007B4[7:5] = 0x00000004U
7668 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7669 // .. Speed = 0
7670 // .. ==> 0XF80007B4[8:8] = 0x00000000U
7671 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7672 // .. IO_Type = 1
7673 // .. ==> 0XF80007B4[11:9] = 0x00000001U
7674 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7675 // .. PULLUP = 0
7676 // .. ==> 0XF80007B4[12:12] = 0x00000000U
7677 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7678 // .. DisableRcvr = 0
7679 // .. ==> 0XF80007B4[13:13] = 0x00000000U
7680 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7681 // ..
7682 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
7683 // .. TRI_ENABLE = 1
7684 // .. ==> 0XF80007B8[0:0] = 0x00000001U
7685 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7686 // .. L0_SEL = 0
7687 // .. ==> 0XF80007B8[1:1] = 0x00000000U
7688 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7689 // .. L1_SEL = 0
7690 // .. ==> 0XF80007B8[2:2] = 0x00000000U
7691 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7692 // .. L2_SEL = 0
7693 // .. ==> 0XF80007B8[4:3] = 0x00000000U
7694 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7695 // .. L3_SEL = 1
7696 // .. ==> 0XF80007B8[7:5] = 0x00000001U
7697 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
7698 // .. Speed = 0
7699 // .. ==> 0XF80007B8[8:8] = 0x00000000U
7700 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7701 // .. IO_Type = 1
7702 // .. ==> 0XF80007B8[11:9] = 0x00000001U
7703 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7704 // .. PULLUP = 1
7705 // .. ==> 0XF80007B8[12:12] = 0x00000001U
7706 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7707 // .. DisableRcvr = 0
7708 // .. ==> 0XF80007B8[13:13] = 0x00000000U
7709 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7710 // ..
7711 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
7712 // .. TRI_ENABLE = 0
7713 // .. ==> 0XF80007BC[0:0] = 0x00000000U
7714 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7715 // .. L0_SEL = 0
7716 // .. ==> 0XF80007BC[1:1] = 0x00000000U
7717 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7718 // .. L1_SEL = 0
7719 // .. ==> 0XF80007BC[2:2] = 0x00000000U
7720 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7721 // .. L2_SEL = 0
7722 // .. ==> 0XF80007BC[4:3] = 0x00000000U
7723 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7724 // .. L3_SEL = 1
7725 // .. ==> 0XF80007BC[7:5] = 0x00000001U
7726 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
7727 // .. Speed = 0
7728 // .. ==> 0XF80007BC[8:8] = 0x00000000U
7729 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7730 // .. IO_Type = 1
7731 // .. ==> 0XF80007BC[11:9] = 0x00000001U
7732 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7733 // .. PULLUP = 1
7734 // .. ==> 0XF80007BC[12:12] = 0x00000001U
7735 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7736 // .. DisableRcvr = 0
7737 // .. ==> 0XF80007BC[13:13] = 0x00000000U
7738 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7739 // ..
7740 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
7741 // .. TRI_ENABLE = 0
7742 // .. ==> 0XF80007C0[0:0] = 0x00000000U
7743 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7744 // .. L0_SEL = 0
7745 // .. ==> 0XF80007C0[1:1] = 0x00000000U
7746 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7747 // .. L1_SEL = 0
7748 // .. ==> 0XF80007C0[2:2] = 0x00000000U
7749 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7750 // .. L2_SEL = 0
7751 // .. ==> 0XF80007C0[4:3] = 0x00000000U
7752 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7753 // .. L3_SEL = 7
7754 // .. ==> 0XF80007C0[7:5] = 0x00000007U
7755 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7756 // .. Speed = 0
7757 // .. ==> 0XF80007C0[8:8] = 0x00000000U
7758 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7759 // .. IO_Type = 1
7760 // .. ==> 0XF80007C0[11:9] = 0x00000001U
7761 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7762 // .. PULLUP = 0
7763 // .. ==> 0XF80007C0[12:12] = 0x00000000U
7764 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7765 // .. DisableRcvr = 0
7766 // .. ==> 0XF80007C0[13:13] = 0x00000000U
7767 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7768 // ..
7769 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
7770 // .. TRI_ENABLE = 1
7771 // .. ==> 0XF80007C4[0:0] = 0x00000001U
7772 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7773 // .. L0_SEL = 0
7774 // .. ==> 0XF80007C4[1:1] = 0x00000000U
7775 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7776 // .. L1_SEL = 0
7777 // .. ==> 0XF80007C4[2:2] = 0x00000000U
7778 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7779 // .. L2_SEL = 0
7780 // .. ==> 0XF80007C4[4:3] = 0x00000000U
7781 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7782 // .. L3_SEL = 7
7783 // .. ==> 0XF80007C4[7:5] = 0x00000007U
7784 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7785 // .. Speed = 0
7786 // .. ==> 0XF80007C4[8:8] = 0x00000000U
7787 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7788 // .. IO_Type = 1
7789 // .. ==> 0XF80007C4[11:9] = 0x00000001U
7790 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7791 // .. PULLUP = 0
7792 // .. ==> 0XF80007C4[12:12] = 0x00000000U
7793 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7794 // .. DisableRcvr = 0
7795 // .. ==> 0XF80007C4[13:13] = 0x00000000U
7796 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7797 // ..
7798 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
7799 // .. TRI_ENABLE = 0
7800 // .. ==> 0XF80007C8[0:0] = 0x00000000U
7801 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7802 // .. L0_SEL = 0
7803 // .. ==> 0XF80007C8[1:1] = 0x00000000U
7804 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7805 // .. L1_SEL = 0
7806 // .. ==> 0XF80007C8[2:2] = 0x00000000U
7807 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7808 // .. L2_SEL = 0
7809 // .. ==> 0XF80007C8[4:3] = 0x00000000U
7810 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7811 // .. L3_SEL = 2
7812 // .. ==> 0XF80007C8[7:5] = 0x00000002U
7813 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
7814 // .. Speed = 0
7815 // .. ==> 0XF80007C8[8:8] = 0x00000000U
7816 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7817 // .. IO_Type = 1
7818 // .. ==> 0XF80007C8[11:9] = 0x00000001U
7819 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7820 // .. PULLUP = 1
7821 // .. ==> 0XF80007C8[12:12] = 0x00000001U
7822 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7823 // .. DisableRcvr = 0
7824 // .. ==> 0XF80007C8[13:13] = 0x00000000U
7825 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7826 // ..
7827 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
7828 // .. TRI_ENABLE = 0
7829 // .. ==> 0XF80007CC[0:0] = 0x00000000U
7830 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7831 // .. L0_SEL = 0
7832 // .. ==> 0XF80007CC[1:1] = 0x00000000U
7833 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7834 // .. L1_SEL = 0
7835 // .. ==> 0XF80007CC[2:2] = 0x00000000U
7836 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7837 // .. L2_SEL = 0
7838 // .. ==> 0XF80007CC[4:3] = 0x00000000U
7839 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7840 // .. L3_SEL = 2
7841 // .. ==> 0XF80007CC[7:5] = 0x00000002U
7842 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
7843 // .. Speed = 0
7844 // .. ==> 0XF80007CC[8:8] = 0x00000000U
7845 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7846 // .. IO_Type = 1
7847 // .. ==> 0XF80007CC[11:9] = 0x00000001U
7848 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7849 // .. PULLUP = 1
7850 // .. ==> 0XF80007CC[12:12] = 0x00000001U
7851 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7852 // .. DisableRcvr = 0
7853 // .. ==> 0XF80007CC[13:13] = 0x00000000U
7854 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7855 // ..
7856 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
7857 // .. TRI_ENABLE = 0
7858 // .. ==> 0XF80007D0[0:0] = 0x00000000U
7859 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7860 // .. L0_SEL = 0
7861 // .. ==> 0XF80007D0[1:1] = 0x00000000U
7862 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7863 // .. L1_SEL = 0
7864 // .. ==> 0XF80007D0[2:2] = 0x00000000U
7865 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7866 // .. L2_SEL = 0
7867 // .. ==> 0XF80007D0[4:3] = 0x00000000U
7868 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7869 // .. L3_SEL = 4
7870 // .. ==> 0XF80007D0[7:5] = 0x00000004U
7871 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7872 // .. Speed = 0
7873 // .. ==> 0XF80007D0[8:8] = 0x00000000U
7874 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7875 // .. IO_Type = 1
7876 // .. ==> 0XF80007D0[11:9] = 0x00000001U
7877 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7878 // .. PULLUP = 0
7879 // .. ==> 0XF80007D0[12:12] = 0x00000000U
7880 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7881 // .. DisableRcvr = 0
7882 // .. ==> 0XF80007D0[13:13] = 0x00000000U
7883 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7884 // ..
7885 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
7886 // .. TRI_ENABLE = 0
7887 // .. ==> 0XF80007D4[0:0] = 0x00000000U
7888 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7889 // .. L0_SEL = 0
7890 // .. ==> 0XF80007D4[1:1] = 0x00000000U
7891 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7892 // .. L1_SEL = 0
7893 // .. ==> 0XF80007D4[2:2] = 0x00000000U
7894 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7895 // .. L2_SEL = 0
7896 // .. ==> 0XF80007D4[4:3] = 0x00000000U
7897 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7898 // .. L3_SEL = 4
7899 // .. ==> 0XF80007D4[7:5] = 0x00000004U
7900 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7901 // .. Speed = 0
7902 // .. ==> 0XF80007D4[8:8] = 0x00000000U
7903 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7904 // .. IO_Type = 1
7905 // .. ==> 0XF80007D4[11:9] = 0x00000001U
7906 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7907 // .. PULLUP = 0
7908 // .. ==> 0XF80007D4[12:12] = 0x00000000U
7909 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7910 // .. DisableRcvr = 0
7911 // .. ==> 0XF80007D4[13:13] = 0x00000000U
7912 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7913 // ..
7914 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
7915 // .. SDIO0_WP_SEL = 15
7916 // .. ==> 0XF8000830[5:0] = 0x0000000FU
7917 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
7918 // .. SDIO0_CD_SEL = 0
7919 // .. ==> 0XF8000830[21:16] = 0x00000000U
7920 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
7921 // ..
7922 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
7923 // .. FINISH: MIO PROGRAMMING
7924 // .. START: LOCK IT BACK
7925 // .. LOCK_KEY = 0X767B
7926 // .. ==> 0XF8000004[15:0] = 0x0000767BU
7927 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
7928 // ..
7929 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
7930 // .. FINISH: LOCK IT BACK
7931 // FINISH: top
7932 //
7933 EMIT_EXIT(),
7934
7935 //
7936};
7937
7938unsigned long ps7_peripherals_init_data_2_0[] = {
7939 // START: top
7940 // .. START: SLCR SETTINGS
7941 // .. UNLOCK_KEY = 0XDF0D
7942 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
7943 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
7944 // ..
7945 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
7946 // .. FINISH: SLCR SETTINGS
7947 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
7948 // .. IBUF_DISABLE_MODE = 0x1
7949 // .. ==> 0XF8000B48[7:7] = 0x00000001U
7950 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7951 // .. TERM_DISABLE_MODE = 0x1
7952 // .. ==> 0XF8000B48[8:8] = 0x00000001U
7953 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7954 // ..
7955 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
7956 // .. IBUF_DISABLE_MODE = 0x1
7957 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
7958 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7959 // .. TERM_DISABLE_MODE = 0x1
7960 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
7961 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7962 // ..
7963 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
7964 // .. IBUF_DISABLE_MODE = 0x1
7965 // .. ==> 0XF8000B50[7:7] = 0x00000001U
7966 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7967 // .. TERM_DISABLE_MODE = 0x1
7968 // .. ==> 0XF8000B50[8:8] = 0x00000001U
7969 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7970 // ..
7971 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
7972 // .. IBUF_DISABLE_MODE = 0x1
7973 // .. ==> 0XF8000B54[7:7] = 0x00000001U
7974 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7975 // .. TERM_DISABLE_MODE = 0x1
7976 // .. ==> 0XF8000B54[8:8] = 0x00000001U
7977 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7978 // ..
7979 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
7980 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
7981 // .. START: LOCK IT BACK
7982 // .. LOCK_KEY = 0X767B
7983 // .. ==> 0XF8000004[15:0] = 0x0000767BU
7984 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
7985 // ..
7986 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
7987 // .. FINISH: LOCK IT BACK
7988 // .. START: SRAM/NOR SET OPMODE
7989 // .. FINISH: SRAM/NOR SET OPMODE
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09007990 // .. START: QSPI REGISTERS
7991 // .. Holdb_dr = 1
7992 // .. ==> 0XE000D000[19:19] = 0x00000001U
7993 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
7994 // ..
7995 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
7996 // .. FINISH: QSPI REGISTERS
7997 // .. START: PL POWER ON RESET REGISTERS
7998 // .. PCFG_POR_CNT_4K = 0
7999 // .. ==> 0XF8007000[29:29] = 0x00000000U
8000 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
8001 // ..
8002 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
8003 // .. FINISH: PL POWER ON RESET REGISTERS
8004 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
8005 // .. .. START: NAND SET CYCLE
8006 // .. .. FINISH: NAND SET CYCLE
8007 // .. .. START: OPMODE
8008 // .. .. FINISH: OPMODE
8009 // .. .. START: DIRECT COMMAND
8010 // .. .. FINISH: DIRECT COMMAND
8011 // .. .. START: SRAM/NOR CS0 SET CYCLE
8012 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
8013 // .. .. START: DIRECT COMMAND
8014 // .. .. FINISH: DIRECT COMMAND
8015 // .. .. START: NOR CS0 BASE ADDRESS
8016 // .. .. FINISH: NOR CS0 BASE ADDRESS
8017 // .. .. START: SRAM/NOR CS1 SET CYCLE
8018 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
8019 // .. .. START: DIRECT COMMAND
8020 // .. .. FINISH: DIRECT COMMAND
8021 // .. .. START: NOR CS1 BASE ADDRESS
8022 // .. .. FINISH: NOR CS1 BASE ADDRESS
8023 // .. .. START: USB RESET
8024 // .. .. .. START: USB0 RESET
8025 // .. .. .. .. START: DIR MODE BANK 0
8026 // .. .. .. .. DIRECTION_0 = 0x80
8027 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
8028 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
8029 // .. .. .. ..
8030 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
8031 // .. .. .. .. FINISH: DIR MODE BANK 0
8032 // .. .. .. .. START: DIR MODE BANK 1
8033 // .. .. .. .. FINISH: DIR MODE BANK 1
8034 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8035 // .. .. .. .. MASK_0_LSW = 0xff7f
8036 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8037 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8038 // .. .. .. .. DATA_0_LSW = 0x80
8039 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8040 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
8041 // .. .. .. ..
8042 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8043 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8044 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8045 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8046 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8047 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8048 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8049 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8050 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8051 // .. .. .. .. OP_ENABLE_0 = 0x80
8052 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
8053 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
8054 // .. .. .. ..
8055 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
8056 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8057 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8058 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8059 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8060 // .. .. .. .. MASK_0_LSW = 0xff7f
8061 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8062 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8063 // .. .. .. .. DATA_0_LSW = 0x0
8064 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8065 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8066 // .. .. .. ..
8067 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
8068 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8069 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8070 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8071 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8072 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8073 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8074 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8075 // .. .. .. .. START: ADD 1 MS DELAY
8076 // .. .. .. ..
8077 EMIT_MASKDELAY(0XF8F00200, 1),
8078 // .. .. .. .. FINISH: ADD 1 MS DELAY
8079 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8080 // .. .. .. .. MASK_0_LSW = 0xff7f
8081 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8082 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8083 // .. .. .. .. DATA_0_LSW = 0x80
8084 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8085 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
8086 // .. .. .. ..
8087 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8088 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8089 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8090 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8091 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8092 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8093 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8094 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8095 // .. .. .. FINISH: USB0 RESET
8096 // .. .. .. START: USB1 RESET
8097 // .. .. .. .. START: DIR MODE BANK 0
8098 // .. .. .. .. FINISH: DIR MODE BANK 0
8099 // .. .. .. .. START: DIR MODE BANK 1
8100 // .. .. .. .. FINISH: DIR MODE BANK 1
8101 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8102 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8103 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8104 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8105 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8106 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8107 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8108 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8109 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8110 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8111 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8112 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8113 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8114 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8115 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8116 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8117 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8118 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8119 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8120 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8121 // .. .. .. .. START: ADD 1 MS DELAY
8122 // .. .. .. ..
8123 EMIT_MASKDELAY(0XF8F00200, 1),
8124 // .. .. .. .. FINISH: ADD 1 MS DELAY
8125 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8126 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8127 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8128 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8129 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8130 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8131 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8132 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8133 // .. .. .. FINISH: USB1 RESET
8134 // .. .. FINISH: USB RESET
8135 // .. .. START: ENET RESET
8136 // .. .. .. START: ENET0 RESET
8137 // .. .. .. .. START: DIR MODE BANK 0
8138 // .. .. .. .. DIRECTION_0 = 0x800
8139 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
8140 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
8141 // .. .. .. ..
8142 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
8143 // .. .. .. .. FINISH: DIR MODE BANK 0
8144 // .. .. .. .. START: DIR MODE BANK 1
8145 // .. .. .. .. FINISH: DIR MODE BANK 1
8146 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8147 // .. .. .. .. MASK_0_LSW = 0xf7ff
8148 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8149 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8150 // .. .. .. .. DATA_0_LSW = 0x800
8151 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8152 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
8153 // .. .. .. ..
8154 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8155 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8156 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8157 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8158 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8159 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8160 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8161 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8162 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8163 // .. .. .. .. OP_ENABLE_0 = 0x800
8164 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
8165 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
8166 // .. .. .. ..
8167 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
8168 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8169 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8170 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8171 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8172 // .. .. .. .. MASK_0_LSW = 0xf7ff
8173 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8174 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8175 // .. .. .. .. DATA_0_LSW = 0x0
8176 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8177 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8178 // .. .. .. ..
8179 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
8180 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8181 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8182 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8183 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8184 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8185 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8186 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8187 // .. .. .. .. START: ADD 1 MS DELAY
8188 // .. .. .. ..
8189 EMIT_MASKDELAY(0XF8F00200, 1),
8190 // .. .. .. .. FINISH: ADD 1 MS DELAY
8191 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8192 // .. .. .. .. MASK_0_LSW = 0xf7ff
8193 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8194 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8195 // .. .. .. .. DATA_0_LSW = 0x800
8196 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8197 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
8198 // .. .. .. ..
8199 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8200 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8201 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8202 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8203 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8204 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8205 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8206 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8207 // .. .. .. FINISH: ENET0 RESET
8208 // .. .. .. START: ENET1 RESET
8209 // .. .. .. .. START: DIR MODE BANK 0
8210 // .. .. .. .. FINISH: DIR MODE BANK 0
8211 // .. .. .. .. START: DIR MODE BANK 1
8212 // .. .. .. .. FINISH: DIR MODE BANK 1
8213 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8214 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8215 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8216 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8217 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8218 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8219 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8220 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8221 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8222 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8223 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8224 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8225 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8226 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8227 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8228 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8229 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8230 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8231 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8232 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8233 // .. .. .. .. START: ADD 1 MS DELAY
8234 // .. .. .. ..
8235 EMIT_MASKDELAY(0XF8F00200, 1),
8236 // .. .. .. .. FINISH: ADD 1 MS DELAY
8237 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8238 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8239 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8240 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8241 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8242 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8243 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8244 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8245 // .. .. .. FINISH: ENET1 RESET
8246 // .. .. FINISH: ENET RESET
8247 // .. .. START: I2C RESET
8248 // .. .. .. START: I2C0 RESET
8249 // .. .. .. .. START: DIR MODE GPIO BANK0
8250 // .. .. .. .. DIRECTION_0 = 0x2000
8251 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
8252 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
8253 // .. .. .. ..
8254 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
8255 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8256 // .. .. .. .. START: DIR MODE GPIO BANK1
8257 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8258 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8259 // .. .. .. .. MASK_0_LSW = 0xdfff
8260 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8261 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8262 // .. .. .. .. DATA_0_LSW = 0x2000
8263 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8264 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
8265 // .. .. .. ..
8266 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8267 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8268 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8269 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8270 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8271 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8272 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8273 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8274 // .. .. .. .. START: OUTPUT ENABLE
8275 // .. .. .. .. OP_ENABLE_0 = 0x2000
8276 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
8277 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
8278 // .. .. .. ..
8279 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
8280 // .. .. .. .. FINISH: OUTPUT ENABLE
8281 // .. .. .. .. START: OUTPUT ENABLE
8282 // .. .. .. .. FINISH: OUTPUT ENABLE
8283 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8284 // .. .. .. .. MASK_0_LSW = 0xdfff
8285 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8286 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8287 // .. .. .. .. DATA_0_LSW = 0x0
8288 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8289 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8290 // .. .. .. ..
8291 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
8292 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8293 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8294 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8295 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8296 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8297 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8298 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8299 // .. .. .. .. START: ADD 1 MS DELAY
8300 // .. .. .. ..
8301 EMIT_MASKDELAY(0XF8F00200, 1),
8302 // .. .. .. .. FINISH: ADD 1 MS DELAY
8303 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8304 // .. .. .. .. MASK_0_LSW = 0xdfff
8305 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8306 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8307 // .. .. .. .. DATA_0_LSW = 0x2000
8308 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8309 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
8310 // .. .. .. ..
8311 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8312 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8313 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8314 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8315 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8316 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8317 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8318 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8319 // .. .. .. FINISH: I2C0 RESET
8320 // .. .. .. START: I2C1 RESET
8321 // .. .. .. .. START: DIR MODE GPIO BANK0
8322 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8323 // .. .. .. .. START: DIR MODE GPIO BANK1
8324 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8325 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8326 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8327 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8328 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8329 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8330 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8331 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8332 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8333 // .. .. .. .. START: OUTPUT ENABLE
8334 // .. .. .. .. FINISH: OUTPUT ENABLE
8335 // .. .. .. .. START: OUTPUT ENABLE
8336 // .. .. .. .. FINISH: OUTPUT ENABLE
8337 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8338 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8339 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8340 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8341 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8342 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8343 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8344 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8345 // .. .. .. .. START: ADD 1 MS DELAY
8346 // .. .. .. ..
8347 EMIT_MASKDELAY(0XF8F00200, 1),
8348 // .. .. .. .. FINISH: ADD 1 MS DELAY
8349 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8350 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8351 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8352 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8353 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8354 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8355 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8356 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8357 // .. .. .. FINISH: I2C1 RESET
8358 // .. .. FINISH: I2C RESET
8359 // .. .. START: NOR CHIP SELECT
8360 // .. .. .. START: DIR MODE BANK 0
8361 // .. .. .. FINISH: DIR MODE BANK 0
8362 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8363 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8364 // .. .. .. START: OUTPUT ENABLE BANK 0
8365 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
8366 // .. .. FINISH: NOR CHIP SELECT
8367 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
8368 // FINISH: top
8369 //
8370 EMIT_EXIT(),
8371
8372 //
8373};
8374
8375unsigned long ps7_post_config_2_0[] = {
8376 // START: top
8377 // .. START: SLCR SETTINGS
8378 // .. UNLOCK_KEY = 0XDF0D
8379 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8380 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8381 // ..
8382 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8383 // .. FINISH: SLCR SETTINGS
8384 // .. START: ENABLING LEVEL SHIFTER
8385 // .. USER_INP_ICT_EN_0 = 3
8386 // .. ==> 0XF8000900[1:0] = 0x00000003U
8387 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
8388 // .. USER_INP_ICT_EN_1 = 3
8389 // .. ==> 0XF8000900[3:2] = 0x00000003U
8390 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
8391 // ..
8392 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
8393 // .. FINISH: ENABLING LEVEL SHIFTER
8394 // .. START: FPGA RESETS TO 0
8395 // .. reserved_3 = 0
8396 // .. ==> 0XF8000240[31:25] = 0x00000000U
8397 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
8398 // .. FPGA_ACP_RST = 0
8399 // .. ==> 0XF8000240[24:24] = 0x00000000U
8400 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
8401 // .. FPGA_AXDS3_RST = 0
8402 // .. ==> 0XF8000240[23:23] = 0x00000000U
8403 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
8404 // .. FPGA_AXDS2_RST = 0
8405 // .. ==> 0XF8000240[22:22] = 0x00000000U
8406 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
8407 // .. FPGA_AXDS1_RST = 0
8408 // .. ==> 0XF8000240[21:21] = 0x00000000U
8409 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
8410 // .. FPGA_AXDS0_RST = 0
8411 // .. ==> 0XF8000240[20:20] = 0x00000000U
8412 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
8413 // .. reserved_2 = 0
8414 // .. ==> 0XF8000240[19:18] = 0x00000000U
8415 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
8416 // .. FSSW1_FPGA_RST = 0
8417 // .. ==> 0XF8000240[17:17] = 0x00000000U
8418 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
8419 // .. FSSW0_FPGA_RST = 0
8420 // .. ==> 0XF8000240[16:16] = 0x00000000U
8421 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
8422 // .. reserved_1 = 0
8423 // .. ==> 0XF8000240[15:14] = 0x00000000U
8424 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
8425 // .. FPGA_FMSW1_RST = 0
8426 // .. ==> 0XF8000240[13:13] = 0x00000000U
8427 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
8428 // .. FPGA_FMSW0_RST = 0
8429 // .. ==> 0XF8000240[12:12] = 0x00000000U
8430 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
8431 // .. FPGA_DMA3_RST = 0
8432 // .. ==> 0XF8000240[11:11] = 0x00000000U
8433 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8434 // .. FPGA_DMA2_RST = 0
8435 // .. ==> 0XF8000240[10:10] = 0x00000000U
8436 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
8437 // .. FPGA_DMA1_RST = 0
8438 // .. ==> 0XF8000240[9:9] = 0x00000000U
8439 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
8440 // .. FPGA_DMA0_RST = 0
8441 // .. ==> 0XF8000240[8:8] = 0x00000000U
8442 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
8443 // .. reserved = 0
8444 // .. ==> 0XF8000240[7:4] = 0x00000000U
8445 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
8446 // .. FPGA3_OUT_RST = 0
8447 // .. ==> 0XF8000240[3:3] = 0x00000000U
8448 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
8449 // .. FPGA2_OUT_RST = 0
8450 // .. ==> 0XF8000240[2:2] = 0x00000000U
8451 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
8452 // .. FPGA1_OUT_RST = 0
8453 // .. ==> 0XF8000240[1:1] = 0x00000000U
8454 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8455 // .. FPGA0_OUT_RST = 0
8456 // .. ==> 0XF8000240[0:0] = 0x00000000U
8457 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8458 // ..
8459 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
8460 // .. FINISH: FPGA RESETS TO 0
8461 // .. START: AFI REGISTERS
8462 // .. .. START: AFI0 REGISTERS
8463 // .. .. FINISH: AFI0 REGISTERS
8464 // .. .. START: AFI1 REGISTERS
8465 // .. .. FINISH: AFI1 REGISTERS
8466 // .. .. START: AFI2 REGISTERS
8467 // .. .. FINISH: AFI2 REGISTERS
8468 // .. .. START: AFI3 REGISTERS
8469 // .. .. FINISH: AFI3 REGISTERS
8470 // .. FINISH: AFI REGISTERS
8471 // .. START: LOCK IT BACK
8472 // .. LOCK_KEY = 0X767B
8473 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8474 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8475 // ..
8476 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8477 // .. FINISH: LOCK IT BACK
8478 // FINISH: top
8479 //
8480 EMIT_EXIT(),
8481
8482 //
8483};
8484
Masahiro Yamada2ab28d12015-05-18 15:31:52 +09008485unsigned long ps7_pll_init_data_1_0[] = {
8486 // START: top
8487 // .. START: SLCR SETTINGS
8488 // .. UNLOCK_KEY = 0XDF0D
8489 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8490 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8491 // ..
8492 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8493 // .. FINISH: SLCR SETTINGS
8494 // .. START: PLL SLCR REGISTERS
8495 // .. .. START: ARM PLL INIT
8496 // .. .. PLL_RES = 0x2
8497 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
8498 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8499 // .. .. PLL_CP = 0x2
8500 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
8501 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8502 // .. .. LOCK_CNT = 0xfa
8503 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
8504 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
8505 // .. ..
8506 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
8507 // .. .. .. START: UPDATE FB_DIV
8508 // .. .. .. PLL_FDIV = 0x28
8509 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
8510 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
8511 // .. .. ..
8512 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
8513 // .. .. .. FINISH: UPDATE FB_DIV
8514 // .. .. .. START: BY PASS PLL
8515 // .. .. .. PLL_BYPASS_FORCE = 1
8516 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
8517 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8518 // .. .. ..
8519 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
8520 // .. .. .. FINISH: BY PASS PLL
8521 // .. .. .. START: ASSERT RESET
8522 // .. .. .. PLL_RESET = 1
8523 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
8524 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8525 // .. .. ..
8526 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
8527 // .. .. .. FINISH: ASSERT RESET
8528 // .. .. .. START: DEASSERT RESET
8529 // .. .. .. PLL_RESET = 0
8530 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
8531 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8532 // .. .. ..
8533 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
8534 // .. .. .. FINISH: DEASSERT RESET
8535 // .. .. .. START: CHECK PLL STATUS
8536 // .. .. .. ARM_PLL_LOCK = 1
8537 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
8538 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8539 // .. .. ..
8540 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
8541 // .. .. .. FINISH: CHECK PLL STATUS
8542 // .. .. .. START: REMOVE PLL BY PASS
8543 // .. .. .. PLL_BYPASS_FORCE = 0
8544 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
8545 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8546 // .. .. ..
8547 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
8548 // .. .. .. FINISH: REMOVE PLL BY PASS
8549 // .. .. .. SRCSEL = 0x0
8550 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
8551 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
8552 // .. .. .. DIVISOR = 0x2
8553 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
8554 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
8555 // .. .. .. CPU_6OR4XCLKACT = 0x1
8556 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
8557 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
8558 // .. .. .. CPU_3OR2XCLKACT = 0x1
8559 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
8560 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
8561 // .. .. .. CPU_2XCLKACT = 0x1
8562 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
8563 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
8564 // .. .. .. CPU_1XCLKACT = 0x1
8565 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
8566 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
8567 // .. .. .. CPU_PERI_CLKACT = 0x1
8568 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
8569 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
8570 // .. .. ..
8571 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
8572 // .. .. FINISH: ARM PLL INIT
8573 // .. .. START: DDR PLL INIT
8574 // .. .. PLL_RES = 0x2
8575 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
8576 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8577 // .. .. PLL_CP = 0x2
8578 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
8579 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8580 // .. .. LOCK_CNT = 0x12c
8581 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
8582 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
8583 // .. ..
8584 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
8585 // .. .. .. START: UPDATE FB_DIV
8586 // .. .. .. PLL_FDIV = 0x20
8587 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
8588 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
8589 // .. .. ..
8590 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
8591 // .. .. .. FINISH: UPDATE FB_DIV
8592 // .. .. .. START: BY PASS PLL
8593 // .. .. .. PLL_BYPASS_FORCE = 1
8594 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
8595 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8596 // .. .. ..
8597 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
8598 // .. .. .. FINISH: BY PASS PLL
8599 // .. .. .. START: ASSERT RESET
8600 // .. .. .. PLL_RESET = 1
8601 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
8602 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8603 // .. .. ..
8604 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
8605 // .. .. .. FINISH: ASSERT RESET
8606 // .. .. .. START: DEASSERT RESET
8607 // .. .. .. PLL_RESET = 0
8608 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
8609 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8610 // .. .. ..
8611 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
8612 // .. .. .. FINISH: DEASSERT RESET
8613 // .. .. .. START: CHECK PLL STATUS
8614 // .. .. .. DDR_PLL_LOCK = 1
8615 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
8616 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8617 // .. .. ..
8618 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
8619 // .. .. .. FINISH: CHECK PLL STATUS
8620 // .. .. .. START: REMOVE PLL BY PASS
8621 // .. .. .. PLL_BYPASS_FORCE = 0
8622 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
8623 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8624 // .. .. ..
8625 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
8626 // .. .. .. FINISH: REMOVE PLL BY PASS
8627 // .. .. .. DDR_3XCLKACT = 0x1
8628 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
8629 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8630 // .. .. .. DDR_2XCLKACT = 0x1
8631 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
8632 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8633 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
8634 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
8635 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
8636 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
8637 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
8638 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
8639 // .. .. ..
8640 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
8641 // .. .. FINISH: DDR PLL INIT
8642 // .. .. START: IO PLL INIT
8643 // .. .. PLL_RES = 0xc
8644 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
8645 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
8646 // .. .. PLL_CP = 0x2
8647 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
8648 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8649 // .. .. LOCK_CNT = 0x145
8650 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
8651 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
8652 // .. ..
8653 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
8654 // .. .. .. START: UPDATE FB_DIV
8655 // .. .. .. PLL_FDIV = 0x1e
8656 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
8657 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
8658 // .. .. ..
8659 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
8660 // .. .. .. FINISH: UPDATE FB_DIV
8661 // .. .. .. START: BY PASS PLL
8662 // .. .. .. PLL_BYPASS_FORCE = 1
8663 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
8664 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8665 // .. .. ..
8666 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
8667 // .. .. .. FINISH: BY PASS PLL
8668 // .. .. .. START: ASSERT RESET
8669 // .. .. .. PLL_RESET = 1
8670 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
8671 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8672 // .. .. ..
8673 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
8674 // .. .. .. FINISH: ASSERT RESET
8675 // .. .. .. START: DEASSERT RESET
8676 // .. .. .. PLL_RESET = 0
8677 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
8678 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8679 // .. .. ..
8680 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
8681 // .. .. .. FINISH: DEASSERT RESET
8682 // .. .. .. START: CHECK PLL STATUS
8683 // .. .. .. IO_PLL_LOCK = 1
8684 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
8685 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
8686 // .. .. ..
8687 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
8688 // .. .. .. FINISH: CHECK PLL STATUS
8689 // .. .. .. START: REMOVE PLL BY PASS
8690 // .. .. .. PLL_BYPASS_FORCE = 0
8691 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
8692 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8693 // .. .. ..
8694 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
8695 // .. .. .. FINISH: REMOVE PLL BY PASS
8696 // .. .. FINISH: IO PLL INIT
8697 // .. FINISH: PLL SLCR REGISTERS
8698 // .. START: LOCK IT BACK
8699 // .. LOCK_KEY = 0X767B
8700 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8701 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8702 // ..
8703 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8704 // .. FINISH: LOCK IT BACK
8705 // FINISH: top
8706 //
8707 EMIT_EXIT(),
8708
8709 //
8710};
8711
8712unsigned long ps7_clock_init_data_1_0[] = {
8713 // START: top
8714 // .. START: SLCR SETTINGS
8715 // .. UNLOCK_KEY = 0XDF0D
8716 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8717 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8718 // ..
8719 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8720 // .. FINISH: SLCR SETTINGS
8721 // .. START: CLOCK CONTROL SLCR REGISTERS
8722 // .. CLKACT = 0x1
8723 // .. ==> 0XF8000128[0:0] = 0x00000001U
8724 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8725 // .. DIVISOR0 = 0x23
8726 // .. ==> 0XF8000128[13:8] = 0x00000023U
8727 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
8728 // .. DIVISOR1 = 0x3
8729 // .. ==> 0XF8000128[25:20] = 0x00000003U
8730 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
8731 // ..
8732 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
8733 // .. CLKACT = 0x1
8734 // .. ==> 0XF8000138[0:0] = 0x00000001U
8735 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8736 // .. SRCSEL = 0x0
8737 // .. ==> 0XF8000138[4:4] = 0x00000000U
8738 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
8739 // ..
8740 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
8741 // .. CLKACT = 0x1
8742 // .. ==> 0XF8000140[0:0] = 0x00000001U
8743 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8744 // .. SRCSEL = 0x0
8745 // .. ==> 0XF8000140[6:4] = 0x00000000U
8746 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
8747 // .. DIVISOR = 0x8
8748 // .. ==> 0XF8000140[13:8] = 0x00000008U
8749 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
8750 // .. DIVISOR1 = 0x5
8751 // .. ==> 0XF8000140[25:20] = 0x00000005U
8752 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
8753 // ..
8754 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
8755 // .. CLKACT = 0x1
8756 // .. ==> 0XF800014C[0:0] = 0x00000001U
8757 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8758 // .. SRCSEL = 0x0
8759 // .. ==> 0XF800014C[5:4] = 0x00000000U
8760 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8761 // .. DIVISOR = 0x5
8762 // .. ==> 0XF800014C[13:8] = 0x00000005U
8763 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
8764 // ..
8765 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
8766 // .. CLKACT0 = 0x1
8767 // .. ==> 0XF8000150[0:0] = 0x00000001U
8768 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8769 // .. CLKACT1 = 0x0
8770 // .. ==> 0XF8000150[1:1] = 0x00000000U
8771 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8772 // .. SRCSEL = 0x0
8773 // .. ==> 0XF8000150[5:4] = 0x00000000U
8774 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8775 // .. DIVISOR = 0x14
8776 // .. ==> 0XF8000150[13:8] = 0x00000014U
8777 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8778 // ..
8779 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
8780 // .. CLKACT0 = 0x0
8781 // .. ==> 0XF8000154[0:0] = 0x00000000U
8782 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8783 // .. CLKACT1 = 0x1
8784 // .. ==> 0XF8000154[1:1] = 0x00000001U
8785 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
8786 // .. SRCSEL = 0x0
8787 // .. ==> 0XF8000154[5:4] = 0x00000000U
8788 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8789 // .. DIVISOR = 0x14
8790 // .. ==> 0XF8000154[13:8] = 0x00000014U
8791 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8792 // ..
8793 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
8794 // .. CLKACT0 = 0x1
8795 // .. ==> 0XF800015C[0:0] = 0x00000001U
8796 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8797 // .. CLKACT1 = 0x0
8798 // .. ==> 0XF800015C[1:1] = 0x00000000U
8799 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8800 // .. SRCSEL = 0x0
8801 // .. ==> 0XF800015C[5:4] = 0x00000000U
8802 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8803 // .. DIVISOR0 = 0xe
8804 // .. ==> 0XF800015C[13:8] = 0x0000000EU
8805 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
8806 // .. DIVISOR1 = 0x3
8807 // .. ==> 0XF800015C[25:20] = 0x00000003U
8808 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
8809 // ..
8810 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
8811 // .. CAN0_MUX = 0x0
8812 // .. ==> 0XF8000160[5:0] = 0x00000000U
8813 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
8814 // .. CAN0_REF_SEL = 0x0
8815 // .. ==> 0XF8000160[6:6] = 0x00000000U
8816 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
8817 // .. CAN1_MUX = 0x0
8818 // .. ==> 0XF8000160[21:16] = 0x00000000U
8819 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
8820 // .. CAN1_REF_SEL = 0x0
8821 // .. ==> 0XF8000160[22:22] = 0x00000000U
8822 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
8823 // ..
8824 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
8825 // .. CLKACT = 0x1
8826 // .. ==> 0XF8000168[0:0] = 0x00000001U
8827 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8828 // .. SRCSEL = 0x0
8829 // .. ==> 0XF8000168[5:4] = 0x00000000U
8830 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8831 // .. DIVISOR = 0x5
8832 // .. ==> 0XF8000168[13:8] = 0x00000005U
8833 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
8834 // ..
8835 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
8836 // .. SRCSEL = 0x0
8837 // .. ==> 0XF8000170[5:4] = 0x00000000U
8838 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8839 // .. DIVISOR0 = 0x14
8840 // .. ==> 0XF8000170[13:8] = 0x00000014U
8841 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8842 // .. DIVISOR1 = 0x1
8843 // .. ==> 0XF8000170[25:20] = 0x00000001U
8844 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8845 // ..
8846 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
8847 // .. SRCSEL = 0x0
8848 // .. ==> 0XF8000180[5:4] = 0x00000000U
8849 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8850 // .. DIVISOR0 = 0x14
8851 // .. ==> 0XF8000180[13:8] = 0x00000014U
8852 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8853 // .. DIVISOR1 = 0x1
8854 // .. ==> 0XF8000180[25:20] = 0x00000001U
8855 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8856 // ..
8857 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
8858 // .. SRCSEL = 0x0
8859 // .. ==> 0XF8000190[5:4] = 0x00000000U
8860 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8861 // .. DIVISOR0 = 0x14
8862 // .. ==> 0XF8000190[13:8] = 0x00000014U
8863 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8864 // .. DIVISOR1 = 0x1
8865 // .. ==> 0XF8000190[25:20] = 0x00000001U
8866 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8867 // ..
8868 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
8869 // .. SRCSEL = 0x0
8870 // .. ==> 0XF80001A0[5:4] = 0x00000000U
8871 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8872 // .. DIVISOR0 = 0x14
8873 // .. ==> 0XF80001A0[13:8] = 0x00000014U
8874 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8875 // .. DIVISOR1 = 0x1
8876 // .. ==> 0XF80001A0[25:20] = 0x00000001U
8877 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8878 // ..
8879 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
8880 // .. CLK_621_TRUE = 0x1
8881 // .. ==> 0XF80001C4[0:0] = 0x00000001U
8882 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8883 // ..
8884 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
8885 // .. DMA_CPU_2XCLKACT = 0x1
8886 // .. ==> 0XF800012C[0:0] = 0x00000001U
8887 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8888 // .. USB0_CPU_1XCLKACT = 0x1
8889 // .. ==> 0XF800012C[2:2] = 0x00000001U
8890 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
8891 // .. USB1_CPU_1XCLKACT = 0x1
8892 // .. ==> 0XF800012C[3:3] = 0x00000001U
8893 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
8894 // .. GEM0_CPU_1XCLKACT = 0x1
8895 // .. ==> 0XF800012C[6:6] = 0x00000001U
8896 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
8897 // .. GEM1_CPU_1XCLKACT = 0x0
8898 // .. ==> 0XF800012C[7:7] = 0x00000000U
8899 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
8900 // .. SDI0_CPU_1XCLKACT = 0x1
8901 // .. ==> 0XF800012C[10:10] = 0x00000001U
8902 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
8903 // .. SDI1_CPU_1XCLKACT = 0x0
8904 // .. ==> 0XF800012C[11:11] = 0x00000000U
8905 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8906 // .. SPI0_CPU_1XCLKACT = 0x0
8907 // .. ==> 0XF800012C[14:14] = 0x00000000U
8908 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
8909 // .. SPI1_CPU_1XCLKACT = 0x0
8910 // .. ==> 0XF800012C[15:15] = 0x00000000U
8911 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
8912 // .. CAN0_CPU_1XCLKACT = 0x1
8913 // .. ==> 0XF800012C[16:16] = 0x00000001U
8914 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
8915 // .. CAN1_CPU_1XCLKACT = 0x0
8916 // .. ==> 0XF800012C[17:17] = 0x00000000U
8917 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
8918 // .. I2C0_CPU_1XCLKACT = 0x1
8919 // .. ==> 0XF800012C[18:18] = 0x00000001U
8920 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
8921 // .. I2C1_CPU_1XCLKACT = 0x1
8922 // .. ==> 0XF800012C[19:19] = 0x00000001U
8923 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
8924 // .. UART0_CPU_1XCLKACT = 0x0
8925 // .. ==> 0XF800012C[20:20] = 0x00000000U
8926 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
8927 // .. UART1_CPU_1XCLKACT = 0x1
8928 // .. ==> 0XF800012C[21:21] = 0x00000001U
8929 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
8930 // .. GPIO_CPU_1XCLKACT = 0x1
8931 // .. ==> 0XF800012C[22:22] = 0x00000001U
8932 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
8933 // .. LQSPI_CPU_1XCLKACT = 0x1
8934 // .. ==> 0XF800012C[23:23] = 0x00000001U
8935 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
8936 // .. SMC_CPU_1XCLKACT = 0x1
8937 // .. ==> 0XF800012C[24:24] = 0x00000001U
8938 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
8939 // ..
8940 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
8941 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
8942 // .. START: THIS SHOULD BE BLANK
8943 // .. FINISH: THIS SHOULD BE BLANK
8944 // .. START: LOCK IT BACK
8945 // .. LOCK_KEY = 0X767B
8946 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8947 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8948 // ..
8949 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8950 // .. FINISH: LOCK IT BACK
8951 // FINISH: top
8952 //
8953 EMIT_EXIT(),
8954
8955 //
8956};
8957
8958unsigned long ps7_ddr_init_data_1_0[] = {
8959 // START: top
8960 // .. START: DDR INITIALIZATION
8961 // .. .. START: LOCK DDR
8962 // .. .. reg_ddrc_soft_rstb = 0
8963 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
8964 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8965 // .. .. reg_ddrc_powerdown_en = 0x0
8966 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
8967 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
8968 // .. .. reg_ddrc_data_bus_width = 0x0
8969 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
8970 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
8971 // .. .. reg_ddrc_burst8_refresh = 0x0
8972 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
8973 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
8974 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
8975 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
8976 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
8977 // .. .. reg_ddrc_dis_rd_bypass = 0x0
8978 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
8979 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
8980 // .. .. reg_ddrc_dis_act_bypass = 0x0
8981 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
8982 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
8983 // .. .. reg_ddrc_dis_auto_refresh = 0x0
8984 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
8985 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
8986 // .. ..
8987 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
8988 // .. .. FINISH: LOCK DDR
8989 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
8990 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
8991 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
8992 // .. .. reg_ddrc_active_ranks = 0x1
8993 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
8994 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
8995 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
8996 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
8997 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
8998 // .. .. reg_ddrc_wr_odt_block = 0x1
8999 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
9000 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
9001 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
9002 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
9003 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
9004 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
9005 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
9006 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
9007 // .. .. reg_ddrc_addrmap_open_bank = 0x0
9008 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
9009 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
9010 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
9011 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
9012 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
9013 // .. ..
9014 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
9015 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
9016 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
9017 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
9018 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
9019 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
9020 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
9021 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
9022 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
9023 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
9024 // .. ..
9025 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
9026 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
9027 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
9028 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
9029 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
9030 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
9031 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
9032 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
9033 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
9034 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
9035 // .. ..
9036 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
9037 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
9038 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
9039 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
9040 // .. .. reg_ddrc_w_xact_run_length = 0x8
9041 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
9042 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
9043 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
9044 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
9045 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
9046 // .. ..
9047 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
9048 // .. .. reg_ddrc_t_rc = 0x1b
9049 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
9050 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
9051 // .. .. reg_ddrc_t_rfc_min = 0x56
9052 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
9053 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
9054 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
9055 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
9056 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
9057 // .. ..
9058 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
9059 // .. .. reg_ddrc_wr2pre = 0x12
9060 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
9061 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
9062 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
9063 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
9064 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
9065 // .. .. reg_ddrc_t_faw = 0x10
9066 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
9067 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
9068 // .. .. reg_ddrc_t_ras_max = 0x24
9069 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
9070 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
9071 // .. .. reg_ddrc_t_ras_min = 0x14
9072 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
9073 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
9074 // .. .. reg_ddrc_t_cke = 0x4
9075 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
9076 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
9077 // .. ..
9078 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
9079 // .. .. reg_ddrc_write_latency = 0x5
9080 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
9081 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
9082 // .. .. reg_ddrc_rd2wr = 0x7
9083 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
9084 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
9085 // .. .. reg_ddrc_wr2rd = 0xe
9086 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
9087 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
9088 // .. .. reg_ddrc_t_xp = 0x4
9089 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
9090 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
9091 // .. .. reg_ddrc_pad_pd = 0x0
9092 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
9093 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
9094 // .. .. reg_ddrc_rd2pre = 0x4
9095 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
9096 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
9097 // .. .. reg_ddrc_t_rcd = 0x7
9098 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
9099 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
9100 // .. ..
9101 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
9102 // .. .. reg_ddrc_t_ccd = 0x4
9103 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
9104 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
9105 // .. .. reg_ddrc_t_rrd = 0x4
9106 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
9107 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
9108 // .. .. reg_ddrc_refresh_margin = 0x2
9109 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
9110 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
9111 // .. .. reg_ddrc_t_rp = 0x7
9112 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
9113 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
9114 // .. .. reg_ddrc_refresh_to_x32 = 0x8
9115 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
9116 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
9117 // .. .. reg_ddrc_sdram = 0x1
9118 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
9119 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
9120 // .. .. reg_ddrc_mobile = 0x0
9121 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
9122 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
9123 // .. .. reg_ddrc_clock_stop_en = 0x0
9124 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
9125 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
9126 // .. .. reg_ddrc_read_latency = 0x7
9127 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
9128 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
9129 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
9130 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
9131 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
9132 // .. .. reg_ddrc_dis_pad_pd = 0x0
9133 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
9134 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
9135 // .. .. reg_ddrc_loopback = 0x0
9136 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
9137 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
9138 // .. ..
9139 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
9140 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
9141 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
9142 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9143 // .. .. reg_ddrc_prefer_write = 0x0
9144 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
9145 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9146 // .. .. reg_ddrc_max_rank_rd = 0xf
9147 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
9148 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
9149 // .. .. reg_ddrc_mr_wr = 0x0
9150 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
9151 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9152 // .. .. reg_ddrc_mr_addr = 0x0
9153 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
9154 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
9155 // .. .. reg_ddrc_mr_data = 0x0
9156 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
9157 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
9158 // .. .. ddrc_reg_mr_wr_busy = 0x0
9159 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
9160 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9161 // .. .. reg_ddrc_mr_type = 0x0
9162 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
9163 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
9164 // .. .. reg_ddrc_mr_rdata_valid = 0x0
9165 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
9166 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
9167 // .. ..
9168 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
9169 // .. .. reg_ddrc_final_wait_x32 = 0x7
9170 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
9171 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
9172 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
9173 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
9174 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
9175 // .. .. reg_ddrc_t_mrd = 0x4
9176 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
9177 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
9178 // .. ..
9179 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
9180 // .. .. reg_ddrc_emr2 = 0x8
9181 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
9182 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
9183 // .. .. reg_ddrc_emr3 = 0x0
9184 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
9185 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
9186 // .. ..
9187 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
9188 // .. .. reg_ddrc_mr = 0x930
9189 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
9190 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
9191 // .. .. reg_ddrc_emr = 0x4
9192 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
9193 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
9194 // .. ..
9195 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
9196 // .. .. reg_ddrc_burst_rdwr = 0x4
9197 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
9198 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
9199 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
9200 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
9201 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
9202 // .. .. reg_ddrc_post_cke_x1024 = 0x1
9203 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
9204 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
9205 // .. .. reg_ddrc_burstchop = 0x0
9206 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
9207 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
9208 // .. ..
9209 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
9210 // .. .. reg_ddrc_force_low_pri_n = 0x0
9211 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
9212 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9213 // .. .. reg_ddrc_dis_dq = 0x0
9214 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
9215 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9216 // .. .. reg_phy_debug_mode = 0x0
9217 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
9218 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9219 // .. .. reg_phy_wr_level_start = 0x0
9220 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
9221 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9222 // .. .. reg_phy_rd_level_start = 0x0
9223 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
9224 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9225 // .. .. reg_phy_dq0_wait_t = 0x0
9226 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
9227 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
9228 // .. ..
9229 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
9230 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
9231 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
9232 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
9233 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
9234 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
9235 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
9236 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
9237 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
9238 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
9239 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
9240 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
9241 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9242 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
9243 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
9244 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9245 // .. ..
9246 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
9247 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
9248 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
9249 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9250 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
9251 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
9252 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9253 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
9254 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
9255 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9256 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
9257 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
9258 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9259 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
9260 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
9261 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9262 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
9263 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
9264 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
9265 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
9266 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
9267 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9268 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
9269 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
9270 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
9271 // .. ..
9272 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
9273 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
9274 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
9275 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
9276 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
9277 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
9278 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
9279 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
9280 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
9281 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
9282 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
9283 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
9284 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
9285 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
9286 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
9287 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
9288 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
9289 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
9290 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
9291 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
9292 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
9293 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9294 // .. ..
9295 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
9296 // .. .. reg_ddrc_rank0_rd_odt = 0x0
9297 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
9298 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9299 // .. .. reg_ddrc_rank0_wr_odt = 0x1
9300 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
9301 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
9302 // .. .. reg_ddrc_rank1_rd_odt = 0x1
9303 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
9304 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
9305 // .. .. reg_ddrc_rank1_wr_odt = 0x1
9306 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
9307 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
9308 // .. .. reg_phy_rd_local_odt = 0x0
9309 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
9310 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
9311 // .. .. reg_phy_wr_local_odt = 0x3
9312 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
9313 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
9314 // .. .. reg_phy_idle_local_odt = 0x3
9315 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
9316 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
9317 // .. .. reg_ddrc_rank2_rd_odt = 0x0
9318 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
9319 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
9320 // .. .. reg_ddrc_rank2_wr_odt = 0x0
9321 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
9322 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
9323 // .. .. reg_ddrc_rank3_rd_odt = 0x0
9324 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
9325 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
9326 // .. .. reg_ddrc_rank3_wr_odt = 0x0
9327 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
9328 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
9329 // .. ..
9330 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
9331 // .. .. reg_phy_rd_cmd_to_data = 0x0
9332 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
9333 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9334 // .. .. reg_phy_wr_cmd_to_data = 0x0
9335 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
9336 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9337 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
9338 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
9339 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
9340 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
9341 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
9342 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
9343 // .. .. reg_phy_use_fixed_re = 0x1
9344 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
9345 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
9346 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
9347 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
9348 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9349 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
9350 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
9351 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9352 // .. .. reg_phy_clk_stall_level = 0x0
9353 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
9354 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9355 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
9356 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
9357 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
9358 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
9359 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
9360 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
9361 // .. ..
9362 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
9363 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
9364 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
9365 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
9366 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
9367 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
9368 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
9369 // .. .. reg_ddrc_dis_dll_calib = 0x0
9370 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
9371 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9372 // .. ..
9373 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
9374 // .. .. reg_ddrc_rd_odt_delay = 0x3
9375 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
9376 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
9377 // .. .. reg_ddrc_wr_odt_delay = 0x0
9378 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
9379 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9380 // .. .. reg_ddrc_rd_odt_hold = 0x0
9381 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
9382 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9383 // .. .. reg_ddrc_wr_odt_hold = 0x5
9384 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
9385 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
9386 // .. ..
9387 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
9388 // .. .. reg_ddrc_pageclose = 0x0
9389 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
9390 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9391 // .. .. reg_ddrc_lpr_num_entries = 0x1f
9392 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
9393 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
9394 // .. .. reg_ddrc_auto_pre_en = 0x0
9395 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
9396 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9397 // .. .. reg_ddrc_refresh_update_level = 0x0
9398 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
9399 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9400 // .. .. reg_ddrc_dis_wc = 0x0
9401 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
9402 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
9403 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
9404 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
9405 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9406 // .. .. reg_ddrc_selfref_en = 0x0
9407 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
9408 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
9409 // .. ..
9410 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
9411 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
9412 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
9413 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
9414 // .. .. reg_arb_go2critical_en = 0x1
9415 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
9416 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
9417 // .. ..
9418 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
9419 // .. .. reg_ddrc_wrlvl_ww = 0x41
9420 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
9421 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
9422 // .. .. reg_ddrc_rdlvl_rr = 0x41
9423 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
9424 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
9425 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
9426 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
9427 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
9428 // .. ..
9429 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
9430 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
9431 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
9432 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
9433 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
9434 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
9435 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
9436 // .. ..
9437 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
9438 // .. .. refresh_timer0_start_value_x32 = 0x0
9439 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
9440 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
9441 // .. .. refresh_timer1_start_value_x32 = 0x8
9442 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
9443 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
9444 // .. ..
9445 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
9446 // .. .. reg_ddrc_dis_auto_zq = 0x0
9447 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
9448 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9449 // .. .. reg_ddrc_ddr3 = 0x1
9450 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
9451 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9452 // .. .. reg_ddrc_t_mod = 0x200
9453 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
9454 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
9455 // .. .. reg_ddrc_t_zq_long_nop = 0x200
9456 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
9457 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
9458 // .. .. reg_ddrc_t_zq_short_nop = 0x40
9459 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
9460 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
9461 // .. ..
9462 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
9463 // .. .. t_zq_short_interval_x1024 = 0xcb73
9464 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
9465 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
9466 // .. .. dram_rstn_x1024 = 0x69
9467 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
9468 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
9469 // .. ..
9470 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
9471 // .. .. deeppowerdown_en = 0x0
9472 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
9473 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9474 // .. .. deeppowerdown_to_x1024 = 0xff
9475 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
9476 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
9477 // .. ..
9478 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
9479 // .. .. dfi_wrlvl_max_x1024 = 0xfff
9480 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
9481 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
9482 // .. .. dfi_rdlvl_max_x1024 = 0xfff
9483 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
9484 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
9485 // .. .. ddrc_reg_twrlvl_max_error = 0x0
9486 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
9487 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
9488 // .. .. ddrc_reg_trdlvl_max_error = 0x0
9489 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
9490 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9491 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
9492 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
9493 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
9494 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
9495 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
9496 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
9497 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
9498 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
9499 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
9500 // .. ..
9501 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
9502 // .. .. reg_ddrc_2t_delay = 0x0
9503 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
9504 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
9505 // .. .. reg_ddrc_skip_ocd = 0x1
9506 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
9507 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
9508 // .. .. reg_ddrc_dis_pre_bypass = 0x0
9509 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
9510 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9511 // .. ..
9512 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
9513 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
9514 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
9515 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
9516 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
9517 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
9518 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
9519 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
9520 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
9521 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
9522 // .. ..
9523 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
9524 // .. .. START: RESET ECC ERROR
9525 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
9526 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
9527 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9528 // .. .. Clear_Correctable_DRAM_ECC_error = 1
9529 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
9530 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9531 // .. ..
9532 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
9533 // .. .. FINISH: RESET ECC ERROR
9534 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
9535 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
9536 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9537 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
9538 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
9539 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9540 // .. ..
9541 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
9542 // .. .. CORR_ECC_LOG_VALID = 0x0
9543 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
9544 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9545 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
9546 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
9547 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
9548 // .. ..
9549 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
9550 // .. .. UNCORR_ECC_LOG_VALID = 0x0
9551 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
9552 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9553 // .. ..
9554 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
9555 // .. .. STAT_NUM_CORR_ERR = 0x0
9556 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
9557 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
9558 // .. .. STAT_NUM_UNCORR_ERR = 0x0
9559 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
9560 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
9561 // .. ..
9562 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
9563 // .. .. reg_ddrc_ecc_mode = 0x0
9564 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
9565 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9566 // .. .. reg_ddrc_dis_scrub = 0x1
9567 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
9568 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
9569 // .. ..
9570 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
9571 // .. .. reg_phy_dif_on = 0x0
9572 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
9573 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9574 // .. .. reg_phy_dif_off = 0x0
9575 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
9576 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9577 // .. ..
9578 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
9579 // .. .. reg_phy_data_slice_in_use = 0x1
9580 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
9581 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9582 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9583 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
9584 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9585 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9586 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
9587 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9588 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9589 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
9590 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9591 // .. .. reg_phy_board_lpbk_tx = 0x0
9592 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
9593 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9594 // .. .. reg_phy_board_lpbk_rx = 0x0
9595 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
9596 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9597 // .. .. reg_phy_bist_shift_dq = 0x0
9598 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
9599 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9600 // .. .. reg_phy_bist_err_clr = 0x0
9601 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
9602 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9603 // .. .. reg_phy_dq_offset = 0x40
9604 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
9605 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9606 // .. ..
9607 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
9608 // .. .. reg_phy_data_slice_in_use = 0x1
9609 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
9610 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9611 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9612 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
9613 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9614 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9615 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
9616 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9617 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9618 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
9619 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9620 // .. .. reg_phy_board_lpbk_tx = 0x0
9621 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
9622 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9623 // .. .. reg_phy_board_lpbk_rx = 0x0
9624 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
9625 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9626 // .. .. reg_phy_bist_shift_dq = 0x0
9627 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
9628 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9629 // .. .. reg_phy_bist_err_clr = 0x0
9630 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
9631 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9632 // .. .. reg_phy_dq_offset = 0x40
9633 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
9634 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9635 // .. ..
9636 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
9637 // .. .. reg_phy_data_slice_in_use = 0x1
9638 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
9639 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9640 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9641 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
9642 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9643 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9644 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
9645 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9646 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9647 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
9648 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9649 // .. .. reg_phy_board_lpbk_tx = 0x0
9650 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
9651 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9652 // .. .. reg_phy_board_lpbk_rx = 0x0
9653 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
9654 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9655 // .. .. reg_phy_bist_shift_dq = 0x0
9656 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
9657 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9658 // .. .. reg_phy_bist_err_clr = 0x0
9659 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
9660 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9661 // .. .. reg_phy_dq_offset = 0x40
9662 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
9663 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9664 // .. ..
9665 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
9666 // .. .. reg_phy_data_slice_in_use = 0x1
9667 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
9668 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9669 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9670 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
9671 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9672 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9673 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
9674 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9675 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9676 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
9677 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9678 // .. .. reg_phy_board_lpbk_tx = 0x0
9679 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
9680 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9681 // .. .. reg_phy_board_lpbk_rx = 0x0
9682 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
9683 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9684 // .. .. reg_phy_bist_shift_dq = 0x0
9685 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
9686 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9687 // .. .. reg_phy_bist_err_clr = 0x0
9688 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
9689 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9690 // .. .. reg_phy_dq_offset = 0x40
9691 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
9692 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9693 // .. ..
9694 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
9695 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
9696 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
9697 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
9698 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
9699 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
9700 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
9701 // .. ..
9702 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
9703 // .. .. reg_phy_wrlvl_init_ratio = 0x12
9704 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
9705 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
9706 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
9707 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
9708 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
9709 // .. ..
9710 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
9711 // .. .. reg_phy_wrlvl_init_ratio = 0xc
9712 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
9713 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
9714 // .. .. reg_phy_gatelvl_init_ratio = 0xde
9715 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
9716 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
9717 // .. ..
9718 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
9719 // .. .. reg_phy_wrlvl_init_ratio = 0x21
9720 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
9721 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
9722 // .. .. reg_phy_gatelvl_init_ratio = 0xee
9723 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
9724 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
9725 // .. ..
9726 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
9727 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9728 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
9729 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9730 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9731 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
9732 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9733 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9734 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
9735 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9736 // .. ..
9737 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
9738 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9739 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
9740 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9741 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9742 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
9743 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9744 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9745 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
9746 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9747 // .. ..
9748 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
9749 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9750 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
9751 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9752 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9753 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
9754 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9755 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9756 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
9757 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9758 // .. ..
9759 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
9760 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9761 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
9762 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9763 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9764 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
9765 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9766 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9767 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
9768 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9769 // .. ..
9770 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
9771 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
9772 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
9773 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
9774 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9775 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
9776 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9777 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9778 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
9779 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9780 // .. ..
9781 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
9782 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
9783 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
9784 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
9785 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9786 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
9787 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9788 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9789 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
9790 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9791 // .. ..
9792 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
9793 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
9794 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
9795 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
9796 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9797 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
9798 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9799 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9800 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
9801 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9802 // .. ..
9803 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
9804 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
9805 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
9806 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
9807 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9808 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
9809 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9810 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9811 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
9812 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9813 // .. ..
9814 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
9815 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
9816 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
9817 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
9818 // .. .. reg_phy_fifo_we_in_force = 0x0
9819 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
9820 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9821 // .. .. reg_phy_fifo_we_in_delay = 0x0
9822 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
9823 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9824 // .. ..
9825 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
9826 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
9827 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
9828 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
9829 // .. .. reg_phy_fifo_we_in_force = 0x0
9830 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
9831 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9832 // .. .. reg_phy_fifo_we_in_delay = 0x0
9833 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
9834 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9835 // .. ..
9836 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
9837 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
9838 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
9839 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
9840 // .. .. reg_phy_fifo_we_in_force = 0x0
9841 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
9842 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9843 // .. .. reg_phy_fifo_we_in_delay = 0x0
9844 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
9845 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9846 // .. ..
9847 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
9848 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
9849 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
9850 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
9851 // .. .. reg_phy_fifo_we_in_force = 0x0
9852 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
9853 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9854 // .. .. reg_phy_fifo_we_in_delay = 0x0
9855 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
9856 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9857 // .. ..
9858 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
9859 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
9860 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
9861 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
9862 // .. .. reg_phy_wr_data_slave_force = 0x0
9863 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
9864 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9865 // .. .. reg_phy_wr_data_slave_delay = 0x0
9866 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
9867 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9868 // .. ..
9869 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
9870 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
9871 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
9872 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
9873 // .. .. reg_phy_wr_data_slave_force = 0x0
9874 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
9875 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9876 // .. .. reg_phy_wr_data_slave_delay = 0x0
9877 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
9878 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9879 // .. ..
9880 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
9881 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
9882 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
9883 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
9884 // .. .. reg_phy_wr_data_slave_force = 0x0
9885 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
9886 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9887 // .. .. reg_phy_wr_data_slave_delay = 0x0
9888 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
9889 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9890 // .. ..
9891 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
9892 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
9893 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
9894 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
9895 // .. .. reg_phy_wr_data_slave_force = 0x0
9896 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
9897 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9898 // .. .. reg_phy_wr_data_slave_delay = 0x0
9899 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
9900 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9901 // .. ..
9902 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
9903 // .. .. reg_phy_loopback = 0x0
9904 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
9905 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9906 // .. .. reg_phy_bl2 = 0x0
9907 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
9908 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9909 // .. .. reg_phy_at_spd_atpg = 0x0
9910 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
9911 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9912 // .. .. reg_phy_bist_enable = 0x0
9913 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
9914 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9915 // .. .. reg_phy_bist_force_err = 0x0
9916 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
9917 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9918 // .. .. reg_phy_bist_mode = 0x0
9919 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
9920 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
9921 // .. .. reg_phy_invert_clkout = 0x1
9922 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
9923 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
9924 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
9925 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
9926 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9927 // .. .. reg_phy_sel_logic = 0x0
9928 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
9929 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
9930 // .. .. reg_phy_ctrl_slave_ratio = 0x100
9931 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
9932 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
9933 // .. .. reg_phy_ctrl_slave_force = 0x0
9934 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
9935 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
9936 // .. .. reg_phy_ctrl_slave_delay = 0x0
9937 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
9938 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
9939 // .. .. reg_phy_use_rank0_delays = 0x1
9940 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
9941 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
9942 // .. .. reg_phy_lpddr = 0x0
9943 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
9944 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
9945 // .. .. reg_phy_cmd_latency = 0x0
9946 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
9947 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
9948 // .. .. reg_phy_int_lpbk = 0x0
9949 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
9950 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
9951 // .. ..
9952 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
9953 // .. .. reg_phy_wr_rl_delay = 0x2
9954 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
9955 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
9956 // .. .. reg_phy_rd_rl_delay = 0x4
9957 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
9958 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
9959 // .. .. reg_phy_dll_lock_diff = 0xf
9960 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
9961 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
9962 // .. .. reg_phy_use_wr_level = 0x1
9963 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
9964 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
9965 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
9966 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
9967 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
9968 // .. .. reg_phy_use_rd_data_eye_level = 0x1
9969 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
9970 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
9971 // .. .. reg_phy_dis_calib_rst = 0x0
9972 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
9973 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9974 // .. .. reg_phy_ctrl_slave_delay = 0x0
9975 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
9976 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
9977 // .. ..
9978 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
9979 // .. .. reg_arb_page_addr_mask = 0x0
9980 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
9981 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
9982 // .. ..
9983 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
9984 // .. .. reg_arb_pri_wr_portn = 0x3ff
9985 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
9986 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9987 // .. .. reg_arb_disable_aging_wr_portn = 0x0
9988 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
9989 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9990 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
9991 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
9992 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9993 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
9994 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
9995 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9996 // .. .. reg_arb_dis_rmw_portn = 0x1
9997 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
9998 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
9999 // .. ..
10000 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
10001 // .. .. reg_arb_pri_wr_portn = 0x3ff
10002 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
10003 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10004 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10005 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
10006 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10007 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10008 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
10009 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10010 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10011 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
10012 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10013 // .. .. reg_arb_dis_rmw_portn = 0x1
10014 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
10015 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10016 // .. ..
10017 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
10018 // .. .. reg_arb_pri_wr_portn = 0x3ff
10019 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
10020 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10021 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10022 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
10023 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10024 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10025 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
10026 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10027 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10028 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
10029 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10030 // .. .. reg_arb_dis_rmw_portn = 0x1
10031 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
10032 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10033 // .. ..
10034 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
10035 // .. .. reg_arb_pri_wr_portn = 0x3ff
10036 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
10037 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10038 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10039 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
10040 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10041 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10042 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
10043 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10044 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10045 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
10046 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10047 // .. .. reg_arb_dis_rmw_portn = 0x1
10048 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
10049 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10050 // .. ..
10051 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
10052 // .. .. reg_arb_pri_rd_portn = 0x3ff
10053 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
10054 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10055 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10056 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
10057 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10058 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10059 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
10060 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10061 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10062 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
10063 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10064 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10065 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
10066 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10067 // .. ..
10068 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
10069 // .. .. reg_arb_pri_rd_portn = 0x3ff
10070 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
10071 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10072 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10073 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
10074 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10075 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10076 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
10077 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10078 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10079 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
10080 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10081 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10082 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
10083 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10084 // .. ..
10085 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
10086 // .. .. reg_arb_pri_rd_portn = 0x3ff
10087 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
10088 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10089 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10090 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
10091 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10092 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10093 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
10094 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10095 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10096 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
10097 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10098 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10099 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
10100 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10101 // .. ..
10102 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
10103 // .. .. reg_arb_pri_rd_portn = 0x3ff
10104 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
10105 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10106 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10107 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
10108 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10109 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10110 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
10111 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10112 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10113 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
10114 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10115 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10116 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
10117 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10118 // .. ..
10119 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
10120 // .. .. reg_ddrc_lpddr2 = 0x0
10121 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
10122 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10123 // .. .. reg_ddrc_per_bank_refresh = 0x0
10124 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
10125 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10126 // .. .. reg_ddrc_derate_enable = 0x0
10127 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
10128 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10129 // .. .. reg_ddrc_mr4_margin = 0x0
10130 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
10131 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
10132 // .. ..
10133 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
10134 // .. .. reg_ddrc_mr4_read_interval = 0x0
10135 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
10136 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
10137 // .. ..
10138 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
10139 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
10140 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
10141 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
10142 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
10143 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
10144 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
10145 // .. .. reg_ddrc_t_mrw = 0x5
10146 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
10147 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
10148 // .. ..
10149 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
10150 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
10151 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
10152 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
10153 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
10154 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
10155 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
10156 // .. ..
10157 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
10158 // .. .. START: POLL ON DCI STATUS
10159 // .. .. DONE = 1
10160 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
10161 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
10162 // .. ..
10163 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
10164 // .. .. FINISH: POLL ON DCI STATUS
10165 // .. .. START: UNLOCK DDR
10166 // .. .. reg_ddrc_soft_rstb = 0x1
10167 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
10168 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10169 // .. .. reg_ddrc_powerdown_en = 0x0
10170 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
10171 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10172 // .. .. reg_ddrc_data_bus_width = 0x0
10173 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
10174 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
10175 // .. .. reg_ddrc_burst8_refresh = 0x0
10176 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
10177 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
10178 // .. .. reg_ddrc_rdwr_idle_gap = 1
10179 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
10180 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
10181 // .. .. reg_ddrc_dis_rd_bypass = 0x0
10182 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
10183 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
10184 // .. .. reg_ddrc_dis_act_bypass = 0x0
10185 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
10186 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
10187 // .. .. reg_ddrc_dis_auto_refresh = 0x0
10188 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
10189 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10190 // .. ..
10191 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
10192 // .. .. FINISH: UNLOCK DDR
10193 // .. .. START: CHECK DDR STATUS
10194 // .. .. ddrc_reg_operating_mode = 1
10195 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
10196 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
10197 // .. ..
10198 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
10199 // .. .. FINISH: CHECK DDR STATUS
10200 // .. FINISH: DDR INITIALIZATION
10201 // FINISH: top
10202 //
10203 EMIT_EXIT(),
10204
10205 //
10206};
10207
10208unsigned long ps7_mio_init_data_1_0[] = {
10209 // START: top
10210 // .. START: SLCR SETTINGS
10211 // .. UNLOCK_KEY = 0XDF0D
10212 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
10213 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
10214 // ..
10215 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
10216 // .. FINISH: SLCR SETTINGS
10217 // .. START: OCM REMAPPING
10218 // .. VREF_EN = 0x1
10219 // .. ==> 0XF8000B00[0:0] = 0x00000001U
10220 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10221 // .. VREF_PULLUP_EN = 0x0
10222 // .. ==> 0XF8000B00[1:1] = 0x00000000U
10223 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10224 // .. CLK_PULLUP_EN = 0x0
10225 // .. ==> 0XF8000B00[8:8] = 0x00000000U
10226 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10227 // .. SRSTN_PULLUP_EN = 0x0
10228 // .. ==> 0XF8000B00[9:9] = 0x00000000U
10229 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
10230 // ..
10231 EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
10232 // .. FINISH: OCM REMAPPING
10233 // .. START: DDRIOB SETTINGS
10234 // .. INP_POWER = 0x0
10235 // .. ==> 0XF8000B40[0:0] = 0x00000000U
10236 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10237 // .. INP_TYPE = 0x0
10238 // .. ==> 0XF8000B40[2:1] = 0x00000000U
10239 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10240 // .. DCI_UPDATE = 0x0
10241 // .. ==> 0XF8000B40[3:3] = 0x00000000U
10242 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10243 // .. TERM_EN = 0x0
10244 // .. ==> 0XF8000B40[4:4] = 0x00000000U
10245 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10246 // .. DCR_TYPE = 0x0
10247 // .. ==> 0XF8000B40[6:5] = 0x00000000U
10248 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10249 // .. IBUF_DISABLE_MODE = 0x0
10250 // .. ==> 0XF8000B40[7:7] = 0x00000000U
10251 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10252 // .. TERM_DISABLE_MODE = 0x0
10253 // .. ==> 0XF8000B40[8:8] = 0x00000000U
10254 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10255 // .. OUTPUT_EN = 0x3
10256 // .. ==> 0XF8000B40[10:9] = 0x00000003U
10257 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10258 // .. PULLUP_EN = 0x0
10259 // .. ==> 0XF8000B40[11:11] = 0x00000000U
10260 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10261 // ..
10262 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
10263 // .. INP_POWER = 0x0
10264 // .. ==> 0XF8000B44[0:0] = 0x00000000U
10265 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10266 // .. INP_TYPE = 0x0
10267 // .. ==> 0XF8000B44[2:1] = 0x00000000U
10268 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10269 // .. DCI_UPDATE = 0x0
10270 // .. ==> 0XF8000B44[3:3] = 0x00000000U
10271 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10272 // .. TERM_EN = 0x0
10273 // .. ==> 0XF8000B44[4:4] = 0x00000000U
10274 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10275 // .. DCR_TYPE = 0x0
10276 // .. ==> 0XF8000B44[6:5] = 0x00000000U
10277 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10278 // .. IBUF_DISABLE_MODE = 0x0
10279 // .. ==> 0XF8000B44[7:7] = 0x00000000U
10280 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10281 // .. TERM_DISABLE_MODE = 0x0
10282 // .. ==> 0XF8000B44[8:8] = 0x00000000U
10283 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10284 // .. OUTPUT_EN = 0x3
10285 // .. ==> 0XF8000B44[10:9] = 0x00000003U
10286 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10287 // .. PULLUP_EN = 0x0
10288 // .. ==> 0XF8000B44[11:11] = 0x00000000U
10289 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10290 // ..
10291 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
10292 // .. INP_POWER = 0x0
10293 // .. ==> 0XF8000B48[0:0] = 0x00000000U
10294 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10295 // .. INP_TYPE = 0x1
10296 // .. ==> 0XF8000B48[2:1] = 0x00000001U
10297 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10298 // .. DCI_UPDATE = 0x0
10299 // .. ==> 0XF8000B48[3:3] = 0x00000000U
10300 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10301 // .. TERM_EN = 0x1
10302 // .. ==> 0XF8000B48[4:4] = 0x00000001U
10303 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10304 // .. DCR_TYPE = 0x3
10305 // .. ==> 0XF8000B48[6:5] = 0x00000003U
10306 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10307 // .. IBUF_DISABLE_MODE = 0
10308 // .. ==> 0XF8000B48[7:7] = 0x00000000U
10309 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10310 // .. TERM_DISABLE_MODE = 0
10311 // .. ==> 0XF8000B48[8:8] = 0x00000000U
10312 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10313 // .. OUTPUT_EN = 0x3
10314 // .. ==> 0XF8000B48[10:9] = 0x00000003U
10315 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10316 // .. PULLUP_EN = 0x0
10317 // .. ==> 0XF8000B48[11:11] = 0x00000000U
10318 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10319 // ..
10320 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
10321 // .. INP_POWER = 0x0
10322 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
10323 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10324 // .. INP_TYPE = 0x1
10325 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
10326 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10327 // .. DCI_UPDATE = 0x0
10328 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
10329 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10330 // .. TERM_EN = 0x1
10331 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
10332 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10333 // .. DCR_TYPE = 0x3
10334 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
10335 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10336 // .. IBUF_DISABLE_MODE = 0
10337 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
10338 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10339 // .. TERM_DISABLE_MODE = 0
10340 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
10341 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10342 // .. OUTPUT_EN = 0x3
10343 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
10344 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10345 // .. PULLUP_EN = 0x0
10346 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
10347 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10348 // ..
10349 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
10350 // .. INP_POWER = 0x0
10351 // .. ==> 0XF8000B50[0:0] = 0x00000000U
10352 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10353 // .. INP_TYPE = 0x2
10354 // .. ==> 0XF8000B50[2:1] = 0x00000002U
10355 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10356 // .. DCI_UPDATE = 0x0
10357 // .. ==> 0XF8000B50[3:3] = 0x00000000U
10358 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10359 // .. TERM_EN = 0x1
10360 // .. ==> 0XF8000B50[4:4] = 0x00000001U
10361 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10362 // .. DCR_TYPE = 0x3
10363 // .. ==> 0XF8000B50[6:5] = 0x00000003U
10364 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10365 // .. IBUF_DISABLE_MODE = 0
10366 // .. ==> 0XF8000B50[7:7] = 0x00000000U
10367 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10368 // .. TERM_DISABLE_MODE = 0
10369 // .. ==> 0XF8000B50[8:8] = 0x00000000U
10370 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10371 // .. OUTPUT_EN = 0x3
10372 // .. ==> 0XF8000B50[10:9] = 0x00000003U
10373 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10374 // .. PULLUP_EN = 0x0
10375 // .. ==> 0XF8000B50[11:11] = 0x00000000U
10376 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10377 // ..
10378 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
10379 // .. INP_POWER = 0x0
10380 // .. ==> 0XF8000B54[0:0] = 0x00000000U
10381 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10382 // .. INP_TYPE = 0x2
10383 // .. ==> 0XF8000B54[2:1] = 0x00000002U
10384 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10385 // .. DCI_UPDATE = 0x0
10386 // .. ==> 0XF8000B54[3:3] = 0x00000000U
10387 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10388 // .. TERM_EN = 0x1
10389 // .. ==> 0XF8000B54[4:4] = 0x00000001U
10390 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10391 // .. DCR_TYPE = 0x3
10392 // .. ==> 0XF8000B54[6:5] = 0x00000003U
10393 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10394 // .. IBUF_DISABLE_MODE = 0
10395 // .. ==> 0XF8000B54[7:7] = 0x00000000U
10396 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10397 // .. TERM_DISABLE_MODE = 0
10398 // .. ==> 0XF8000B54[8:8] = 0x00000000U
10399 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10400 // .. OUTPUT_EN = 0x3
10401 // .. ==> 0XF8000B54[10:9] = 0x00000003U
10402 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10403 // .. PULLUP_EN = 0x0
10404 // .. ==> 0XF8000B54[11:11] = 0x00000000U
10405 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10406 // ..
10407 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
10408 // .. INP_POWER = 0x0
10409 // .. ==> 0XF8000B58[0:0] = 0x00000000U
10410 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10411 // .. INP_TYPE = 0x0
10412 // .. ==> 0XF8000B58[2:1] = 0x00000000U
10413 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10414 // .. DCI_UPDATE = 0x0
10415 // .. ==> 0XF8000B58[3:3] = 0x00000000U
10416 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10417 // .. TERM_EN = 0x0
10418 // .. ==> 0XF8000B58[4:4] = 0x00000000U
10419 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10420 // .. DCR_TYPE = 0x0
10421 // .. ==> 0XF8000B58[6:5] = 0x00000000U
10422 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10423 // .. IBUF_DISABLE_MODE = 0x0
10424 // .. ==> 0XF8000B58[7:7] = 0x00000000U
10425 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10426 // .. TERM_DISABLE_MODE = 0x0
10427 // .. ==> 0XF8000B58[8:8] = 0x00000000U
10428 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10429 // .. OUTPUT_EN = 0x3
10430 // .. ==> 0XF8000B58[10:9] = 0x00000003U
10431 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10432 // .. PULLUP_EN = 0x0
10433 // .. ==> 0XF8000B58[11:11] = 0x00000000U
10434 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10435 // ..
10436 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
10437 // .. DRIVE_P = 0x1c
10438 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
10439 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10440 // .. DRIVE_N = 0xc
10441 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
10442 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10443 // .. SLEW_P = 0x3
10444 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
10445 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
10446 // .. SLEW_N = 0x3
10447 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
10448 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
10449 // .. GTL = 0x0
10450 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
10451 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10452 // .. RTERM = 0x0
10453 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
10454 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10455 // ..
10456 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
10457 // .. DRIVE_P = 0x1c
10458 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
10459 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10460 // .. DRIVE_N = 0xc
10461 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
10462 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10463 // .. SLEW_P = 0x6
10464 // .. ==> 0XF8000B60[18:14] = 0x00000006U
10465 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10466 // .. SLEW_N = 0x1f
10467 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
10468 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10469 // .. GTL = 0x0
10470 // .. ==> 0XF8000B60[26:24] = 0x00000000U
10471 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10472 // .. RTERM = 0x0
10473 // .. ==> 0XF8000B60[31:27] = 0x00000000U
10474 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10475 // ..
10476 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
10477 // .. DRIVE_P = 0x1c
10478 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
10479 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10480 // .. DRIVE_N = 0xc
10481 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
10482 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10483 // .. SLEW_P = 0x6
10484 // .. ==> 0XF8000B64[18:14] = 0x00000006U
10485 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10486 // .. SLEW_N = 0x1f
10487 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
10488 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10489 // .. GTL = 0x0
10490 // .. ==> 0XF8000B64[26:24] = 0x00000000U
10491 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10492 // .. RTERM = 0x0
10493 // .. ==> 0XF8000B64[31:27] = 0x00000000U
10494 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10495 // ..
10496 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
10497 // .. DRIVE_P = 0x1c
10498 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
10499 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10500 // .. DRIVE_N = 0xc
10501 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
10502 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10503 // .. SLEW_P = 0x6
10504 // .. ==> 0XF8000B68[18:14] = 0x00000006U
10505 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10506 // .. SLEW_N = 0x1f
10507 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
10508 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10509 // .. GTL = 0x0
10510 // .. ==> 0XF8000B68[26:24] = 0x00000000U
10511 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10512 // .. RTERM = 0x0
10513 // .. ==> 0XF8000B68[31:27] = 0x00000000U
10514 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10515 // ..
10516 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
10517 // .. VREF_INT_EN = 0x1
10518 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
10519 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10520 // .. VREF_SEL = 0x4
10521 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
10522 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
10523 // .. VREF_EXT_EN = 0x0
10524 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
10525 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10526 // .. VREF_PULLUP_EN = 0x0
10527 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
10528 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
10529 // .. REFIO_EN = 0x1
10530 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
10531 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
10532 // .. REFIO_PULLUP_EN = 0x0
10533 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
10534 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10535 // .. DRST_B_PULLUP_EN = 0x0
10536 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
10537 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10538 // .. CKE_PULLUP_EN = 0x0
10539 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
10540 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
10541 // ..
10542 EMIT_MASKWRITE(0XF8000B6C, 0x000073FFU ,0x00000209U),
10543 // .. .. START: ASSERT RESET
10544 // .. .. RESET = 1
10545 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10546 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10547 // .. .. VRN_OUT = 0x1
10548 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10549 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10550 // .. ..
10551 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
10552 // .. .. FINISH: ASSERT RESET
10553 // .. .. START: DEASSERT RESET
10554 // .. .. RESET = 0
10555 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
10556 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10557 // .. .. VRN_OUT = 0x1
10558 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10559 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10560 // .. ..
10561 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
10562 // .. .. FINISH: DEASSERT RESET
10563 // .. .. RESET = 0x1
10564 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10565 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10566 // .. .. ENABLE = 0x1
10567 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
10568 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
10569 // .. .. VRP_TRI = 0x0
10570 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
10571 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10572 // .. .. VRN_TRI = 0x0
10573 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
10574 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
10575 // .. .. VRP_OUT = 0x0
10576 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
10577 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
10578 // .. .. VRN_OUT = 0x1
10579 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10580 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10581 // .. .. NREF_OPT1 = 0x0
10582 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
10583 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
10584 // .. .. NREF_OPT2 = 0x0
10585 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
10586 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
10587 // .. .. NREF_OPT4 = 0x1
10588 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
10589 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
10590 // .. .. PREF_OPT1 = 0x0
10591 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
10592 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
10593 // .. .. PREF_OPT2 = 0x0
10594 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
10595 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
10596 // .. .. UPDATE_CONTROL = 0x0
10597 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
10598 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
10599 // .. .. INIT_COMPLETE = 0x0
10600 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
10601 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
10602 // .. .. TST_CLK = 0x0
10603 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
10604 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
10605 // .. .. TST_HLN = 0x0
10606 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
10607 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
10608 // .. .. TST_HLP = 0x0
10609 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
10610 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
10611 // .. .. TST_RST = 0x0
10612 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
10613 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
10614 // .. .. INT_DCI_EN = 0x0
10615 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
10616 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
10617 // .. ..
10618 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
10619 // .. FINISH: DDRIOB SETTINGS
10620 // .. START: MIO PROGRAMMING
10621 // .. TRI_ENABLE = 1
10622 // .. ==> 0XF8000700[0:0] = 0x00000001U
10623 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10624 // .. Speed = 0
10625 // .. ==> 0XF8000700[8:8] = 0x00000000U
10626 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10627 // .. IO_Type = 1
10628 // .. ==> 0XF8000700[11:9] = 0x00000001U
10629 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10630 // .. PULLUP = 1
10631 // .. ==> 0XF8000700[12:12] = 0x00000001U
10632 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10633 // .. DisableRcvr = 0
10634 // .. ==> 0XF8000700[13:13] = 0x00000000U
10635 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10636 // ..
10637 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
10638 // .. TRI_ENABLE = 0
10639 // .. ==> 0XF8000704[0:0] = 0x00000000U
10640 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10641 // .. L0_SEL = 1
10642 // .. ==> 0XF8000704[1:1] = 0x00000001U
10643 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10644 // .. L1_SEL = 0
10645 // .. ==> 0XF8000704[2:2] = 0x00000000U
10646 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10647 // .. L2_SEL = 0
10648 // .. ==> 0XF8000704[4:3] = 0x00000000U
10649 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10650 // .. L3_SEL = 0
10651 // .. ==> 0XF8000704[7:5] = 0x00000000U
10652 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10653 // .. Speed = 0
10654 // .. ==> 0XF8000704[8:8] = 0x00000000U
10655 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10656 // .. IO_Type = 1
10657 // .. ==> 0XF8000704[11:9] = 0x00000001U
10658 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10659 // .. PULLUP = 1
10660 // .. ==> 0XF8000704[12:12] = 0x00000001U
10661 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10662 // .. DisableRcvr = 0
10663 // .. ==> 0XF8000704[13:13] = 0x00000000U
10664 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10665 // ..
10666 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
10667 // .. TRI_ENABLE = 0
10668 // .. ==> 0XF8000708[0:0] = 0x00000000U
10669 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10670 // .. L0_SEL = 1
10671 // .. ==> 0XF8000708[1:1] = 0x00000001U
10672 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10673 // .. L1_SEL = 0
10674 // .. ==> 0XF8000708[2:2] = 0x00000000U
10675 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10676 // .. L2_SEL = 0
10677 // .. ==> 0XF8000708[4:3] = 0x00000000U
10678 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10679 // .. L3_SEL = 0
10680 // .. ==> 0XF8000708[7:5] = 0x00000000U
10681 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10682 // .. Speed = 0
10683 // .. ==> 0XF8000708[8:8] = 0x00000000U
10684 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10685 // .. IO_Type = 1
10686 // .. ==> 0XF8000708[11:9] = 0x00000001U
10687 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10688 // .. PULLUP = 0
10689 // .. ==> 0XF8000708[12:12] = 0x00000000U
10690 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10691 // .. DisableRcvr = 0
10692 // .. ==> 0XF8000708[13:13] = 0x00000000U
10693 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10694 // ..
10695 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
10696 // .. TRI_ENABLE = 0
10697 // .. ==> 0XF800070C[0:0] = 0x00000000U
10698 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10699 // .. L0_SEL = 1
10700 // .. ==> 0XF800070C[1:1] = 0x00000001U
10701 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10702 // .. L1_SEL = 0
10703 // .. ==> 0XF800070C[2:2] = 0x00000000U
10704 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10705 // .. L2_SEL = 0
10706 // .. ==> 0XF800070C[4:3] = 0x00000000U
10707 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10708 // .. L3_SEL = 0
10709 // .. ==> 0XF800070C[7:5] = 0x00000000U
10710 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10711 // .. Speed = 0
10712 // .. ==> 0XF800070C[8:8] = 0x00000000U
10713 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10714 // .. IO_Type = 1
10715 // .. ==> 0XF800070C[11:9] = 0x00000001U
10716 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10717 // .. PULLUP = 0
10718 // .. ==> 0XF800070C[12:12] = 0x00000000U
10719 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10720 // .. DisableRcvr = 0
10721 // .. ==> 0XF800070C[13:13] = 0x00000000U
10722 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10723 // ..
10724 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
10725 // .. TRI_ENABLE = 0
10726 // .. ==> 0XF8000710[0:0] = 0x00000000U
10727 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10728 // .. L0_SEL = 1
10729 // .. ==> 0XF8000710[1:1] = 0x00000001U
10730 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10731 // .. L1_SEL = 0
10732 // .. ==> 0XF8000710[2:2] = 0x00000000U
10733 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10734 // .. L2_SEL = 0
10735 // .. ==> 0XF8000710[4:3] = 0x00000000U
10736 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10737 // .. L3_SEL = 0
10738 // .. ==> 0XF8000710[7:5] = 0x00000000U
10739 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10740 // .. Speed = 0
10741 // .. ==> 0XF8000710[8:8] = 0x00000000U
10742 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10743 // .. IO_Type = 1
10744 // .. ==> 0XF8000710[11:9] = 0x00000001U
10745 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10746 // .. PULLUP = 0
10747 // .. ==> 0XF8000710[12:12] = 0x00000000U
10748 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10749 // .. DisableRcvr = 0
10750 // .. ==> 0XF8000710[13:13] = 0x00000000U
10751 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10752 // ..
10753 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
10754 // .. TRI_ENABLE = 0
10755 // .. ==> 0XF8000714[0:0] = 0x00000000U
10756 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10757 // .. L0_SEL = 1
10758 // .. ==> 0XF8000714[1:1] = 0x00000001U
10759 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10760 // .. L1_SEL = 0
10761 // .. ==> 0XF8000714[2:2] = 0x00000000U
10762 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10763 // .. L2_SEL = 0
10764 // .. ==> 0XF8000714[4:3] = 0x00000000U
10765 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10766 // .. L3_SEL = 0
10767 // .. ==> 0XF8000714[7:5] = 0x00000000U
10768 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10769 // .. Speed = 0
10770 // .. ==> 0XF8000714[8:8] = 0x00000000U
10771 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10772 // .. IO_Type = 1
10773 // .. ==> 0XF8000714[11:9] = 0x00000001U
10774 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10775 // .. PULLUP = 0
10776 // .. ==> 0XF8000714[12:12] = 0x00000000U
10777 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10778 // .. DisableRcvr = 0
10779 // .. ==> 0XF8000714[13:13] = 0x00000000U
10780 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10781 // ..
10782 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
10783 // .. TRI_ENABLE = 0
10784 // .. ==> 0XF8000718[0:0] = 0x00000000U
10785 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10786 // .. L0_SEL = 1
10787 // .. ==> 0XF8000718[1:1] = 0x00000001U
10788 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10789 // .. L1_SEL = 0
10790 // .. ==> 0XF8000718[2:2] = 0x00000000U
10791 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10792 // .. L2_SEL = 0
10793 // .. ==> 0XF8000718[4:3] = 0x00000000U
10794 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10795 // .. L3_SEL = 0
10796 // .. ==> 0XF8000718[7:5] = 0x00000000U
10797 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10798 // .. Speed = 0
10799 // .. ==> 0XF8000718[8:8] = 0x00000000U
10800 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10801 // .. IO_Type = 1
10802 // .. ==> 0XF8000718[11:9] = 0x00000001U
10803 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10804 // .. PULLUP = 0
10805 // .. ==> 0XF8000718[12:12] = 0x00000000U
10806 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10807 // .. DisableRcvr = 0
10808 // .. ==> 0XF8000718[13:13] = 0x00000000U
10809 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10810 // ..
10811 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
10812 // .. TRI_ENABLE = 0
10813 // .. ==> 0XF800071C[0:0] = 0x00000000U
10814 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10815 // .. L0_SEL = 0
10816 // .. ==> 0XF800071C[1:1] = 0x00000000U
10817 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10818 // .. L1_SEL = 0
10819 // .. ==> 0XF800071C[2:2] = 0x00000000U
10820 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10821 // .. L2_SEL = 0
10822 // .. ==> 0XF800071C[4:3] = 0x00000000U
10823 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10824 // .. L3_SEL = 0
10825 // .. ==> 0XF800071C[7:5] = 0x00000000U
10826 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10827 // .. Speed = 0
10828 // .. ==> 0XF800071C[8:8] = 0x00000000U
10829 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10830 // .. IO_Type = 1
10831 // .. ==> 0XF800071C[11:9] = 0x00000001U
10832 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10833 // .. PULLUP = 0
10834 // .. ==> 0XF800071C[12:12] = 0x00000000U
10835 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10836 // .. DisableRcvr = 0
10837 // .. ==> 0XF800071C[13:13] = 0x00000000U
10838 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10839 // ..
10840 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
10841 // .. TRI_ENABLE = 0
10842 // .. ==> 0XF8000720[0:0] = 0x00000000U
10843 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10844 // .. L0_SEL = 1
10845 // .. ==> 0XF8000720[1:1] = 0x00000001U
10846 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10847 // .. L1_SEL = 0
10848 // .. ==> 0XF8000720[2:2] = 0x00000000U
10849 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10850 // .. L2_SEL = 0
10851 // .. ==> 0XF8000720[4:3] = 0x00000000U
10852 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10853 // .. L3_SEL = 0
10854 // .. ==> 0XF8000720[7:5] = 0x00000000U
10855 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10856 // .. Speed = 0
10857 // .. ==> 0XF8000720[8:8] = 0x00000000U
10858 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10859 // .. IO_Type = 1
10860 // .. ==> 0XF8000720[11:9] = 0x00000001U
10861 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10862 // .. PULLUP = 0
10863 // .. ==> 0XF8000720[12:12] = 0x00000000U
10864 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10865 // .. DisableRcvr = 0
10866 // .. ==> 0XF8000720[13:13] = 0x00000000U
10867 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10868 // ..
10869 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
10870 // .. TRI_ENABLE = 0
10871 // .. ==> 0XF8000724[0:0] = 0x00000000U
10872 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10873 // .. L0_SEL = 0
10874 // .. ==> 0XF8000724[1:1] = 0x00000000U
10875 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10876 // .. L1_SEL = 0
10877 // .. ==> 0XF8000724[2:2] = 0x00000000U
10878 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10879 // .. L2_SEL = 0
10880 // .. ==> 0XF8000724[4:3] = 0x00000000U
10881 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10882 // .. L3_SEL = 0
10883 // .. ==> 0XF8000724[7:5] = 0x00000000U
10884 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10885 // .. Speed = 0
10886 // .. ==> 0XF8000724[8:8] = 0x00000000U
10887 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10888 // .. IO_Type = 1
10889 // .. ==> 0XF8000724[11:9] = 0x00000001U
10890 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10891 // .. PULLUP = 1
10892 // .. ==> 0XF8000724[12:12] = 0x00000001U
10893 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10894 // .. DisableRcvr = 0
10895 // .. ==> 0XF8000724[13:13] = 0x00000000U
10896 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10897 // ..
10898 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
10899 // .. TRI_ENABLE = 0
10900 // .. ==> 0XF8000728[0:0] = 0x00000000U
10901 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10902 // .. L0_SEL = 0
10903 // .. ==> 0XF8000728[1:1] = 0x00000000U
10904 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10905 // .. L1_SEL = 0
10906 // .. ==> 0XF8000728[2:2] = 0x00000000U
10907 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10908 // .. L2_SEL = 0
10909 // .. ==> 0XF8000728[4:3] = 0x00000000U
10910 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10911 // .. L3_SEL = 0
10912 // .. ==> 0XF8000728[7:5] = 0x00000000U
10913 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10914 // .. Speed = 0
10915 // .. ==> 0XF8000728[8:8] = 0x00000000U
10916 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10917 // .. IO_Type = 1
10918 // .. ==> 0XF8000728[11:9] = 0x00000001U
10919 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10920 // .. PULLUP = 1
10921 // .. ==> 0XF8000728[12:12] = 0x00000001U
10922 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10923 // .. DisableRcvr = 0
10924 // .. ==> 0XF8000728[13:13] = 0x00000000U
10925 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10926 // ..
10927 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
10928 // .. TRI_ENABLE = 0
10929 // .. ==> 0XF800072C[0:0] = 0x00000000U
10930 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10931 // .. L0_SEL = 0
10932 // .. ==> 0XF800072C[1:1] = 0x00000000U
10933 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10934 // .. L1_SEL = 0
10935 // .. ==> 0XF800072C[2:2] = 0x00000000U
10936 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10937 // .. L2_SEL = 0
10938 // .. ==> 0XF800072C[4:3] = 0x00000000U
10939 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10940 // .. L3_SEL = 0
10941 // .. ==> 0XF800072C[7:5] = 0x00000000U
10942 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10943 // .. Speed = 0
10944 // .. ==> 0XF800072C[8:8] = 0x00000000U
10945 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10946 // .. IO_Type = 1
10947 // .. ==> 0XF800072C[11:9] = 0x00000001U
10948 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10949 // .. PULLUP = 1
10950 // .. ==> 0XF800072C[12:12] = 0x00000001U
10951 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10952 // .. DisableRcvr = 0
10953 // .. ==> 0XF800072C[13:13] = 0x00000000U
10954 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10955 // ..
10956 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
10957 // .. TRI_ENABLE = 0
10958 // .. ==> 0XF8000730[0:0] = 0x00000000U
10959 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10960 // .. L0_SEL = 0
10961 // .. ==> 0XF8000730[1:1] = 0x00000000U
10962 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10963 // .. L1_SEL = 0
10964 // .. ==> 0XF8000730[2:2] = 0x00000000U
10965 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10966 // .. L2_SEL = 0
10967 // .. ==> 0XF8000730[4:3] = 0x00000000U
10968 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10969 // .. L3_SEL = 0
10970 // .. ==> 0XF8000730[7:5] = 0x00000000U
10971 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10972 // .. Speed = 0
10973 // .. ==> 0XF8000730[8:8] = 0x00000000U
10974 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10975 // .. IO_Type = 1
10976 // .. ==> 0XF8000730[11:9] = 0x00000001U
10977 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10978 // .. PULLUP = 1
10979 // .. ==> 0XF8000730[12:12] = 0x00000001U
10980 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10981 // .. DisableRcvr = 0
10982 // .. ==> 0XF8000730[13:13] = 0x00000000U
10983 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10984 // ..
10985 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
10986 // .. TRI_ENABLE = 0
10987 // .. ==> 0XF8000734[0:0] = 0x00000000U
10988 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10989 // .. L0_SEL = 0
10990 // .. ==> 0XF8000734[1:1] = 0x00000000U
10991 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10992 // .. L1_SEL = 0
10993 // .. ==> 0XF8000734[2:2] = 0x00000000U
10994 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10995 // .. L2_SEL = 0
10996 // .. ==> 0XF8000734[4:3] = 0x00000000U
10997 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10998 // .. L3_SEL = 0
10999 // .. ==> 0XF8000734[7:5] = 0x00000000U
11000 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11001 // .. Speed = 0
11002 // .. ==> 0XF8000734[8:8] = 0x00000000U
11003 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11004 // .. IO_Type = 1
11005 // .. ==> 0XF8000734[11:9] = 0x00000001U
11006 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11007 // .. PULLUP = 1
11008 // .. ==> 0XF8000734[12:12] = 0x00000001U
11009 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11010 // .. DisableRcvr = 0
11011 // .. ==> 0XF8000734[13:13] = 0x00000000U
11012 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11013 // ..
11014 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
11015 // .. TRI_ENABLE = 0
11016 // .. ==> 0XF8000738[0:0] = 0x00000000U
11017 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11018 // .. L0_SEL = 0
11019 // .. ==> 0XF8000738[1:1] = 0x00000000U
11020 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11021 // .. L1_SEL = 0
11022 // .. ==> 0XF8000738[2:2] = 0x00000000U
11023 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11024 // .. L2_SEL = 0
11025 // .. ==> 0XF8000738[4:3] = 0x00000000U
11026 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11027 // .. L3_SEL = 0
11028 // .. ==> 0XF8000738[7:5] = 0x00000000U
11029 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11030 // .. Speed = 0
11031 // .. ==> 0XF8000738[8:8] = 0x00000000U
11032 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11033 // .. IO_Type = 1
11034 // .. ==> 0XF8000738[11:9] = 0x00000001U
11035 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11036 // .. PULLUP = 1
11037 // .. ==> 0XF8000738[12:12] = 0x00000001U
11038 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11039 // .. DisableRcvr = 0
11040 // .. ==> 0XF8000738[13:13] = 0x00000000U
11041 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11042 // ..
11043 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
11044 // .. TRI_ENABLE = 1
11045 // .. ==> 0XF800073C[0:0] = 0x00000001U
11046 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11047 // .. Speed = 0
11048 // .. ==> 0XF800073C[8:8] = 0x00000000U
11049 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11050 // .. IO_Type = 1
11051 // .. ==> 0XF800073C[11:9] = 0x00000001U
11052 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11053 // .. PULLUP = 1
11054 // .. ==> 0XF800073C[12:12] = 0x00000001U
11055 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11056 // .. DisableRcvr = 0
11057 // .. ==> 0XF800073C[13:13] = 0x00000000U
11058 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11059 // ..
11060 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
11061 // .. TRI_ENABLE = 0
11062 // .. ==> 0XF8000740[0:0] = 0x00000000U
11063 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11064 // .. L0_SEL = 1
11065 // .. ==> 0XF8000740[1:1] = 0x00000001U
11066 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11067 // .. L1_SEL = 0
11068 // .. ==> 0XF8000740[2:2] = 0x00000000U
11069 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11070 // .. L2_SEL = 0
11071 // .. ==> 0XF8000740[4:3] = 0x00000000U
11072 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11073 // .. L3_SEL = 0
11074 // .. ==> 0XF8000740[7:5] = 0x00000000U
11075 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11076 // .. Speed = 0
11077 // .. ==> 0XF8000740[8:8] = 0x00000000U
11078 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11079 // .. IO_Type = 4
11080 // .. ==> 0XF8000740[11:9] = 0x00000004U
11081 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11082 // .. PULLUP = 0
11083 // .. ==> 0XF8000740[12:12] = 0x00000000U
11084 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11085 // .. DisableRcvr = 1
11086 // .. ==> 0XF8000740[13:13] = 0x00000001U
11087 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11088 // ..
11089 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
11090 // .. TRI_ENABLE = 0
11091 // .. ==> 0XF8000744[0:0] = 0x00000000U
11092 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11093 // .. L0_SEL = 1
11094 // .. ==> 0XF8000744[1:1] = 0x00000001U
11095 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11096 // .. L1_SEL = 0
11097 // .. ==> 0XF8000744[2:2] = 0x00000000U
11098 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11099 // .. L2_SEL = 0
11100 // .. ==> 0XF8000744[4:3] = 0x00000000U
11101 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11102 // .. L3_SEL = 0
11103 // .. ==> 0XF8000744[7:5] = 0x00000000U
11104 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11105 // .. Speed = 0
11106 // .. ==> 0XF8000744[8:8] = 0x00000000U
11107 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11108 // .. IO_Type = 4
11109 // .. ==> 0XF8000744[11:9] = 0x00000004U
11110 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11111 // .. PULLUP = 0
11112 // .. ==> 0XF8000744[12:12] = 0x00000000U
11113 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11114 // .. DisableRcvr = 1
11115 // .. ==> 0XF8000744[13:13] = 0x00000001U
11116 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11117 // ..
11118 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
11119 // .. TRI_ENABLE = 0
11120 // .. ==> 0XF8000748[0:0] = 0x00000000U
11121 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11122 // .. L0_SEL = 1
11123 // .. ==> 0XF8000748[1:1] = 0x00000001U
11124 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11125 // .. L1_SEL = 0
11126 // .. ==> 0XF8000748[2:2] = 0x00000000U
11127 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11128 // .. L2_SEL = 0
11129 // .. ==> 0XF8000748[4:3] = 0x00000000U
11130 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11131 // .. L3_SEL = 0
11132 // .. ==> 0XF8000748[7:5] = 0x00000000U
11133 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11134 // .. Speed = 0
11135 // .. ==> 0XF8000748[8:8] = 0x00000000U
11136 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11137 // .. IO_Type = 4
11138 // .. ==> 0XF8000748[11:9] = 0x00000004U
11139 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11140 // .. PULLUP = 0
11141 // .. ==> 0XF8000748[12:12] = 0x00000000U
11142 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11143 // .. DisableRcvr = 1
11144 // .. ==> 0XF8000748[13:13] = 0x00000001U
11145 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11146 // ..
11147 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
11148 // .. TRI_ENABLE = 0
11149 // .. ==> 0XF800074C[0:0] = 0x00000000U
11150 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11151 // .. L0_SEL = 1
11152 // .. ==> 0XF800074C[1:1] = 0x00000001U
11153 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11154 // .. L1_SEL = 0
11155 // .. ==> 0XF800074C[2:2] = 0x00000000U
11156 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11157 // .. L2_SEL = 0
11158 // .. ==> 0XF800074C[4:3] = 0x00000000U
11159 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11160 // .. L3_SEL = 0
11161 // .. ==> 0XF800074C[7:5] = 0x00000000U
11162 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11163 // .. Speed = 0
11164 // .. ==> 0XF800074C[8:8] = 0x00000000U
11165 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11166 // .. IO_Type = 4
11167 // .. ==> 0XF800074C[11:9] = 0x00000004U
11168 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11169 // .. PULLUP = 0
11170 // .. ==> 0XF800074C[12:12] = 0x00000000U
11171 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11172 // .. DisableRcvr = 1
11173 // .. ==> 0XF800074C[13:13] = 0x00000001U
11174 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11175 // ..
11176 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
11177 // .. TRI_ENABLE = 0
11178 // .. ==> 0XF8000750[0:0] = 0x00000000U
11179 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11180 // .. L0_SEL = 1
11181 // .. ==> 0XF8000750[1:1] = 0x00000001U
11182 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11183 // .. L1_SEL = 0
11184 // .. ==> 0XF8000750[2:2] = 0x00000000U
11185 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11186 // .. L2_SEL = 0
11187 // .. ==> 0XF8000750[4:3] = 0x00000000U
11188 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11189 // .. L3_SEL = 0
11190 // .. ==> 0XF8000750[7:5] = 0x00000000U
11191 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11192 // .. Speed = 0
11193 // .. ==> 0XF8000750[8:8] = 0x00000000U
11194 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11195 // .. IO_Type = 4
11196 // .. ==> 0XF8000750[11:9] = 0x00000004U
11197 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11198 // .. PULLUP = 0
11199 // .. ==> 0XF8000750[12:12] = 0x00000000U
11200 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11201 // .. DisableRcvr = 1
11202 // .. ==> 0XF8000750[13:13] = 0x00000001U
11203 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11204 // ..
11205 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
11206 // .. TRI_ENABLE = 0
11207 // .. ==> 0XF8000754[0:0] = 0x00000000U
11208 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11209 // .. L0_SEL = 1
11210 // .. ==> 0XF8000754[1:1] = 0x00000001U
11211 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11212 // .. L1_SEL = 0
11213 // .. ==> 0XF8000754[2:2] = 0x00000000U
11214 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11215 // .. L2_SEL = 0
11216 // .. ==> 0XF8000754[4:3] = 0x00000000U
11217 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11218 // .. L3_SEL = 0
11219 // .. ==> 0XF8000754[7:5] = 0x00000000U
11220 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11221 // .. Speed = 0
11222 // .. ==> 0XF8000754[8:8] = 0x00000000U
11223 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11224 // .. IO_Type = 4
11225 // .. ==> 0XF8000754[11:9] = 0x00000004U
11226 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11227 // .. PULLUP = 0
11228 // .. ==> 0XF8000754[12:12] = 0x00000000U
11229 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11230 // .. DisableRcvr = 1
11231 // .. ==> 0XF8000754[13:13] = 0x00000001U
11232 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11233 // ..
11234 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
11235 // .. TRI_ENABLE = 1
11236 // .. ==> 0XF8000758[0:0] = 0x00000001U
11237 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11238 // .. L0_SEL = 1
11239 // .. ==> 0XF8000758[1:1] = 0x00000001U
11240 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11241 // .. L1_SEL = 0
11242 // .. ==> 0XF8000758[2:2] = 0x00000000U
11243 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11244 // .. L2_SEL = 0
11245 // .. ==> 0XF8000758[4:3] = 0x00000000U
11246 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11247 // .. L3_SEL = 0
11248 // .. ==> 0XF8000758[7:5] = 0x00000000U
11249 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11250 // .. Speed = 0
11251 // .. ==> 0XF8000758[8:8] = 0x00000000U
11252 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11253 // .. IO_Type = 4
11254 // .. ==> 0XF8000758[11:9] = 0x00000004U
11255 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11256 // .. PULLUP = 0
11257 // .. ==> 0XF8000758[12:12] = 0x00000000U
11258 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11259 // .. DisableRcvr = 0
11260 // .. ==> 0XF8000758[13:13] = 0x00000000U
11261 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11262 // ..
11263 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
11264 // .. TRI_ENABLE = 1
11265 // .. ==> 0XF800075C[0:0] = 0x00000001U
11266 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11267 // .. L0_SEL = 1
11268 // .. ==> 0XF800075C[1:1] = 0x00000001U
11269 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11270 // .. L1_SEL = 0
11271 // .. ==> 0XF800075C[2:2] = 0x00000000U
11272 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11273 // .. L2_SEL = 0
11274 // .. ==> 0XF800075C[4:3] = 0x00000000U
11275 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11276 // .. L3_SEL = 0
11277 // .. ==> 0XF800075C[7:5] = 0x00000000U
11278 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11279 // .. Speed = 0
11280 // .. ==> 0XF800075C[8:8] = 0x00000000U
11281 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11282 // .. IO_Type = 4
11283 // .. ==> 0XF800075C[11:9] = 0x00000004U
11284 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11285 // .. PULLUP = 0
11286 // .. ==> 0XF800075C[12:12] = 0x00000000U
11287 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11288 // .. DisableRcvr = 0
11289 // .. ==> 0XF800075C[13:13] = 0x00000000U
11290 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11291 // ..
11292 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
11293 // .. TRI_ENABLE = 1
11294 // .. ==> 0XF8000760[0:0] = 0x00000001U
11295 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11296 // .. L0_SEL = 1
11297 // .. ==> 0XF8000760[1:1] = 0x00000001U
11298 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11299 // .. L1_SEL = 0
11300 // .. ==> 0XF8000760[2:2] = 0x00000000U
11301 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11302 // .. L2_SEL = 0
11303 // .. ==> 0XF8000760[4:3] = 0x00000000U
11304 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11305 // .. L3_SEL = 0
11306 // .. ==> 0XF8000760[7:5] = 0x00000000U
11307 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11308 // .. Speed = 0
11309 // .. ==> 0XF8000760[8:8] = 0x00000000U
11310 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11311 // .. IO_Type = 4
11312 // .. ==> 0XF8000760[11:9] = 0x00000004U
11313 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11314 // .. PULLUP = 0
11315 // .. ==> 0XF8000760[12:12] = 0x00000000U
11316 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11317 // .. DisableRcvr = 0
11318 // .. ==> 0XF8000760[13:13] = 0x00000000U
11319 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11320 // ..
11321 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
11322 // .. TRI_ENABLE = 1
11323 // .. ==> 0XF8000764[0:0] = 0x00000001U
11324 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11325 // .. L0_SEL = 1
11326 // .. ==> 0XF8000764[1:1] = 0x00000001U
11327 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11328 // .. L1_SEL = 0
11329 // .. ==> 0XF8000764[2:2] = 0x00000000U
11330 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11331 // .. L2_SEL = 0
11332 // .. ==> 0XF8000764[4:3] = 0x00000000U
11333 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11334 // .. L3_SEL = 0
11335 // .. ==> 0XF8000764[7:5] = 0x00000000U
11336 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11337 // .. Speed = 0
11338 // .. ==> 0XF8000764[8:8] = 0x00000000U
11339 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11340 // .. IO_Type = 4
11341 // .. ==> 0XF8000764[11:9] = 0x00000004U
11342 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11343 // .. PULLUP = 0
11344 // .. ==> 0XF8000764[12:12] = 0x00000000U
11345 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11346 // .. DisableRcvr = 0
11347 // .. ==> 0XF8000764[13:13] = 0x00000000U
11348 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11349 // ..
11350 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
11351 // .. TRI_ENABLE = 1
11352 // .. ==> 0XF8000768[0:0] = 0x00000001U
11353 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11354 // .. L0_SEL = 1
11355 // .. ==> 0XF8000768[1:1] = 0x00000001U
11356 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11357 // .. L1_SEL = 0
11358 // .. ==> 0XF8000768[2:2] = 0x00000000U
11359 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11360 // .. L2_SEL = 0
11361 // .. ==> 0XF8000768[4:3] = 0x00000000U
11362 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11363 // .. L3_SEL = 0
11364 // .. ==> 0XF8000768[7:5] = 0x00000000U
11365 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11366 // .. Speed = 0
11367 // .. ==> 0XF8000768[8:8] = 0x00000000U
11368 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11369 // .. IO_Type = 4
11370 // .. ==> 0XF8000768[11:9] = 0x00000004U
11371 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11372 // .. PULLUP = 0
11373 // .. ==> 0XF8000768[12:12] = 0x00000000U
11374 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11375 // .. DisableRcvr = 0
11376 // .. ==> 0XF8000768[13:13] = 0x00000000U
11377 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11378 // ..
11379 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
11380 // .. TRI_ENABLE = 1
11381 // .. ==> 0XF800076C[0:0] = 0x00000001U
11382 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11383 // .. L0_SEL = 1
11384 // .. ==> 0XF800076C[1:1] = 0x00000001U
11385 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11386 // .. L1_SEL = 0
11387 // .. ==> 0XF800076C[2:2] = 0x00000000U
11388 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11389 // .. L2_SEL = 0
11390 // .. ==> 0XF800076C[4:3] = 0x00000000U
11391 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11392 // .. L3_SEL = 0
11393 // .. ==> 0XF800076C[7:5] = 0x00000000U
11394 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11395 // .. Speed = 0
11396 // .. ==> 0XF800076C[8:8] = 0x00000000U
11397 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11398 // .. IO_Type = 4
11399 // .. ==> 0XF800076C[11:9] = 0x00000004U
11400 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11401 // .. PULLUP = 0
11402 // .. ==> 0XF800076C[12:12] = 0x00000000U
11403 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11404 // .. DisableRcvr = 0
11405 // .. ==> 0XF800076C[13:13] = 0x00000000U
11406 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11407 // ..
11408 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
11409 // .. TRI_ENABLE = 0
11410 // .. ==> 0XF8000770[0:0] = 0x00000000U
11411 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11412 // .. L0_SEL = 0
11413 // .. ==> 0XF8000770[1:1] = 0x00000000U
11414 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11415 // .. L1_SEL = 1
11416 // .. ==> 0XF8000770[2:2] = 0x00000001U
11417 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11418 // .. L2_SEL = 0
11419 // .. ==> 0XF8000770[4:3] = 0x00000000U
11420 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11421 // .. L3_SEL = 0
11422 // .. ==> 0XF8000770[7:5] = 0x00000000U
11423 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11424 // .. Speed = 0
11425 // .. ==> 0XF8000770[8:8] = 0x00000000U
11426 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11427 // .. IO_Type = 1
11428 // .. ==> 0XF8000770[11:9] = 0x00000001U
11429 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11430 // .. PULLUP = 0
11431 // .. ==> 0XF8000770[12:12] = 0x00000000U
11432 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11433 // .. DisableRcvr = 0
11434 // .. ==> 0XF8000770[13:13] = 0x00000000U
11435 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11436 // ..
11437 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
11438 // .. TRI_ENABLE = 1
11439 // .. ==> 0XF8000774[0:0] = 0x00000001U
11440 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11441 // .. L0_SEL = 0
11442 // .. ==> 0XF8000774[1:1] = 0x00000000U
11443 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11444 // .. L1_SEL = 1
11445 // .. ==> 0XF8000774[2:2] = 0x00000001U
11446 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11447 // .. L2_SEL = 0
11448 // .. ==> 0XF8000774[4:3] = 0x00000000U
11449 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11450 // .. L3_SEL = 0
11451 // .. ==> 0XF8000774[7:5] = 0x00000000U
11452 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11453 // .. Speed = 0
11454 // .. ==> 0XF8000774[8:8] = 0x00000000U
11455 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11456 // .. IO_Type = 1
11457 // .. ==> 0XF8000774[11:9] = 0x00000001U
11458 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11459 // .. PULLUP = 0
11460 // .. ==> 0XF8000774[12:12] = 0x00000000U
11461 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11462 // .. DisableRcvr = 0
11463 // .. ==> 0XF8000774[13:13] = 0x00000000U
11464 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11465 // ..
11466 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
11467 // .. TRI_ENABLE = 0
11468 // .. ==> 0XF8000778[0:0] = 0x00000000U
11469 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11470 // .. L0_SEL = 0
11471 // .. ==> 0XF8000778[1:1] = 0x00000000U
11472 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11473 // .. L1_SEL = 1
11474 // .. ==> 0XF8000778[2:2] = 0x00000001U
11475 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11476 // .. L2_SEL = 0
11477 // .. ==> 0XF8000778[4:3] = 0x00000000U
11478 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11479 // .. L3_SEL = 0
11480 // .. ==> 0XF8000778[7:5] = 0x00000000U
11481 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11482 // .. Speed = 0
11483 // .. ==> 0XF8000778[8:8] = 0x00000000U
11484 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11485 // .. IO_Type = 1
11486 // .. ==> 0XF8000778[11:9] = 0x00000001U
11487 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11488 // .. PULLUP = 0
11489 // .. ==> 0XF8000778[12:12] = 0x00000000U
11490 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11491 // .. DisableRcvr = 0
11492 // .. ==> 0XF8000778[13:13] = 0x00000000U
11493 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11494 // ..
11495 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
11496 // .. TRI_ENABLE = 1
11497 // .. ==> 0XF800077C[0:0] = 0x00000001U
11498 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11499 // .. L0_SEL = 0
11500 // .. ==> 0XF800077C[1:1] = 0x00000000U
11501 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11502 // .. L1_SEL = 1
11503 // .. ==> 0XF800077C[2:2] = 0x00000001U
11504 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11505 // .. L2_SEL = 0
11506 // .. ==> 0XF800077C[4:3] = 0x00000000U
11507 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11508 // .. L3_SEL = 0
11509 // .. ==> 0XF800077C[7:5] = 0x00000000U
11510 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11511 // .. Speed = 0
11512 // .. ==> 0XF800077C[8:8] = 0x00000000U
11513 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11514 // .. IO_Type = 1
11515 // .. ==> 0XF800077C[11:9] = 0x00000001U
11516 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11517 // .. PULLUP = 0
11518 // .. ==> 0XF800077C[12:12] = 0x00000000U
11519 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11520 // .. DisableRcvr = 0
11521 // .. ==> 0XF800077C[13:13] = 0x00000000U
11522 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11523 // ..
11524 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
11525 // .. TRI_ENABLE = 0
11526 // .. ==> 0XF8000780[0:0] = 0x00000000U
11527 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11528 // .. L0_SEL = 0
11529 // .. ==> 0XF8000780[1:1] = 0x00000000U
11530 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11531 // .. L1_SEL = 1
11532 // .. ==> 0XF8000780[2:2] = 0x00000001U
11533 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11534 // .. L2_SEL = 0
11535 // .. ==> 0XF8000780[4:3] = 0x00000000U
11536 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11537 // .. L3_SEL = 0
11538 // .. ==> 0XF8000780[7:5] = 0x00000000U
11539 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11540 // .. Speed = 0
11541 // .. ==> 0XF8000780[8:8] = 0x00000000U
11542 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11543 // .. IO_Type = 1
11544 // .. ==> 0XF8000780[11:9] = 0x00000001U
11545 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11546 // .. PULLUP = 0
11547 // .. ==> 0XF8000780[12:12] = 0x00000000U
11548 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11549 // .. DisableRcvr = 0
11550 // .. ==> 0XF8000780[13:13] = 0x00000000U
11551 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11552 // ..
11553 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
11554 // .. TRI_ENABLE = 0
11555 // .. ==> 0XF8000784[0:0] = 0x00000000U
11556 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11557 // .. L0_SEL = 0
11558 // .. ==> 0XF8000784[1:1] = 0x00000000U
11559 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11560 // .. L1_SEL = 1
11561 // .. ==> 0XF8000784[2:2] = 0x00000001U
11562 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11563 // .. L2_SEL = 0
11564 // .. ==> 0XF8000784[4:3] = 0x00000000U
11565 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11566 // .. L3_SEL = 0
11567 // .. ==> 0XF8000784[7:5] = 0x00000000U
11568 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11569 // .. Speed = 0
11570 // .. ==> 0XF8000784[8:8] = 0x00000000U
11571 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11572 // .. IO_Type = 1
11573 // .. ==> 0XF8000784[11:9] = 0x00000001U
11574 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11575 // .. PULLUP = 0
11576 // .. ==> 0XF8000784[12:12] = 0x00000000U
11577 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11578 // .. DisableRcvr = 0
11579 // .. ==> 0XF8000784[13:13] = 0x00000000U
11580 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11581 // ..
11582 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
11583 // .. TRI_ENABLE = 0
11584 // .. ==> 0XF8000788[0:0] = 0x00000000U
11585 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11586 // .. L0_SEL = 0
11587 // .. ==> 0XF8000788[1:1] = 0x00000000U
11588 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11589 // .. L1_SEL = 1
11590 // .. ==> 0XF8000788[2:2] = 0x00000001U
11591 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11592 // .. L2_SEL = 0
11593 // .. ==> 0XF8000788[4:3] = 0x00000000U
11594 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11595 // .. L3_SEL = 0
11596 // .. ==> 0XF8000788[7:5] = 0x00000000U
11597 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11598 // .. Speed = 0
11599 // .. ==> 0XF8000788[8:8] = 0x00000000U
11600 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11601 // .. IO_Type = 1
11602 // .. ==> 0XF8000788[11:9] = 0x00000001U
11603 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11604 // .. PULLUP = 0
11605 // .. ==> 0XF8000788[12:12] = 0x00000000U
11606 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11607 // .. DisableRcvr = 0
11608 // .. ==> 0XF8000788[13:13] = 0x00000000U
11609 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11610 // ..
11611 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
11612 // .. TRI_ENABLE = 0
11613 // .. ==> 0XF800078C[0:0] = 0x00000000U
11614 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11615 // .. L0_SEL = 0
11616 // .. ==> 0XF800078C[1:1] = 0x00000000U
11617 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11618 // .. L1_SEL = 1
11619 // .. ==> 0XF800078C[2:2] = 0x00000001U
11620 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11621 // .. L2_SEL = 0
11622 // .. ==> 0XF800078C[4:3] = 0x00000000U
11623 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11624 // .. L3_SEL = 0
11625 // .. ==> 0XF800078C[7:5] = 0x00000000U
11626 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11627 // .. Speed = 0
11628 // .. ==> 0XF800078C[8:8] = 0x00000000U
11629 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11630 // .. IO_Type = 1
11631 // .. ==> 0XF800078C[11:9] = 0x00000001U
11632 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11633 // .. PULLUP = 0
11634 // .. ==> 0XF800078C[12:12] = 0x00000000U
11635 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11636 // .. DisableRcvr = 0
11637 // .. ==> 0XF800078C[13:13] = 0x00000000U
11638 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11639 // ..
11640 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
11641 // .. TRI_ENABLE = 1
11642 // .. ==> 0XF8000790[0:0] = 0x00000001U
11643 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11644 // .. L0_SEL = 0
11645 // .. ==> 0XF8000790[1:1] = 0x00000000U
11646 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11647 // .. L1_SEL = 1
11648 // .. ==> 0XF8000790[2:2] = 0x00000001U
11649 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11650 // .. L2_SEL = 0
11651 // .. ==> 0XF8000790[4:3] = 0x00000000U
11652 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11653 // .. L3_SEL = 0
11654 // .. ==> 0XF8000790[7:5] = 0x00000000U
11655 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11656 // .. Speed = 0
11657 // .. ==> 0XF8000790[8:8] = 0x00000000U
11658 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11659 // .. IO_Type = 1
11660 // .. ==> 0XF8000790[11:9] = 0x00000001U
11661 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11662 // .. PULLUP = 0
11663 // .. ==> 0XF8000790[12:12] = 0x00000000U
11664 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11665 // .. DisableRcvr = 0
11666 // .. ==> 0XF8000790[13:13] = 0x00000000U
11667 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11668 // ..
11669 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
11670 // .. TRI_ENABLE = 0
11671 // .. ==> 0XF8000794[0:0] = 0x00000000U
11672 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11673 // .. L0_SEL = 0
11674 // .. ==> 0XF8000794[1:1] = 0x00000000U
11675 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11676 // .. L1_SEL = 1
11677 // .. ==> 0XF8000794[2:2] = 0x00000001U
11678 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11679 // .. L2_SEL = 0
11680 // .. ==> 0XF8000794[4:3] = 0x00000000U
11681 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11682 // .. L3_SEL = 0
11683 // .. ==> 0XF8000794[7:5] = 0x00000000U
11684 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11685 // .. Speed = 0
11686 // .. ==> 0XF8000794[8:8] = 0x00000000U
11687 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11688 // .. IO_Type = 1
11689 // .. ==> 0XF8000794[11:9] = 0x00000001U
11690 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11691 // .. PULLUP = 0
11692 // .. ==> 0XF8000794[12:12] = 0x00000000U
11693 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11694 // .. DisableRcvr = 0
11695 // .. ==> 0XF8000794[13:13] = 0x00000000U
11696 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11697 // ..
11698 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
11699 // .. TRI_ENABLE = 0
11700 // .. ==> 0XF8000798[0:0] = 0x00000000U
11701 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11702 // .. L0_SEL = 0
11703 // .. ==> 0XF8000798[1:1] = 0x00000000U
11704 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11705 // .. L1_SEL = 1
11706 // .. ==> 0XF8000798[2:2] = 0x00000001U
11707 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11708 // .. L2_SEL = 0
11709 // .. ==> 0XF8000798[4:3] = 0x00000000U
11710 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11711 // .. L3_SEL = 0
11712 // .. ==> 0XF8000798[7:5] = 0x00000000U
11713 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11714 // .. Speed = 0
11715 // .. ==> 0XF8000798[8:8] = 0x00000000U
11716 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11717 // .. IO_Type = 1
11718 // .. ==> 0XF8000798[11:9] = 0x00000001U
11719 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11720 // .. PULLUP = 0
11721 // .. ==> 0XF8000798[12:12] = 0x00000000U
11722 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11723 // .. DisableRcvr = 0
11724 // .. ==> 0XF8000798[13:13] = 0x00000000U
11725 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11726 // ..
11727 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
11728 // .. TRI_ENABLE = 0
11729 // .. ==> 0XF800079C[0:0] = 0x00000000U
11730 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11731 // .. L0_SEL = 0
11732 // .. ==> 0XF800079C[1:1] = 0x00000000U
11733 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11734 // .. L1_SEL = 1
11735 // .. ==> 0XF800079C[2:2] = 0x00000001U
11736 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11737 // .. L2_SEL = 0
11738 // .. ==> 0XF800079C[4:3] = 0x00000000U
11739 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11740 // .. L3_SEL = 0
11741 // .. ==> 0XF800079C[7:5] = 0x00000000U
11742 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11743 // .. Speed = 0
11744 // .. ==> 0XF800079C[8:8] = 0x00000000U
11745 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11746 // .. IO_Type = 1
11747 // .. ==> 0XF800079C[11:9] = 0x00000001U
11748 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11749 // .. PULLUP = 0
11750 // .. ==> 0XF800079C[12:12] = 0x00000000U
11751 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11752 // .. DisableRcvr = 0
11753 // .. ==> 0XF800079C[13:13] = 0x00000000U
11754 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11755 // ..
11756 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
11757 // .. TRI_ENABLE = 0
11758 // .. ==> 0XF80007A0[0:0] = 0x00000000U
11759 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11760 // .. L0_SEL = 0
11761 // .. ==> 0XF80007A0[1:1] = 0x00000000U
11762 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11763 // .. L1_SEL = 0
11764 // .. ==> 0XF80007A0[2:2] = 0x00000000U
11765 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11766 // .. L2_SEL = 0
11767 // .. ==> 0XF80007A0[4:3] = 0x00000000U
11768 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11769 // .. L3_SEL = 4
11770 // .. ==> 0XF80007A0[7:5] = 0x00000004U
11771 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11772 // .. Speed = 0
11773 // .. ==> 0XF80007A0[8:8] = 0x00000000U
11774 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11775 // .. IO_Type = 1
11776 // .. ==> 0XF80007A0[11:9] = 0x00000001U
11777 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11778 // .. PULLUP = 0
11779 // .. ==> 0XF80007A0[12:12] = 0x00000000U
11780 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11781 // .. DisableRcvr = 0
11782 // .. ==> 0XF80007A0[13:13] = 0x00000000U
11783 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11784 // ..
11785 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
11786 // .. TRI_ENABLE = 0
11787 // .. ==> 0XF80007A4[0:0] = 0x00000000U
11788 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11789 // .. L0_SEL = 0
11790 // .. ==> 0XF80007A4[1:1] = 0x00000000U
11791 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11792 // .. L1_SEL = 0
11793 // .. ==> 0XF80007A4[2:2] = 0x00000000U
11794 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11795 // .. L2_SEL = 0
11796 // .. ==> 0XF80007A4[4:3] = 0x00000000U
11797 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11798 // .. L3_SEL = 4
11799 // .. ==> 0XF80007A4[7:5] = 0x00000004U
11800 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11801 // .. Speed = 0
11802 // .. ==> 0XF80007A4[8:8] = 0x00000000U
11803 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11804 // .. IO_Type = 1
11805 // .. ==> 0XF80007A4[11:9] = 0x00000001U
11806 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11807 // .. PULLUP = 0
11808 // .. ==> 0XF80007A4[12:12] = 0x00000000U
11809 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11810 // .. DisableRcvr = 0
11811 // .. ==> 0XF80007A4[13:13] = 0x00000000U
11812 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11813 // ..
11814 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
11815 // .. TRI_ENABLE = 0
11816 // .. ==> 0XF80007A8[0:0] = 0x00000000U
11817 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11818 // .. L0_SEL = 0
11819 // .. ==> 0XF80007A8[1:1] = 0x00000000U
11820 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11821 // .. L1_SEL = 0
11822 // .. ==> 0XF80007A8[2:2] = 0x00000000U
11823 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11824 // .. L2_SEL = 0
11825 // .. ==> 0XF80007A8[4:3] = 0x00000000U
11826 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11827 // .. L3_SEL = 4
11828 // .. ==> 0XF80007A8[7:5] = 0x00000004U
11829 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11830 // .. Speed = 0
11831 // .. ==> 0XF80007A8[8:8] = 0x00000000U
11832 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11833 // .. IO_Type = 1
11834 // .. ==> 0XF80007A8[11:9] = 0x00000001U
11835 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11836 // .. PULLUP = 0
11837 // .. ==> 0XF80007A8[12:12] = 0x00000000U
11838 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11839 // .. DisableRcvr = 0
11840 // .. ==> 0XF80007A8[13:13] = 0x00000000U
11841 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11842 // ..
11843 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
11844 // .. TRI_ENABLE = 0
11845 // .. ==> 0XF80007AC[0:0] = 0x00000000U
11846 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11847 // .. L0_SEL = 0
11848 // .. ==> 0XF80007AC[1:1] = 0x00000000U
11849 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11850 // .. L1_SEL = 0
11851 // .. ==> 0XF80007AC[2:2] = 0x00000000U
11852 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11853 // .. L2_SEL = 0
11854 // .. ==> 0XF80007AC[4:3] = 0x00000000U
11855 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11856 // .. L3_SEL = 4
11857 // .. ==> 0XF80007AC[7:5] = 0x00000004U
11858 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11859 // .. Speed = 0
11860 // .. ==> 0XF80007AC[8:8] = 0x00000000U
11861 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11862 // .. IO_Type = 1
11863 // .. ==> 0XF80007AC[11:9] = 0x00000001U
11864 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11865 // .. PULLUP = 0
11866 // .. ==> 0XF80007AC[12:12] = 0x00000000U
11867 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11868 // .. DisableRcvr = 0
11869 // .. ==> 0XF80007AC[13:13] = 0x00000000U
11870 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11871 // ..
11872 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
11873 // .. TRI_ENABLE = 0
11874 // .. ==> 0XF80007B0[0:0] = 0x00000000U
11875 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11876 // .. L0_SEL = 0
11877 // .. ==> 0XF80007B0[1:1] = 0x00000000U
11878 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11879 // .. L1_SEL = 0
11880 // .. ==> 0XF80007B0[2:2] = 0x00000000U
11881 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11882 // .. L2_SEL = 0
11883 // .. ==> 0XF80007B0[4:3] = 0x00000000U
11884 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11885 // .. L3_SEL = 4
11886 // .. ==> 0XF80007B0[7:5] = 0x00000004U
11887 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11888 // .. Speed = 0
11889 // .. ==> 0XF80007B0[8:8] = 0x00000000U
11890 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11891 // .. IO_Type = 1
11892 // .. ==> 0XF80007B0[11:9] = 0x00000001U
11893 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11894 // .. PULLUP = 0
11895 // .. ==> 0XF80007B0[12:12] = 0x00000000U
11896 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11897 // .. DisableRcvr = 0
11898 // .. ==> 0XF80007B0[13:13] = 0x00000000U
11899 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11900 // ..
11901 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
11902 // .. TRI_ENABLE = 0
11903 // .. ==> 0XF80007B4[0:0] = 0x00000000U
11904 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11905 // .. L0_SEL = 0
11906 // .. ==> 0XF80007B4[1:1] = 0x00000000U
11907 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11908 // .. L1_SEL = 0
11909 // .. ==> 0XF80007B4[2:2] = 0x00000000U
11910 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11911 // .. L2_SEL = 0
11912 // .. ==> 0XF80007B4[4:3] = 0x00000000U
11913 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11914 // .. L3_SEL = 4
11915 // .. ==> 0XF80007B4[7:5] = 0x00000004U
11916 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11917 // .. Speed = 0
11918 // .. ==> 0XF80007B4[8:8] = 0x00000000U
11919 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11920 // .. IO_Type = 1
11921 // .. ==> 0XF80007B4[11:9] = 0x00000001U
11922 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11923 // .. PULLUP = 0
11924 // .. ==> 0XF80007B4[12:12] = 0x00000000U
11925 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11926 // .. DisableRcvr = 0
11927 // .. ==> 0XF80007B4[13:13] = 0x00000000U
11928 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11929 // ..
11930 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
11931 // .. TRI_ENABLE = 1
11932 // .. ==> 0XF80007B8[0:0] = 0x00000001U
11933 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11934 // .. L0_SEL = 0
11935 // .. ==> 0XF80007B8[1:1] = 0x00000000U
11936 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11937 // .. L1_SEL = 0
11938 // .. ==> 0XF80007B8[2:2] = 0x00000000U
11939 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11940 // .. L2_SEL = 0
11941 // .. ==> 0XF80007B8[4:3] = 0x00000000U
11942 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11943 // .. L3_SEL = 1
11944 // .. ==> 0XF80007B8[7:5] = 0x00000001U
11945 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
11946 // .. Speed = 0
11947 // .. ==> 0XF80007B8[8:8] = 0x00000000U
11948 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11949 // .. IO_Type = 1
11950 // .. ==> 0XF80007B8[11:9] = 0x00000001U
11951 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11952 // .. PULLUP = 1
11953 // .. ==> 0XF80007B8[12:12] = 0x00000001U
11954 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11955 // .. DisableRcvr = 0
11956 // .. ==> 0XF80007B8[13:13] = 0x00000000U
11957 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11958 // ..
11959 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
11960 // .. TRI_ENABLE = 0
11961 // .. ==> 0XF80007BC[0:0] = 0x00000000U
11962 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11963 // .. L0_SEL = 0
11964 // .. ==> 0XF80007BC[1:1] = 0x00000000U
11965 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11966 // .. L1_SEL = 0
11967 // .. ==> 0XF80007BC[2:2] = 0x00000000U
11968 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11969 // .. L2_SEL = 0
11970 // .. ==> 0XF80007BC[4:3] = 0x00000000U
11971 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11972 // .. L3_SEL = 1
11973 // .. ==> 0XF80007BC[7:5] = 0x00000001U
11974 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
11975 // .. Speed = 0
11976 // .. ==> 0XF80007BC[8:8] = 0x00000000U
11977 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11978 // .. IO_Type = 1
11979 // .. ==> 0XF80007BC[11:9] = 0x00000001U
11980 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11981 // .. PULLUP = 1
11982 // .. ==> 0XF80007BC[12:12] = 0x00000001U
11983 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11984 // .. DisableRcvr = 0
11985 // .. ==> 0XF80007BC[13:13] = 0x00000000U
11986 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11987 // ..
11988 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
11989 // .. TRI_ENABLE = 0
11990 // .. ==> 0XF80007C0[0:0] = 0x00000000U
11991 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11992 // .. L0_SEL = 0
11993 // .. ==> 0XF80007C0[1:1] = 0x00000000U
11994 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11995 // .. L1_SEL = 0
11996 // .. ==> 0XF80007C0[2:2] = 0x00000000U
11997 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11998 // .. L2_SEL = 0
11999 // .. ==> 0XF80007C0[4:3] = 0x00000000U
12000 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12001 // .. L3_SEL = 7
12002 // .. ==> 0XF80007C0[7:5] = 0x00000007U
12003 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
12004 // .. Speed = 0
12005 // .. ==> 0XF80007C0[8:8] = 0x00000000U
12006 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12007 // .. IO_Type = 1
12008 // .. ==> 0XF80007C0[11:9] = 0x00000001U
12009 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12010 // .. PULLUP = 0
12011 // .. ==> 0XF80007C0[12:12] = 0x00000000U
12012 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12013 // .. DisableRcvr = 0
12014 // .. ==> 0XF80007C0[13:13] = 0x00000000U
12015 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12016 // ..
12017 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
12018 // .. TRI_ENABLE = 1
12019 // .. ==> 0XF80007C4[0:0] = 0x00000001U
12020 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
12021 // .. L0_SEL = 0
12022 // .. ==> 0XF80007C4[1:1] = 0x00000000U
12023 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12024 // .. L1_SEL = 0
12025 // .. ==> 0XF80007C4[2:2] = 0x00000000U
12026 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12027 // .. L2_SEL = 0
12028 // .. ==> 0XF80007C4[4:3] = 0x00000000U
12029 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12030 // .. L3_SEL = 7
12031 // .. ==> 0XF80007C4[7:5] = 0x00000007U
12032 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
12033 // .. Speed = 0
12034 // .. ==> 0XF80007C4[8:8] = 0x00000000U
12035 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12036 // .. IO_Type = 1
12037 // .. ==> 0XF80007C4[11:9] = 0x00000001U
12038 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12039 // .. PULLUP = 0
12040 // .. ==> 0XF80007C4[12:12] = 0x00000000U
12041 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12042 // .. DisableRcvr = 0
12043 // .. ==> 0XF80007C4[13:13] = 0x00000000U
12044 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12045 // ..
12046 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
12047 // .. TRI_ENABLE = 0
12048 // .. ==> 0XF80007C8[0:0] = 0x00000000U
12049 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12050 // .. L0_SEL = 0
12051 // .. ==> 0XF80007C8[1:1] = 0x00000000U
12052 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12053 // .. L1_SEL = 0
12054 // .. ==> 0XF80007C8[2:2] = 0x00000000U
12055 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12056 // .. L2_SEL = 0
12057 // .. ==> 0XF80007C8[4:3] = 0x00000000U
12058 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12059 // .. L3_SEL = 2
12060 // .. ==> 0XF80007C8[7:5] = 0x00000002U
12061 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
12062 // .. Speed = 0
12063 // .. ==> 0XF80007C8[8:8] = 0x00000000U
12064 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12065 // .. IO_Type = 1
12066 // .. ==> 0XF80007C8[11:9] = 0x00000001U
12067 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12068 // .. PULLUP = 1
12069 // .. ==> 0XF80007C8[12:12] = 0x00000001U
12070 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12071 // .. DisableRcvr = 0
12072 // .. ==> 0XF80007C8[13:13] = 0x00000000U
12073 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12074 // ..
12075 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
12076 // .. TRI_ENABLE = 0
12077 // .. ==> 0XF80007CC[0:0] = 0x00000000U
12078 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12079 // .. L0_SEL = 0
12080 // .. ==> 0XF80007CC[1:1] = 0x00000000U
12081 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12082 // .. L1_SEL = 0
12083 // .. ==> 0XF80007CC[2:2] = 0x00000000U
12084 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12085 // .. L2_SEL = 0
12086 // .. ==> 0XF80007CC[4:3] = 0x00000000U
12087 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12088 // .. L3_SEL = 2
12089 // .. ==> 0XF80007CC[7:5] = 0x00000002U
12090 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
12091 // .. Speed = 0
12092 // .. ==> 0XF80007CC[8:8] = 0x00000000U
12093 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12094 // .. IO_Type = 1
12095 // .. ==> 0XF80007CC[11:9] = 0x00000001U
12096 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12097 // .. PULLUP = 1
12098 // .. ==> 0XF80007CC[12:12] = 0x00000001U
12099 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12100 // .. DisableRcvr = 0
12101 // .. ==> 0XF80007CC[13:13] = 0x00000000U
12102 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12103 // ..
12104 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
12105 // .. TRI_ENABLE = 0
12106 // .. ==> 0XF80007D0[0:0] = 0x00000000U
12107 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12108 // .. L0_SEL = 0
12109 // .. ==> 0XF80007D0[1:1] = 0x00000000U
12110 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12111 // .. L1_SEL = 0
12112 // .. ==> 0XF80007D0[2:2] = 0x00000000U
12113 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12114 // .. L2_SEL = 0
12115 // .. ==> 0XF80007D0[4:3] = 0x00000000U
12116 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12117 // .. L3_SEL = 4
12118 // .. ==> 0XF80007D0[7:5] = 0x00000004U
12119 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12120 // .. Speed = 0
12121 // .. ==> 0XF80007D0[8:8] = 0x00000000U
12122 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12123 // .. IO_Type = 1
12124 // .. ==> 0XF80007D0[11:9] = 0x00000001U
12125 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12126 // .. PULLUP = 0
12127 // .. ==> 0XF80007D0[12:12] = 0x00000000U
12128 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12129 // .. DisableRcvr = 0
12130 // .. ==> 0XF80007D0[13:13] = 0x00000000U
12131 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12132 // ..
12133 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
12134 // .. TRI_ENABLE = 0
12135 // .. ==> 0XF80007D4[0:0] = 0x00000000U
12136 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12137 // .. L0_SEL = 0
12138 // .. ==> 0XF80007D4[1:1] = 0x00000000U
12139 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12140 // .. L1_SEL = 0
12141 // .. ==> 0XF80007D4[2:2] = 0x00000000U
12142 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12143 // .. L2_SEL = 0
12144 // .. ==> 0XF80007D4[4:3] = 0x00000000U
12145 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12146 // .. L3_SEL = 4
12147 // .. ==> 0XF80007D4[7:5] = 0x00000004U
12148 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12149 // .. Speed = 0
12150 // .. ==> 0XF80007D4[8:8] = 0x00000000U
12151 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12152 // .. IO_Type = 1
12153 // .. ==> 0XF80007D4[11:9] = 0x00000001U
12154 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12155 // .. PULLUP = 0
12156 // .. ==> 0XF80007D4[12:12] = 0x00000000U
12157 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12158 // .. DisableRcvr = 0
12159 // .. ==> 0XF80007D4[13:13] = 0x00000000U
12160 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12161 // ..
12162 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
12163 // .. SDIO0_WP_SEL = 15
12164 // .. ==> 0XF8000830[5:0] = 0x0000000FU
12165 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
12166 // .. SDIO0_CD_SEL = 0
12167 // .. ==> 0XF8000830[21:16] = 0x00000000U
12168 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
12169 // ..
12170 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
12171 // .. FINISH: MIO PROGRAMMING
12172 // .. START: LOCK IT BACK
12173 // .. LOCK_KEY = 0X767B
12174 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12175 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12176 // ..
12177 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12178 // .. FINISH: LOCK IT BACK
12179 // FINISH: top
12180 //
12181 EMIT_EXIT(),
12182
12183 //
12184};
12185
12186unsigned long ps7_peripherals_init_data_1_0[] = {
12187 // START: top
12188 // .. START: SLCR SETTINGS
12189 // .. UNLOCK_KEY = 0XDF0D
12190 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12191 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12192 // ..
12193 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12194 // .. FINISH: SLCR SETTINGS
12195 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12196 // .. IBUF_DISABLE_MODE = 0x1
12197 // .. ==> 0XF8000B48[7:7] = 0x00000001U
12198 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12199 // .. TERM_DISABLE_MODE = 0x1
12200 // .. ==> 0XF8000B48[8:8] = 0x00000001U
12201 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12202 // ..
12203 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
12204 // .. IBUF_DISABLE_MODE = 0x1
12205 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
12206 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12207 // .. TERM_DISABLE_MODE = 0x1
12208 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
12209 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12210 // ..
12211 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
12212 // .. IBUF_DISABLE_MODE = 0x1
12213 // .. ==> 0XF8000B50[7:7] = 0x00000001U
12214 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12215 // .. TERM_DISABLE_MODE = 0x1
12216 // .. ==> 0XF8000B50[8:8] = 0x00000001U
12217 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12218 // ..
12219 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
12220 // .. IBUF_DISABLE_MODE = 0x1
12221 // .. ==> 0XF8000B54[7:7] = 0x00000001U
12222 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12223 // .. TERM_DISABLE_MODE = 0x1
12224 // .. ==> 0XF8000B54[8:8] = 0x00000001U
12225 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12226 // ..
12227 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
12228 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12229 // .. START: LOCK IT BACK
12230 // .. LOCK_KEY = 0X767B
12231 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12232 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12233 // ..
12234 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12235 // .. FINISH: LOCK IT BACK
12236 // .. START: SRAM/NOR SET OPMODE
12237 // .. FINISH: SRAM/NOR SET OPMODE
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012238 // .. START: QSPI REGISTERS
12239 // .. Holdb_dr = 1
12240 // .. ==> 0XE000D000[19:19] = 0x00000001U
12241 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
12242 // ..
12243 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
12244 // .. FINISH: QSPI REGISTERS
12245 // .. START: PL POWER ON RESET REGISTERS
12246 // .. PCFG_POR_CNT_4K = 0
12247 // .. ==> 0XF8007000[29:29] = 0x00000000U
12248 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
12249 // ..
12250 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
12251 // .. FINISH: PL POWER ON RESET REGISTERS
12252 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
12253 // .. .. START: NAND SET CYCLE
12254 // .. .. FINISH: NAND SET CYCLE
12255 // .. .. START: OPMODE
12256 // .. .. FINISH: OPMODE
12257 // .. .. START: DIRECT COMMAND
12258 // .. .. FINISH: DIRECT COMMAND
12259 // .. .. START: SRAM/NOR CS0 SET CYCLE
12260 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
12261 // .. .. START: DIRECT COMMAND
12262 // .. .. FINISH: DIRECT COMMAND
12263 // .. .. START: NOR CS0 BASE ADDRESS
12264 // .. .. FINISH: NOR CS0 BASE ADDRESS
12265 // .. .. START: SRAM/NOR CS1 SET CYCLE
12266 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
12267 // .. .. START: DIRECT COMMAND
12268 // .. .. FINISH: DIRECT COMMAND
12269 // .. .. START: NOR CS1 BASE ADDRESS
12270 // .. .. FINISH: NOR CS1 BASE ADDRESS
12271 // .. .. START: USB RESET
12272 // .. .. .. START: USB0 RESET
12273 // .. .. .. .. START: DIR MODE BANK 0
12274 // .. .. .. .. DIRECTION_0 = 0x80
12275 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
12276 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
12277 // .. .. .. ..
12278 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
12279 // .. .. .. .. FINISH: DIR MODE BANK 0
12280 // .. .. .. .. START: DIR MODE BANK 1
12281 // .. .. .. .. FINISH: DIR MODE BANK 1
12282 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12283 // .. .. .. .. MASK_0_LSW = 0xff7f
12284 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12285 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12286 // .. .. .. .. DATA_0_LSW = 0x80
12287 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12288 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
12289 // .. .. .. ..
12290 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12291 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12292 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12293 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12294 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12295 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12296 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12297 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12298 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12299 // .. .. .. .. OP_ENABLE_0 = 0x80
12300 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
12301 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
12302 // .. .. .. ..
12303 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
12304 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12305 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12306 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12307 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12308 // .. .. .. .. MASK_0_LSW = 0xff7f
12309 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12310 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12311 // .. .. .. .. DATA_0_LSW = 0x0
12312 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12313 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12314 // .. .. .. ..
12315 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
12316 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12317 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12318 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12319 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12320 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12321 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12322 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12323 // .. .. .. .. START: ADD 1 MS DELAY
12324 // .. .. .. ..
12325 EMIT_MASKDELAY(0XF8F00200, 1),
12326 // .. .. .. .. FINISH: ADD 1 MS DELAY
12327 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12328 // .. .. .. .. MASK_0_LSW = 0xff7f
12329 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12330 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12331 // .. .. .. .. DATA_0_LSW = 0x80
12332 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12333 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
12334 // .. .. .. ..
12335 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12336 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12337 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12338 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12339 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12340 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12341 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12342 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12343 // .. .. .. FINISH: USB0 RESET
12344 // .. .. .. START: USB1 RESET
12345 // .. .. .. .. START: DIR MODE BANK 0
12346 // .. .. .. .. FINISH: DIR MODE BANK 0
12347 // .. .. .. .. START: DIR MODE BANK 1
12348 // .. .. .. .. FINISH: DIR MODE BANK 1
12349 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12350 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12351 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12352 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12353 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12354 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12355 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12356 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12357 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12358 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12359 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12360 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12361 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12362 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12363 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12364 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12365 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12366 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12367 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12368 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12369 // .. .. .. .. START: ADD 1 MS DELAY
12370 // .. .. .. ..
12371 EMIT_MASKDELAY(0XF8F00200, 1),
12372 // .. .. .. .. FINISH: ADD 1 MS DELAY
12373 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12374 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12375 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12376 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12377 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12378 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12379 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12380 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12381 // .. .. .. FINISH: USB1 RESET
12382 // .. .. FINISH: USB RESET
12383 // .. .. START: ENET RESET
12384 // .. .. .. START: ENET0 RESET
12385 // .. .. .. .. START: DIR MODE BANK 0
12386 // .. .. .. .. DIRECTION_0 = 0x800
12387 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
12388 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
12389 // .. .. .. ..
12390 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
12391 // .. .. .. .. FINISH: DIR MODE BANK 0
12392 // .. .. .. .. START: DIR MODE BANK 1
12393 // .. .. .. .. FINISH: DIR MODE BANK 1
12394 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12395 // .. .. .. .. MASK_0_LSW = 0xf7ff
12396 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12397 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12398 // .. .. .. .. DATA_0_LSW = 0x800
12399 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12400 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
12401 // .. .. .. ..
12402 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12403 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12404 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12405 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12406 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12407 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12408 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12409 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12410 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12411 // .. .. .. .. OP_ENABLE_0 = 0x800
12412 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
12413 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
12414 // .. .. .. ..
12415 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
12416 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12417 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12418 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12419 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12420 // .. .. .. .. MASK_0_LSW = 0xf7ff
12421 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12422 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12423 // .. .. .. .. DATA_0_LSW = 0x0
12424 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12425 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12426 // .. .. .. ..
12427 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
12428 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12429 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12430 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12431 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12432 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12433 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12434 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12435 // .. .. .. .. START: ADD 1 MS DELAY
12436 // .. .. .. ..
12437 EMIT_MASKDELAY(0XF8F00200, 1),
12438 // .. .. .. .. FINISH: ADD 1 MS DELAY
12439 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12440 // .. .. .. .. MASK_0_LSW = 0xf7ff
12441 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12442 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12443 // .. .. .. .. DATA_0_LSW = 0x800
12444 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12445 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
12446 // .. .. .. ..
12447 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12448 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12449 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12450 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12451 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12452 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12453 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12454 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12455 // .. .. .. FINISH: ENET0 RESET
12456 // .. .. .. START: ENET1 RESET
12457 // .. .. .. .. START: DIR MODE BANK 0
12458 // .. .. .. .. FINISH: DIR MODE BANK 0
12459 // .. .. .. .. START: DIR MODE BANK 1
12460 // .. .. .. .. FINISH: DIR MODE BANK 1
12461 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12462 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12463 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12464 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12465 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12466 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12467 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12468 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12469 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12470 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12471 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12472 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12473 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12474 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12475 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12476 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12477 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12478 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12479 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12480 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12481 // .. .. .. .. START: ADD 1 MS DELAY
12482 // .. .. .. ..
12483 EMIT_MASKDELAY(0XF8F00200, 1),
12484 // .. .. .. .. FINISH: ADD 1 MS DELAY
12485 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12486 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12487 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12488 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12489 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12490 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12491 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12492 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12493 // .. .. .. FINISH: ENET1 RESET
12494 // .. .. FINISH: ENET RESET
12495 // .. .. START: I2C RESET
12496 // .. .. .. START: I2C0 RESET
12497 // .. .. .. .. START: DIR MODE GPIO BANK0
12498 // .. .. .. .. DIRECTION_0 = 0x2000
12499 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
12500 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
12501 // .. .. .. ..
12502 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
12503 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12504 // .. .. .. .. START: DIR MODE GPIO BANK1
12505 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12506 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12507 // .. .. .. .. MASK_0_LSW = 0xdfff
12508 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12509 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12510 // .. .. .. .. DATA_0_LSW = 0x2000
12511 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12512 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
12513 // .. .. .. ..
12514 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12515 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12516 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12517 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12518 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12519 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12520 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12521 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12522 // .. .. .. .. START: OUTPUT ENABLE
12523 // .. .. .. .. OP_ENABLE_0 = 0x2000
12524 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
12525 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
12526 // .. .. .. ..
12527 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
12528 // .. .. .. .. FINISH: OUTPUT ENABLE
12529 // .. .. .. .. START: OUTPUT ENABLE
12530 // .. .. .. .. FINISH: OUTPUT ENABLE
12531 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12532 // .. .. .. .. MASK_0_LSW = 0xdfff
12533 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12534 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12535 // .. .. .. .. DATA_0_LSW = 0x0
12536 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12537 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12538 // .. .. .. ..
12539 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
12540 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12541 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12542 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12543 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12544 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12545 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12546 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12547 // .. .. .. .. START: ADD 1 MS DELAY
12548 // .. .. .. ..
12549 EMIT_MASKDELAY(0XF8F00200, 1),
12550 // .. .. .. .. FINISH: ADD 1 MS DELAY
12551 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12552 // .. .. .. .. MASK_0_LSW = 0xdfff
12553 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12554 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12555 // .. .. .. .. DATA_0_LSW = 0x2000
12556 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12557 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
12558 // .. .. .. ..
12559 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12560 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12561 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12562 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12563 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12564 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12565 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12566 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12567 // .. .. .. FINISH: I2C0 RESET
12568 // .. .. .. START: I2C1 RESET
12569 // .. .. .. .. START: DIR MODE GPIO BANK0
12570 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12571 // .. .. .. .. START: DIR MODE GPIO BANK1
12572 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12573 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12574 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12575 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12576 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12577 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12578 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12579 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12580 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12581 // .. .. .. .. START: OUTPUT ENABLE
12582 // .. .. .. .. FINISH: OUTPUT ENABLE
12583 // .. .. .. .. START: OUTPUT ENABLE
12584 // .. .. .. .. FINISH: OUTPUT ENABLE
12585 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12586 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12587 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12588 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12589 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12590 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12591 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12592 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12593 // .. .. .. .. START: ADD 1 MS DELAY
12594 // .. .. .. ..
12595 EMIT_MASKDELAY(0XF8F00200, 1),
12596 // .. .. .. .. FINISH: ADD 1 MS DELAY
12597 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12598 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12599 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12600 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12601 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12602 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12603 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12604 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12605 // .. .. .. FINISH: I2C1 RESET
12606 // .. .. FINISH: I2C RESET
12607 // .. .. START: NOR CHIP SELECT
12608 // .. .. .. START: DIR MODE BANK 0
12609 // .. .. .. FINISH: DIR MODE BANK 0
12610 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12611 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12612 // .. .. .. START: OUTPUT ENABLE BANK 0
12613 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
12614 // .. .. FINISH: NOR CHIP SELECT
12615 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
12616 // FINISH: top
12617 //
12618 EMIT_EXIT(),
12619
12620 //
12621};
12622
12623unsigned long ps7_post_config_1_0[] = {
12624 // START: top
12625 // .. START: SLCR SETTINGS
12626 // .. UNLOCK_KEY = 0XDF0D
12627 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12628 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12629 // ..
12630 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12631 // .. FINISH: SLCR SETTINGS
12632 // .. START: ENABLING LEVEL SHIFTER
12633 // .. USER_INP_ICT_EN_0 = 3
12634 // .. ==> 0XF8000900[1:0] = 0x00000003U
12635 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
12636 // .. USER_INP_ICT_EN_1 = 3
12637 // .. ==> 0XF8000900[3:2] = 0x00000003U
12638 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
12639 // ..
12640 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
12641 // .. FINISH: ENABLING LEVEL SHIFTER
12642 // .. START: FPGA RESETS TO 0
12643 // .. reserved_3 = 0
12644 // .. ==> 0XF8000240[31:25] = 0x00000000U
12645 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
12646 // .. FPGA_ACP_RST = 0
12647 // .. ==> 0XF8000240[24:24] = 0x00000000U
12648 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
12649 // .. FPGA_AXDS3_RST = 0
12650 // .. ==> 0XF8000240[23:23] = 0x00000000U
12651 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
12652 // .. FPGA_AXDS2_RST = 0
12653 // .. ==> 0XF8000240[22:22] = 0x00000000U
12654 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
12655 // .. FPGA_AXDS1_RST = 0
12656 // .. ==> 0XF8000240[21:21] = 0x00000000U
12657 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
12658 // .. FPGA_AXDS0_RST = 0
12659 // .. ==> 0XF8000240[20:20] = 0x00000000U
12660 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
12661 // .. reserved_2 = 0
12662 // .. ==> 0XF8000240[19:18] = 0x00000000U
12663 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
12664 // .. FSSW1_FPGA_RST = 0
12665 // .. ==> 0XF8000240[17:17] = 0x00000000U
12666 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
12667 // .. FSSW0_FPGA_RST = 0
12668 // .. ==> 0XF8000240[16:16] = 0x00000000U
12669 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
12670 // .. reserved_1 = 0
12671 // .. ==> 0XF8000240[15:14] = 0x00000000U
12672 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
12673 // .. FPGA_FMSW1_RST = 0
12674 // .. ==> 0XF8000240[13:13] = 0x00000000U
12675 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12676 // .. FPGA_FMSW0_RST = 0
12677 // .. ==> 0XF8000240[12:12] = 0x00000000U
12678 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12679 // .. FPGA_DMA3_RST = 0
12680 // .. ==> 0XF8000240[11:11] = 0x00000000U
12681 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
12682 // .. FPGA_DMA2_RST = 0
12683 // .. ==> 0XF8000240[10:10] = 0x00000000U
12684 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
12685 // .. FPGA_DMA1_RST = 0
12686 // .. ==> 0XF8000240[9:9] = 0x00000000U
12687 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
12688 // .. FPGA_DMA0_RST = 0
12689 // .. ==> 0XF8000240[8:8] = 0x00000000U
12690 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12691 // .. reserved = 0
12692 // .. ==> 0XF8000240[7:4] = 0x00000000U
12693 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
12694 // .. FPGA3_OUT_RST = 0
12695 // .. ==> 0XF8000240[3:3] = 0x00000000U
12696 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
12697 // .. FPGA2_OUT_RST = 0
12698 // .. ==> 0XF8000240[2:2] = 0x00000000U
12699 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12700 // .. FPGA1_OUT_RST = 0
12701 // .. ==> 0XF8000240[1:1] = 0x00000000U
12702 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12703 // .. FPGA0_OUT_RST = 0
12704 // .. ==> 0XF8000240[0:0] = 0x00000000U
12705 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12706 // ..
12707 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
12708 // .. FINISH: FPGA RESETS TO 0
12709 // .. START: AFI REGISTERS
12710 // .. .. START: AFI0 REGISTERS
12711 // .. .. FINISH: AFI0 REGISTERS
12712 // .. .. START: AFI1 REGISTERS
12713 // .. .. FINISH: AFI1 REGISTERS
12714 // .. .. START: AFI2 REGISTERS
12715 // .. .. FINISH: AFI2 REGISTERS
12716 // .. .. START: AFI3 REGISTERS
12717 // .. .. FINISH: AFI3 REGISTERS
12718 // .. FINISH: AFI REGISTERS
12719 // .. START: LOCK IT BACK
12720 // .. LOCK_KEY = 0X767B
12721 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12722 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12723 // ..
12724 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12725 // .. FINISH: LOCK IT BACK
12726 // FINISH: top
12727 //
12728 EMIT_EXIT(),
12729
12730 //
12731};
12732
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012733#include "xil_io.h"
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012734
12735unsigned long *ps7_mio_init_data = ps7_mio_init_data_3_0;
12736unsigned long *ps7_pll_init_data = ps7_pll_init_data_3_0;
12737unsigned long *ps7_clock_init_data = ps7_clock_init_data_3_0;
12738unsigned long *ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12739unsigned long *ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12740
12741int
Algapally Santosh Sagard8076d42023-06-14 03:03:58 -060012742ps7_post_config(void)
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012743{
12744 // Get the PS_VERSION on run time
12745 unsigned long si_ver = ps7GetSiliconVersion ();
12746 int ret = -1;
12747 if (si_ver == PCW_SILICON_VERSION_1) {
12748 ret = ps7_config (ps7_post_config_1_0);
12749 if (ret != PS7_INIT_SUCCESS) return ret;
12750 } else if (si_ver == PCW_SILICON_VERSION_2) {
12751 ret = ps7_config (ps7_post_config_2_0);
12752 if (ret != PS7_INIT_SUCCESS) return ret;
12753 } else {
12754 ret = ps7_config (ps7_post_config_3_0);
12755 if (ret != PS7_INIT_SUCCESS) return ret;
12756 }
12757 return PS7_INIT_SUCCESS;
12758}
12759
12760int
Algapally Santosh Sagard8076d42023-06-14 03:03:58 -060012761ps7_init(void)
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012762{
12763 // Get the PS_VERSION on run time
12764 unsigned long si_ver = ps7GetSiliconVersion ();
12765 int ret;
12766 //int pcw_ver = 0;
12767
12768 if (si_ver == PCW_SILICON_VERSION_1) {
12769 ps7_mio_init_data = ps7_mio_init_data_1_0;
12770 ps7_pll_init_data = ps7_pll_init_data_1_0;
12771 ps7_clock_init_data = ps7_clock_init_data_1_0;
12772 ps7_ddr_init_data = ps7_ddr_init_data_1_0;
12773 ps7_peripherals_init_data = ps7_peripherals_init_data_1_0;
12774 //pcw_ver = 1;
12775
12776 } else if (si_ver == PCW_SILICON_VERSION_2) {
12777 ps7_mio_init_data = ps7_mio_init_data_2_0;
12778 ps7_pll_init_data = ps7_pll_init_data_2_0;
12779 ps7_clock_init_data = ps7_clock_init_data_2_0;
12780 ps7_ddr_init_data = ps7_ddr_init_data_2_0;
12781 ps7_peripherals_init_data = ps7_peripherals_init_data_2_0;
12782 //pcw_ver = 2;
12783
12784 } else {
12785 ps7_mio_init_data = ps7_mio_init_data_3_0;
12786 ps7_pll_init_data = ps7_pll_init_data_3_0;
12787 ps7_clock_init_data = ps7_clock_init_data_3_0;
12788 ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12789 ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12790 //pcw_ver = 3;
12791 }
12792
12793 // MIO init
12794 ret = ps7_config (ps7_mio_init_data);
12795 if (ret != PS7_INIT_SUCCESS) return ret;
12796
12797 // PLL init
12798 ret = ps7_config (ps7_pll_init_data);
12799 if (ret != PS7_INIT_SUCCESS) return ret;
12800
12801 // Clock init
12802 ret = ps7_config (ps7_clock_init_data);
12803 if (ret != PS7_INIT_SUCCESS) return ret;
12804
12805 // DDR init
12806 ret = ps7_config (ps7_ddr_init_data);
12807 if (ret != PS7_INIT_SUCCESS) return ret;
12808
Masahiro Yamada2ab28d12015-05-18 15:31:52 +090012809 // Peripherals init
12810 ret = ps7_config (ps7_peripherals_init_data);
12811 if (ret != PS7_INIT_SUCCESS) return ret;
12812 //xil_printf ("\n PCW Silicon Version : %d.0", pcw_ver);
12813 return PS7_INIT_SUCCESS;
12814}