blob: 59e3ff88b2443709199ad71f49fe0074b88f4109 [file] [log] [blame]
Tim Harvey0cee2242015-05-08 18:28:35 -07001/*
2 * Copyright (C) 2013 Gateworks Corporation
3 *
4 * Author: Tim Harvey <tharvey@gateworks.com>
5 *
6 * SPDX-License-Identifier: GPL-2.0+
7 */
8
9#include <asm/arch/mx6-pins.h>
10#include <asm/arch/sys_proto.h>
11#include <asm/gpio.h>
12#include <asm/imx-common/mxc_i2c.h>
13#include <hwconfig.h>
14#include <power/pmic.h>
15#include <power/ltc3676_pmic.h>
16#include <power/pfuze100_pmic.h>
17
18#include "common.h"
19
20/* UART1: Function varies per baseboard */
21static iomux_v3_cfg_t const uart1_pads[] = {
22 IOMUX_PADS(PAD_SD3_DAT6__UART1_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
23 IOMUX_PADS(PAD_SD3_DAT7__UART1_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
24};
25
26/* UART2: Serial Console */
27static iomux_v3_cfg_t const uart2_pads[] = {
28 IOMUX_PADS(PAD_SD4_DAT7__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
29 IOMUX_PADS(PAD_SD4_DAT4__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
30};
31
32void setup_iomux_uart(void)
33{
34 SETUP_IOMUX_PADS(uart1_pads);
35 SETUP_IOMUX_PADS(uart2_pads);
36}
37
38/* I2C1: GSC */
39static struct i2c_pads_info mx6q_i2c_pad_info0 = {
40 .scl = {
41 .i2c_mode = MX6Q_PAD_EIM_D21__I2C1_SCL | PC,
42 .gpio_mode = MX6Q_PAD_EIM_D21__GPIO3_IO21 | PC,
43 .gp = IMX_GPIO_NR(3, 21)
44 },
45 .sda = {
46 .i2c_mode = MX6Q_PAD_EIM_D28__I2C1_SDA | PC,
47 .gpio_mode = MX6Q_PAD_EIM_D28__GPIO3_IO28 | PC,
48 .gp = IMX_GPIO_NR(3, 28)
49 }
50};
51static struct i2c_pads_info mx6dl_i2c_pad_info0 = {
52 .scl = {
53 .i2c_mode = MX6DL_PAD_EIM_D21__I2C1_SCL | PC,
54 .gpio_mode = MX6DL_PAD_EIM_D21__GPIO3_IO21 | PC,
55 .gp = IMX_GPIO_NR(3, 21)
56 },
57 .sda = {
58 .i2c_mode = MX6DL_PAD_EIM_D28__I2C1_SDA | PC,
59 .gpio_mode = MX6DL_PAD_EIM_D28__GPIO3_IO28 | PC,
60 .gp = IMX_GPIO_NR(3, 28)
61 }
62};
63
64/* I2C2: PMIC/PCIe Switch/PCIe Clock/Mezz */
65static struct i2c_pads_info mx6q_i2c_pad_info1 = {
66 .scl = {
67 .i2c_mode = MX6Q_PAD_KEY_COL3__I2C2_SCL | PC,
68 .gpio_mode = MX6Q_PAD_KEY_COL3__GPIO4_IO12 | PC,
69 .gp = IMX_GPIO_NR(4, 12)
70 },
71 .sda = {
72 .i2c_mode = MX6Q_PAD_KEY_ROW3__I2C2_SDA | PC,
73 .gpio_mode = MX6Q_PAD_KEY_ROW3__GPIO4_IO13 | PC,
74 .gp = IMX_GPIO_NR(4, 13)
75 }
76};
77static struct i2c_pads_info mx6dl_i2c_pad_info1 = {
78 .scl = {
79 .i2c_mode = MX6DL_PAD_KEY_COL3__I2C2_SCL | PC,
80 .gpio_mode = MX6DL_PAD_KEY_COL3__GPIO4_IO12 | PC,
81 .gp = IMX_GPIO_NR(4, 12)
82 },
83 .sda = {
84 .i2c_mode = MX6DL_PAD_KEY_ROW3__I2C2_SDA | PC,
85 .gpio_mode = MX6DL_PAD_KEY_ROW3__GPIO4_IO13 | PC,
86 .gp = IMX_GPIO_NR(4, 13)
87 }
88};
89
90/* I2C3: Misc/Expansion */
91static struct i2c_pads_info mx6q_i2c_pad_info2 = {
92 .scl = {
93 .i2c_mode = MX6Q_PAD_GPIO_3__I2C3_SCL | PC,
94 .gpio_mode = MX6Q_PAD_GPIO_3__GPIO1_IO03 | PC,
95 .gp = IMX_GPIO_NR(1, 3)
96 },
97 .sda = {
98 .i2c_mode = MX6Q_PAD_GPIO_6__I2C3_SDA | PC,
99 .gpio_mode = MX6Q_PAD_GPIO_6__GPIO1_IO06 | PC,
100 .gp = IMX_GPIO_NR(1, 6)
101 }
102};
103static struct i2c_pads_info mx6dl_i2c_pad_info2 = {
104 .scl = {
105 .i2c_mode = MX6DL_PAD_GPIO_3__I2C3_SCL | PC,
106 .gpio_mode = MX6DL_PAD_GPIO_3__GPIO1_IO03 | PC,
107 .gp = IMX_GPIO_NR(1, 3)
108 },
109 .sda = {
110 .i2c_mode = MX6DL_PAD_GPIO_6__I2C3_SDA | PC,
111 .gpio_mode = MX6DL_PAD_GPIO_6__GPIO1_IO06 | PC,
112 .gp = IMX_GPIO_NR(1, 6)
113 }
114};
115
116void setup_ventana_i2c(void)
117{
118 if (is_cpu_type(MXC_CPU_MX6Q)) {
119 setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info0);
120 setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info1);
121 setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info2);
122 } else {
123 setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info0);
124 setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info1);
125 setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info2);
126 }
127}
128
129/*
130 * Baseboard specific GPIO
131 */
132
133/* common to add baseboards */
134static iomux_v3_cfg_t const gw_gpio_pads[] = {
Tim Harvey147b5762016-05-24 11:03:59 -0700135 /* SD3_VSELECT */
136 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700137};
138
139/* prototype */
140static iomux_v3_cfg_t const gwproto_gpio_pads[] = {
Tim Harvey2cb61c12016-07-15 07:14:22 -0700141 /* RS232_EN# */
142 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700143 /* PANLEDG# */
144 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
145 /* PANLEDR# */
146 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
147 /* LOCLED# */
148 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
149 /* RS485_EN */
150 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
151 /* IOEXP_PWREN# */
152 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
153 /* IOEXP_IRQ# */
154 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
155 /* VID_EN */
156 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
157 /* DIOI2C_DIS# */
158 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
159 /* PCICK_SSON */
160 IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20 | DIO_PAD_CFG),
161 /* PCI_RST# */
162 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
163};
164
165static iomux_v3_cfg_t const gw51xx_gpio_pads[] = {
166 /* PANLEDG# */
167 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
168 /* PANLEDR# */
169 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
170 /* IOEXP_PWREN# */
171 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
172 /* IOEXP_IRQ# */
173 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
174
175 /* GPS_SHDN */
176 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
177 /* VID_PWR */
178 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
179 /* PCI_RST# */
180 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
181 /* PCIESKT_WDIS# */
182 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
183};
184
185static iomux_v3_cfg_t const gw52xx_gpio_pads[] = {
Tim Harvey2cb61c12016-07-15 07:14:22 -0700186 /* RS232_EN# */
187 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
Tim Harvey86b75322016-05-24 11:03:56 -0700188 /* MSATA_EN */
189 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700190 /* PANLEDG# */
191 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
192 /* PANLEDR# */
193 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
194 /* IOEXP_PWREN# */
195 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
196 /* IOEXP_IRQ# */
197 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700198 /* CAN_STBY */
199 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700200 /* MX6_LOCLED# */
201 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
202 /* GPS_SHDN */
203 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
204 /* USBOTG_SEL */
205 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
206 /* VID_PWR */
207 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
208 /* PCI_RST# */
209 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
210 /* PCI_RST# (GW522x) */
211 IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700212 /* RS485_EN */
213 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700214 /* PCIESKT_WDIS# */
215 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
216};
217
218static iomux_v3_cfg_t const gw53xx_gpio_pads[] = {
Tim Harvey2cb61c12016-07-15 07:14:22 -0700219 /* RS232_EN# */
220 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
Tim Harvey86b75322016-05-24 11:03:56 -0700221 /* MSATA_EN */
222 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700223 /* CAN_STBY */
224 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
225 /* USB_HUBRST# */
226 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700227 /* PANLEDG# */
228 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
229 /* PANLEDR# */
230 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
231 /* MX6_LOCLED# */
232 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
233 /* IOEXP_PWREN# */
234 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
235 /* IOEXP_IRQ# */
236 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
237 /* DIOI2C_DIS# */
238 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
239 /* GPS_SHDN */
240 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
241 /* VID_EN */
242 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
243 /* PCI_RST# */
244 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700245 /* RS485_EN */
246 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700247 /* PCIESKT_WDIS# */
248 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
249};
250
251static iomux_v3_cfg_t const gw54xx_gpio_pads[] = {
Tim Harvey2cb61c12016-07-15 07:14:22 -0700252 /* RS232_EN# */
253 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
Tim Harvey86b75322016-05-24 11:03:56 -0700254 /* MSATA_EN */
255 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700256 /* CAN_STBY */
257 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700258 /* PANLEDG# */
259 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
260 /* PANLEDR# */
Tim Harveydb7edfa2015-05-26 11:04:54 -0700261 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700262 /* MX6_LOCLED# */
263 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700264 /* USB_HUBRST# */
265 IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700266 /* MIPI_DIO */
267 IOMUX_PADS(PAD_SD1_DAT3__GPIO1_IO21 | DIO_PAD_CFG),
268 /* RS485_EN */
269 IOMUX_PADS(PAD_EIM_D24__GPIO3_IO24 | DIO_PAD_CFG),
270 /* IOEXP_PWREN# */
Tim Harveydb7edfa2015-05-26 11:04:54 -0700271 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700272 /* IOEXP_IRQ# */
Tim Harveydb7edfa2015-05-26 11:04:54 -0700273 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
Tim Harvey0cee2242015-05-08 18:28:35 -0700274 /* DIOI2C_DIS# */
275 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
276 /* PCI_RST# */
277 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
278 /* VID_EN */
279 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700280 /* RS485_EN */
281 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700282 /* PCIESKT_WDIS# */
283 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
284};
285
286static iomux_v3_cfg_t const gw551x_gpio_pads[] = {
Tim Harveydb7edfa2015-05-26 11:04:54 -0700287 /* CAN_STBY */
288 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700289 /* PANLED# */
290 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
291 /* PCI_RST# */
292 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
293 /* PCIESKT_WDIS# */
294 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
295};
296
297static iomux_v3_cfg_t const gw552x_gpio_pads[] = {
Tim Harvey86b75322016-05-24 11:03:56 -0700298 /* MSATA_EN */
299 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700300 /* USBOTG_SEL */
301 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
302 /* USB_HUBRST# */
303 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
Tim Harvey0cee2242015-05-08 18:28:35 -0700304 /* PANLEDG# */
305 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
306 /* PANLEDR# */
307 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
308 /* MX6_LOCLED# */
309 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
310 /* PCI_RST# */
311 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
312 /* MX6_DIO[4:9] */
313 IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18 | DIO_PAD_CFG),
314 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
315 IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21 | DIO_PAD_CFG),
316 IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22 | DIO_PAD_CFG),
317 IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23 | DIO_PAD_CFG),
318 IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25 | DIO_PAD_CFG),
319 /* PCIEGBE1_OFF# */
320 IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
321 /* PCIEGBE2_OFF# */
322 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
323 /* PCIESKT_WDIS# */
324 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
325};
326
Tim Harvey892068c2016-05-24 11:03:58 -0700327static iomux_v3_cfg_t const gw553x_gpio_pads[] = {
328 /* PANLEDG# */
329 IOMUX_PADS(PAD_KEY_COL2__GPIO4_IO10 | DIO_PAD_CFG),
330 /* PANLEDR# */
331 IOMUX_PADS(PAD_KEY_ROW2__GPIO4_IO11 | DIO_PAD_CFG),
332
333 /* VID_PWR */
334 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
335 /* PCI_RST# */
336 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
337 /* PCIESKT_WDIS# */
338 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
339};
340
Tim Harvey41595b52016-07-15 07:14:23 -0700341/* Digital I/O */
342struct dio_cfg gw51xx_dio[] = {
343 {
344 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
345 IMX_GPIO_NR(1, 16),
346 { 0, 0 },
347 0
348 },
349 {
350 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
351 IMX_GPIO_NR(1, 19),
352 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
353 2
354 },
355 {
356 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
357 IMX_GPIO_NR(1, 17),
358 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
359 3
360 },
361 {
362 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
363 IMX_GPIO_NR(1, 18),
364 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
365 4
366 },
367};
368
369struct dio_cfg gw52xx_dio[] = {
370 {
371 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
372 IMX_GPIO_NR(1, 16),
373 { 0, 0 },
374 0
375 },
376 {
377 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
378 IMX_GPIO_NR(1, 19),
379 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
380 2
381 },
382 {
383 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
384 IMX_GPIO_NR(1, 17),
385 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
386 3
387 },
388 {
389 { IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
390 IMX_GPIO_NR(1, 20),
391 { 0, 0 },
392 0
393 },
394};
395
396struct dio_cfg gw53xx_dio[] = {
397 {
398 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
399 IMX_GPIO_NR(1, 16),
400 { 0, 0 },
401 0
402 },
403 {
404 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
405 IMX_GPIO_NR(1, 19),
406 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
407 2
408 },
409 {
410 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
411 IMX_GPIO_NR(1, 17),
412 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
413 3
414 },
415 {
416 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
417 IMX_GPIO_NR(1, 20),
418 { 0, 0 },
419 0
420 },
421};
422
423struct dio_cfg gw54xx_dio[] = {
424 {
425 { IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09) },
426 IMX_GPIO_NR(1, 9),
427 { IOMUX_PADS(PAD_GPIO_9__PWM1_OUT) },
428 1
429 },
430 {
431 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
432 IMX_GPIO_NR(1, 19),
433 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
434 2
435 },
436 {
437 { IOMUX_PADS(PAD_SD4_DAT1__GPIO2_IO09) },
438 IMX_GPIO_NR(2, 9),
439 { IOMUX_PADS(PAD_SD4_DAT1__PWM3_OUT) },
440 3
441 },
442 {
443 { IOMUX_PADS(PAD_SD4_DAT2__GPIO2_IO10) },
444 IMX_GPIO_NR(2, 10),
445 { IOMUX_PADS(PAD_SD4_DAT2__PWM4_OUT) },
446 4
447 },
448};
449
450struct dio_cfg gw551x_dio[] = {
451 {
452 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
453 IMX_GPIO_NR(1, 19),
454 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
455 2
456 },
457 {
458 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
459 IMX_GPIO_NR(1, 17),
460 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
461 3
462 },
463};
464
465struct dio_cfg gw552x_dio[] = {
466 {
467 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
468 IMX_GPIO_NR(1, 16),
469 { 0, 0 },
470 0
471 },
472 {
473 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
474 IMX_GPIO_NR(1, 19),
475 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
476 2
477 },
478 {
479 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
480 IMX_GPIO_NR(1, 17),
481 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
482 3
483 },
484 {
485 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
486 IMX_GPIO_NR(1, 20),
487 { 0, 0 },
488 0
489 },
490};
491
492struct dio_cfg gw553x_dio[] = {
493 {
494 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
495 IMX_GPIO_NR(1, 16),
496 { 0, 0 },
497 0
498 },
499 {
500 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
501 IMX_GPIO_NR(1, 19),
502 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
503 2
504 },
505 {
506 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
507 IMX_GPIO_NR(1, 17),
508 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
509 3
510 },
511 {
512 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
513 IMX_GPIO_NR(1, 18),
514 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
515 4
516 },
517};
Tim Harvey0cee2242015-05-08 18:28:35 -0700518
519/*
520 * Board Specific GPIO
521 */
522struct ventana gpio_cfg[GW_UNKNOWN] = {
523 /* GW5400proto */
524 {
525 .gpio_pads = gw54xx_gpio_pads,
526 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700527 .dio_cfg = gw54xx_dio,
528 .dio_num = ARRAY_SIZE(gw54xx_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700529 .leds = {
530 IMX_GPIO_NR(4, 6),
531 IMX_GPIO_NR(4, 10),
532 IMX_GPIO_NR(4, 15),
533 },
534 .pcie_rst = IMX_GPIO_NR(1, 29),
535 .mezz_pwren = IMX_GPIO_NR(4, 7),
536 .mezz_irq = IMX_GPIO_NR(4, 9),
537 .rs485en = IMX_GPIO_NR(3, 24),
538 .dioi2c_en = IMX_GPIO_NR(4, 5),
539 .pcie_sson = IMX_GPIO_NR(1, 20),
540 },
541
542 /* GW51xx */
543 {
544 .gpio_pads = gw51xx_gpio_pads,
545 .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700546 .dio_cfg = gw51xx_dio,
547 .dio_num = ARRAY_SIZE(gw51xx_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700548 .leds = {
549 IMX_GPIO_NR(4, 6),
550 IMX_GPIO_NR(4, 10),
551 },
552 .pcie_rst = IMX_GPIO_NR(1, 0),
553 .mezz_pwren = IMX_GPIO_NR(2, 19),
554 .mezz_irq = IMX_GPIO_NR(2, 18),
555 .gps_shdn = IMX_GPIO_NR(1, 2),
556 .vidin_en = IMX_GPIO_NR(5, 20),
557 .wdis = IMX_GPIO_NR(7, 12),
558 },
559
560 /* GW52xx */
561 {
562 .gpio_pads = gw52xx_gpio_pads,
563 .num_pads = ARRAY_SIZE(gw52xx_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700564 .dio_cfg = gw52xx_dio,
565 .dio_num = ARRAY_SIZE(gw52xx_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700566 .leds = {
567 IMX_GPIO_NR(4, 6),
568 IMX_GPIO_NR(4, 7),
569 IMX_GPIO_NR(4, 15),
570 },
571 .pcie_rst = IMX_GPIO_NR(1, 29),
572 .mezz_pwren = IMX_GPIO_NR(2, 19),
573 .mezz_irq = IMX_GPIO_NR(2, 18),
574 .gps_shdn = IMX_GPIO_NR(1, 27),
575 .vidin_en = IMX_GPIO_NR(3, 31),
576 .usb_sel = IMX_GPIO_NR(1, 2),
577 .wdis = IMX_GPIO_NR(7, 12),
Tim Harvey86b75322016-05-24 11:03:56 -0700578 .msata_en = GP_MSATA_SEL,
Tim Harvey2cb61c12016-07-15 07:14:22 -0700579 .rs232_en = GP_RS232_EN,
Tim Harvey0cee2242015-05-08 18:28:35 -0700580 },
581
582 /* GW53xx */
583 {
584 .gpio_pads = gw53xx_gpio_pads,
585 .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700586 .dio_cfg = gw53xx_dio,
587 .dio_num = ARRAY_SIZE(gw53xx_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700588 .leds = {
589 IMX_GPIO_NR(4, 6),
590 IMX_GPIO_NR(4, 7),
591 IMX_GPIO_NR(4, 15),
592 },
593 .pcie_rst = IMX_GPIO_NR(1, 29),
594 .mezz_pwren = IMX_GPIO_NR(2, 19),
595 .mezz_irq = IMX_GPIO_NR(2, 18),
596 .gps_shdn = IMX_GPIO_NR(1, 27),
597 .vidin_en = IMX_GPIO_NR(3, 31),
598 .wdis = IMX_GPIO_NR(7, 12),
Tim Harvey86b75322016-05-24 11:03:56 -0700599 .msata_en = GP_MSATA_SEL,
Tim Harvey2cb61c12016-07-15 07:14:22 -0700600 .rs232_en = GP_RS232_EN,
Tim Harvey0cee2242015-05-08 18:28:35 -0700601 },
602
603 /* GW54xx */
604 {
605 .gpio_pads = gw54xx_gpio_pads,
606 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700607 .dio_cfg = gw54xx_dio,
608 .dio_num = ARRAY_SIZE(gw54xx_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700609 .leds = {
610 IMX_GPIO_NR(4, 6),
611 IMX_GPIO_NR(4, 7),
612 IMX_GPIO_NR(4, 15),
613 },
614 .pcie_rst = IMX_GPIO_NR(1, 29),
615 .mezz_pwren = IMX_GPIO_NR(2, 19),
616 .mezz_irq = IMX_GPIO_NR(2, 18),
617 .rs485en = IMX_GPIO_NR(7, 1),
618 .vidin_en = IMX_GPIO_NR(3, 31),
619 .dioi2c_en = IMX_GPIO_NR(4, 5),
620 .pcie_sson = IMX_GPIO_NR(1, 20),
621 .wdis = IMX_GPIO_NR(5, 17),
Tim Harvey86b75322016-05-24 11:03:56 -0700622 .msata_en = GP_MSATA_SEL,
Tim Harvey2cb61c12016-07-15 07:14:22 -0700623 .rs232_en = GP_RS232_EN,
Tim Harvey0cee2242015-05-08 18:28:35 -0700624 },
625
626 /* GW551x */
627 {
628 .gpio_pads = gw551x_gpio_pads,
629 .num_pads = ARRAY_SIZE(gw551x_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700630 .dio_cfg = gw551x_dio,
631 .dio_num = ARRAY_SIZE(gw551x_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700632 .leds = {
633 IMX_GPIO_NR(4, 7),
634 },
635 .pcie_rst = IMX_GPIO_NR(1, 0),
636 .wdis = IMX_GPIO_NR(7, 12),
637 },
638
639 /* GW552x */
640 {
641 .gpio_pads = gw552x_gpio_pads,
642 .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700643 .dio_cfg = gw552x_dio,
644 .dio_num = ARRAY_SIZE(gw552x_dio),
Tim Harvey0cee2242015-05-08 18:28:35 -0700645 .leds = {
646 IMX_GPIO_NR(4, 6),
647 IMX_GPIO_NR(4, 7),
648 IMX_GPIO_NR(4, 15),
649 },
650 .pcie_rst = IMX_GPIO_NR(1, 29),
Tim Harveydb7edfa2015-05-26 11:04:54 -0700651 .usb_sel = IMX_GPIO_NR(1, 7),
Tim Harvey0cee2242015-05-08 18:28:35 -0700652 .wdis = IMX_GPIO_NR(7, 12),
Tim Harvey86b75322016-05-24 11:03:56 -0700653 .msata_en = GP_MSATA_SEL,
Tim Harvey0cee2242015-05-08 18:28:35 -0700654 },
Tim Harvey892068c2016-05-24 11:03:58 -0700655
656 /* GW553x */
657 {
658 .gpio_pads = gw553x_gpio_pads,
659 .num_pads = ARRAY_SIZE(gw553x_gpio_pads)/2,
Tim Harvey41595b52016-07-15 07:14:23 -0700660 .dio_cfg = gw553x_dio,
661 .dio_num = ARRAY_SIZE(gw553x_dio),
Tim Harvey892068c2016-05-24 11:03:58 -0700662 .leds = {
663 IMX_GPIO_NR(4, 10),
664 IMX_GPIO_NR(4, 11),
665 },
666 .pcie_rst = IMX_GPIO_NR(1, 0),
667 .vidin_en = IMX_GPIO_NR(5, 20),
668 .wdis = IMX_GPIO_NR(7, 12),
669 },
Tim Harvey0cee2242015-05-08 18:28:35 -0700670};
671
672void setup_iomux_gpio(int board, struct ventana_board_info *info)
673{
674 int i;
675
676 /* iomux common to all Ventana boards */
677 SETUP_IOMUX_PADS(gw_gpio_pads);
678
679 /* OTG power off */
680 gpio_request(GP_USB_OTG_PWR, "usbotg_pwr");
681 gpio_direction_output(GP_USB_OTG_PWR, 0);
682
Tim Harvey0cee2242015-05-08 18:28:35 -0700683 if (board >= GW_UNKNOWN)
684 return;
685
686 /* board specific iomux */
687 imx_iomux_v3_setup_multiple_pads(gpio_cfg[board].gpio_pads,
688 gpio_cfg[board].num_pads);
689
Tim Harvey2cb61c12016-07-15 07:14:22 -0700690 /* RS232_EN# */
691 if (gpio_cfg[board].rs232_en) {
692 gpio_request(gpio_cfg[board].rs232_en, "rs232_en");
693 gpio_direction_output(gpio_cfg[board].rs232_en, 0);
694 }
695
Tim Harvey0cee2242015-05-08 18:28:35 -0700696 /* GW522x Uses GPIO3_IO23 for PCIE_RST# */
697 if (board == GW52xx && info->model[4] == '2')
698 gpio_cfg[board].pcie_rst = IMX_GPIO_NR(3, 23);
699
700 /* assert PCI_RST# */
701 gpio_request(gpio_cfg[board].pcie_rst, "pci_rst#");
702 gpio_direction_output(gpio_cfg[board].pcie_rst, 0);
703
704 /* turn off (active-high) user LED's */
705 for (i = 0; i < ARRAY_SIZE(gpio_cfg[board].leds); i++) {
706 char name[16];
707 if (gpio_cfg[board].leds[i]) {
708 sprintf(name, "led_user%d", i);
709 gpio_request(gpio_cfg[board].leds[i], name);
710 gpio_direction_output(gpio_cfg[board].leds[i], 1);
711 }
712 }
713
Tim Harvey86b75322016-05-24 11:03:56 -0700714 /* MSATA Enable - default to PCI */
715 if (gpio_cfg[board].msata_en) {
716 gpio_request(gpio_cfg[board].msata_en, "msata_en");
717 gpio_direction_output(gpio_cfg[board].msata_en, 0);
718 }
719
Tim Harvey0cee2242015-05-08 18:28:35 -0700720 /* Expansion Mezzanine IO */
721 if (gpio_cfg[board].mezz_pwren) {
722 gpio_request(gpio_cfg[board].mezz_pwren, "mezz_pwr");
723 gpio_direction_output(gpio_cfg[board].mezz_pwren, 0);
724 }
725 if (gpio_cfg[board].mezz_irq) {
726 gpio_request(gpio_cfg[board].mezz_irq, "mezz_irq#");
727 gpio_direction_input(gpio_cfg[board].mezz_irq);
728 }
729
730 /* RS485 Transmit Enable */
731 if (gpio_cfg[board].rs485en) {
732 gpio_request(gpio_cfg[board].rs485en, "rs485_en");
733 gpio_direction_output(gpio_cfg[board].rs485en, 0);
734 }
735
736 /* GPS_SHDN */
737 if (gpio_cfg[board].gps_shdn) {
738 gpio_request(gpio_cfg[board].gps_shdn, "gps_shdn");
739 gpio_direction_output(gpio_cfg[board].gps_shdn, 1);
740 }
741
742 /* Analog video codec power enable */
743 if (gpio_cfg[board].vidin_en) {
744 gpio_request(gpio_cfg[board].vidin_en, "anavidin_en");
745 gpio_direction_output(gpio_cfg[board].vidin_en, 1);
746 }
747
748 /* DIOI2C_DIS# */
749 if (gpio_cfg[board].dioi2c_en) {
750 gpio_request(gpio_cfg[board].dioi2c_en, "dioi2c_dis#");
751 gpio_direction_output(gpio_cfg[board].dioi2c_en, 0);
752 }
753
754 /* PCICK_SSON: disable spread-spectrum clock */
755 if (gpio_cfg[board].pcie_sson) {
756 gpio_request(gpio_cfg[board].pcie_sson, "pci_sson");
757 gpio_direction_output(gpio_cfg[board].pcie_sson, 0);
758 }
759
760 /* USBOTG mux routing */
761 if (gpio_cfg[board].usb_sel) {
762 gpio_request(gpio_cfg[board].usb_sel, "usb_pcisel");
763 gpio_direction_output(gpio_cfg[board].usb_sel, 0);
764 }
765
766 /* PCISKT_WDIS# (Wireless disable GPIO to miniPCIe sockets) */
767 if (gpio_cfg[board].wdis) {
768 gpio_request(gpio_cfg[board].wdis, "wlan_dis");
769 gpio_direction_output(gpio_cfg[board].wdis, 1);
770 }
Tim Harvey147b5762016-05-24 11:03:59 -0700771
772 /* sense vselect pin to see if we support uhs-i */
773 gpio_request(GP_SD3_VSELECT, "sd3_vselect");
774 gpio_direction_input(GP_SD3_VSELECT);
775 gpio_cfg[board].usd_vsel = !gpio_get_value(GP_SD3_VSELECT);
Tim Harvey0cee2242015-05-08 18:28:35 -0700776}
777
778/* setup GPIO pinmux and default configuration per baseboard and env */
779void setup_board_gpio(int board, struct ventana_board_info *info)
780{
781 const char *s;
782 char arg[10];
783 size_t len;
784 int i;
785 int quiet = simple_strtol(getenv("quiet"), NULL, 10);
786
787 if (board >= GW_UNKNOWN)
788 return;
789
790 /* RS232_EN# */
Tim Harvey2cb61c12016-07-15 07:14:22 -0700791 if (gpio_cfg[board].rs232_en) {
792 gpio_direction_output(gpio_cfg[board].rs232_en,
793 (hwconfig("rs232")) ? 0 : 1);
794 }
Tim Harvey0cee2242015-05-08 18:28:35 -0700795
796 /* MSATA Enable */
Tim Harvey86b75322016-05-24 11:03:56 -0700797 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
Tim Harvey0cee2242015-05-08 18:28:35 -0700798 gpio_direction_output(GP_MSATA_SEL,
Tim Harvey86b75322016-05-24 11:03:56 -0700799 (hwconfig("msata")) ? 1 : 0);
Tim Harvey0cee2242015-05-08 18:28:35 -0700800 }
801
802 /* USBOTG Select (PCISKT or FrontPanel) */
803 if (gpio_cfg[board].usb_sel) {
804 gpio_direction_output(gpio_cfg[board].usb_sel,
805 (hwconfig("usb_pcisel")) ? 1 : 0);
806 }
807
808 /*
809 * Configure DIO pinmux/padctl registers
810 * see IMX6DQRM/IMX6SDLRM IOMUXC_SW_PAD_CTL_PAD_* register definitions
811 */
Tim Harvey41595b52016-07-15 07:14:23 -0700812 for (i = 0; i < gpio_cfg[board].dio_num; i++) {
Tim Harvey0cee2242015-05-08 18:28:35 -0700813 struct dio_cfg *cfg = &gpio_cfg[board].dio_cfg[i];
814 iomux_v3_cfg_t ctrl = DIO_PAD_CFG;
815 unsigned cputype = is_cpu_type(MXC_CPU_MX6Q) ? 0 : 1;
816
817 if (!cfg->gpio_padmux[0] && !cfg->gpio_padmux[1])
818 continue;
819 sprintf(arg, "dio%d", i);
820 if (!hwconfig(arg))
821 continue;
822 s = hwconfig_subarg(arg, "padctrl", &len);
823 if (s) {
824 ctrl = MUX_PAD_CTRL(simple_strtoul(s, NULL, 16)
825 & 0x1ffff) | MUX_MODE_SION;
826 }
827 if (hwconfig_subarg_cmp(arg, "mode", "gpio")) {
828 if (!quiet) {
829 printf("DIO%d: GPIO%d_IO%02d (gpio-%d)\n", i,
830 (cfg->gpio_param/32)+1,
831 cfg->gpio_param%32,
832 cfg->gpio_param);
833 }
834 imx_iomux_v3_setup_pad(cfg->gpio_padmux[cputype] |
835 ctrl);
836 gpio_requestf(cfg->gpio_param, "dio%d", i);
837 gpio_direction_input(cfg->gpio_param);
Tim Harveyc0e03c32016-05-24 11:03:54 -0700838 } else if (hwconfig_subarg_cmp(arg, "mode", "pwm") &&
Tim Harvey0cee2242015-05-08 18:28:35 -0700839 cfg->pwm_padmux) {
Tim Harvey8d2d8df2016-05-24 11:03:55 -0700840 if (!cfg->pwm_param) {
841 printf("DIO%d: Error: pwm config invalid\n",
842 i);
843 continue;
844 }
Tim Harvey0cee2242015-05-08 18:28:35 -0700845 if (!quiet)
846 printf("DIO%d: pwm%d\n", i, cfg->pwm_param);
847 imx_iomux_v3_setup_pad(cfg->pwm_padmux[cputype] |
848 MUX_PAD_CTRL(ctrl));
849 }
850 }
851
852 if (!quiet) {
Tim Harvey86b75322016-05-24 11:03:56 -0700853 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
Tim Harvey0cee2242015-05-08 18:28:35 -0700854 printf("MSATA: %s\n", (hwconfig("msata") ?
855 "enabled" : "disabled"));
856 }
Tim Harvey2cb61c12016-07-15 07:14:22 -0700857 if (gpio_cfg[board].rs232_en) {
858 printf("RS232: %s\n", (hwconfig("rs232")) ?
859 "enabled" : "disabled");
860 }
Tim Harvey0cee2242015-05-08 18:28:35 -0700861 }
862}
863
864/* setup board specific PMIC */
Tim Harvey195bc972015-05-08 18:28:37 -0700865void setup_pmic(void)
Tim Harvey0cee2242015-05-08 18:28:35 -0700866{
867 struct pmic *p;
868 u32 reg;
869
Tim Harvey195bc972015-05-08 18:28:37 -0700870 i2c_set_bus_num(CONFIG_I2C_PMIC);
871
Tim Harvey0cee2242015-05-08 18:28:35 -0700872 /* configure PFUZE100 PMIC */
Tim Harvey195bc972015-05-08 18:28:37 -0700873 if (!i2c_probe(CONFIG_POWER_PFUZE100_I2C_ADDR)) {
874 debug("probed PFUZE100@0x%x\n", CONFIG_POWER_PFUZE100_I2C_ADDR);
Tim Harvey0cee2242015-05-08 18:28:35 -0700875 power_pfuze100_init(CONFIG_I2C_PMIC);
876 p = pmic_get("PFUZE100");
877 if (p && !pmic_probe(p)) {
878 pmic_reg_read(p, PFUZE100_DEVICEID, &reg);
879 printf("PMIC: PFUZE100 ID=0x%02x\n", reg);
880
881 /* Set VGEN1 to 1.5V and enable */
882 pmic_reg_read(p, PFUZE100_VGEN1VOL, &reg);
883 reg &= ~(LDO_VOL_MASK);
884 reg |= (LDOA_1_50V | LDO_EN);
885 pmic_reg_write(p, PFUZE100_VGEN1VOL, reg);
886
887 /* Set SWBST to 5.0V and enable */
888 pmic_reg_read(p, PFUZE100_SWBSTCON1, &reg);
889 reg &= ~(SWBST_MODE_MASK | SWBST_VOL_MASK);
Marek Vasut2aaeb912015-11-26 14:08:50 +0100890 reg |= (SWBST_5_00V | (SWBST_MODE_AUTO << SWBST_MODE_SHIFT));
Tim Harvey0cee2242015-05-08 18:28:35 -0700891 pmic_reg_write(p, PFUZE100_SWBSTCON1, reg);
892 }
893 }
894
895 /* configure LTC3676 PMIC */
Tim Harvey195bc972015-05-08 18:28:37 -0700896 else if (!i2c_probe(CONFIG_POWER_LTC3676_I2C_ADDR)) {
897 debug("probed LTC3676@0x%x\n", CONFIG_POWER_LTC3676_I2C_ADDR);
Tim Harvey0cee2242015-05-08 18:28:35 -0700898 power_ltc3676_init(CONFIG_I2C_PMIC);
899 p = pmic_get("LTC3676_PMIC");
900 if (p && !pmic_probe(p)) {
901 puts("PMIC: LTC3676\n");
902 /*
903 * set board-specific scalar for max CPU frequency
904 * per CPU based on the LDO enabled Operating Ranges
905 * defined in the respective IMX6DQ and IMX6SDL
906 * datasheets. The voltage resulting from the R1/R2
907 * feedback inputs on Ventana is 1308mV. Note that this
908 * is a bit shy of the Vmin of 1350mV in the datasheet
909 * for LDO enabled mode but is as high as we can go.
910 *
911 * We will rely on an OS kernel driver to properly
912 * regulate these per CPU operating point and use LDO
913 * bypass mode when using the higher frequency
914 * operating points to compensate as LDO bypass mode
915 * allows the rails be 125mV lower.
916 */
917 /* mask PGOOD during SW1 transition */
918 pmic_reg_write(p, LTC3676_DVB1B,
919 0x1f | LTC3676_PGOOD_MASK);
920 /* set SW1 (VDD_SOC) */
921 pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
922
923 /* mask PGOOD during SW3 transition */
924 pmic_reg_write(p, LTC3676_DVB3B,
925 0x1f | LTC3676_PGOOD_MASK);
926 /* set SW3 (VDD_ARM) */
927 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
928 }
929 }
930}