blob: 28192fa33e610e69e562bdb810d1bb3639abf1fc [file] [log] [blame]
Loh Tien Hock59400a42019-02-04 16:17:24 +08001/*
2 * Copyright (c) 2019, Intel Corporation. All rights reserved.
3 *
4 * SPDX-License-Identifier: BSD-3-Clause
5 */
6
7#ifndef __CLOCKMANAGER_H__
8#define __CLOCKMANAGER_H__
9
10#include "s10_handoff.h"
11
12#define ALT_CLKMGR 0xffd10000
13
14#define ALT_CLKMGR_CTRL 0x0
15#define ALT_CLKMGR_STAT 0x4
16#define ALT_CLKMGR_INTRCLR 0x14
17#define ALT_CLKMGR_INTRCLR_MAINLOCKLOST_SET_MSK 0x00000004
18#define ALT_CLKMGR_INTRCLR_PERLOCKLOST_SET_MSK 0x00000008
19
20#define ALT_CLKMGR_CTRL_BOOTMODE_SET_MSK 0x00000001
21#define ALT_CLKMGR_STAT_BUSY_E_BUSY 0x1
22#define ALT_CLKMGR_STAT_BUSY(x) (((x) & 0x00000001) >> 0)
23#define ALT_CLKMGR_STAT_MAINPLLLOCKED(x) (((x) & 0x00000100) >> 8)
24#define ALT_CLKMGR_STAT_PERPLLLOCKED(x) (((x) & 0x00000200) >> 9)
25
26#define ALT_CLKMGR_MAINPLL 0xffd10030
27#define ALT_CLKMGR_MAINPLL_EN 0x0
28#define ALT_CLKMGR_MAINPLL_BYPASS 0xc
29#define ALT_CLKMGR_MAINPLL_MPUCLK 0x18
30#define ALT_CLKMGR_MAINPLL_NOCCLK 0x1c
31#define ALT_CLKMGR_MAINPLL_CNTR2CLK 0x20
32#define ALT_CLKMGR_MAINPLL_CNTR3CLK 0x24
33#define ALT_CLKMGR_MAINPLL_CNTR4CLK 0x28
34#define ALT_CLKMGR_MAINPLL_CNTR5CLK 0x2c
35#define ALT_CLKMGR_MAINPLL_CNTR6CLK 0x30
36#define ALT_CLKMGR_MAINPLL_CNTR7CLK 0x34
37#define ALT_CLKMGR_MAINPLL_CNTR8CLK 0x38
38#define ALT_CLKMGR_MAINPLL_CNTR9CLK 0x3c
39#define ALT_CLKMGR_MAINPLL_NOCDIV 0x40
40#define ALT_CLKMGR_MAINPLL_PLLGLOB 0x44
41#define ALT_CLKMGR_MAINPLL_FDBCK 0x48
42#define ALT_CLKMGR_MAINPLL_PLLC0 0x54
43#define ALT_CLKMGR_MAINPLL_PLLC1 0x58
44#define ALT_CLKMGR_MAINPLL_VCOCALIB 0x5c
45#define ALT_CLKMGR_MAINPLL_EN_RESET 0x000000ff
46#define ALT_CLKMGR_MAINPLL_FDBCK_MDIV(x) (((x) & 0xff000000) >> 24)
47#define ALT_CLKMGR_MAINPLL_PLLGLOB_PD_SET_MSK 0x00000001
48#define ALT_CLKMGR_MAINPLL_PLLGLOB_REFCLKDIV(x) (((x) & 0x00003f00) >> 8)
49#define ALT_CLKMGR_MAINPLL_PLLGLOB_RST_SET_MSK 0x00000002
50#define ALT_CLKMGR_MAINPLL_VCOCALIB_HSCNT_SET(x) (((x) << 0) & 0x000000ff)
51#define ALT_CLKMGR_MAINPLL_VCOCALIB_MSCNT_SET(x) (((x) << 9) & 0x0001fe00)
52
53#define ALT_CLKMGR_PERPLL 0xffd100a4
54#define ALT_CLKMGR_PERPLL_EN 0x0
55#define ALT_CLKMGR_PERPLL_BYPASS 0xc
56#define ALT_CLKMGR_PERPLL_CNTR2CLK 0x18
57#define ALT_CLKMGR_PERPLL_CNTR3CLK 0x1c
58#define ALT_CLKMGR_PERPLL_CNTR4CLK 0x20
59#define ALT_CLKMGR_PERPLL_CNTR5CLK 0x24
60#define ALT_CLKMGR_PERPLL_CNTR6CLK 0x28
61#define ALT_CLKMGR_PERPLL_CNTR7CLK 0x2c
62#define ALT_CLKMGR_PERPLL_CNTR8CLK 0x30
63#define ALT_CLKMGR_PERPLL_CNTR9CLK 0x34
64#define ALT_CLKMGR_PERPLL_GPIODIV 0x3c
65#define ALT_CLKMGR_PERPLL_EMACCTL 0x38
66#define ALT_CLKMGR_PERPLL_PLLGLOB 0x40
67#define ALT_CLKMGR_PERPLL_FDBCK 0x44
68#define ALT_CLKMGR_PERPLL_PLLC0 0x50
69#define ALT_CLKMGR_PERPLL_PLLC1 0x54
70#define ALT_CLKMGR_PERPLL_EN_RESET 0x00000fff
71#define ALT_CLKMGR_PERPLL_FDBCK_MDIV(x) (((x) & 0xff000000) >> 24)
72#define ALT_CLKMGR_PERPLL_GPIODIV_GPIODBCLK_SET(x) (((x) << 0) & 0x0000ffff)
73#define ALT_CLKMGR_PERPLL_PLLGLOB_PD_SET_MSK 0x00000001
74#define ALT_CLKMGR_PERPLL_PLLGLOB_REFCLKDIV(x) (((x) & 0x00003f00) >> 8)
75#define ALT_CLKMGR_PERPLL_PLLGLOB_REFCLKDIV_SET(x) (((x) << 8) & 0x00003f00)
76#define ALT_CLKMGR_PERPLL_PLLGLOB_RST_SET_MSK 0x00000002
77#define ALT_CLKMGR_PERPLL_VCOCALIB_HSCNT_SET(x) (((x) << 0) & 0x000000ff)
78#define ALT_CLKMGR_PERPLL_VCOCALIB_MSCNT_SET(x) (((x) << 9) & 0x0001fe00)
79#define ALT_CLKMGR_PERPLL_VCOCALIB 0x58
80
81void config_clkmgr_handoff(handoff *hoff_ptr);
82
83#endif